QuakeGod
2023-10-08 483170e190a0dd4666b2a63e5d31466052ba0c6a
提交 | 用户 | age
483170 1 /**
Q 2   ******************************************************************************
3   * @file    stm32f030xc.h
4   * @author  MCD Application Team
5   * @brief   CMSIS Cortex-M0 Device Peripheral Access Layer Header File. 
6   *          This file contains all the peripheral register's definitions, bits 
7   *          definitions and memory mapping for STM32F0xx devices.            
8   *            
9   *          This file contains:
10   *           - Data structures and the address mapping for all peripherals
11   *           - Peripheral's registers declarations and bits definition
12   *           - Macros to access peripheral抯 registers hardware
13   *  
14   ******************************************************************************
15   * @attention
16   *
17   * <h2><center>&copy; COPYRIGHT(c) 2016 STMicroelectronics</center></h2>
18   *
19   * Redistribution and use in source and binary forms, with or without modification,
20   * are permitted provided that the following conditions are met:
21   *   1. Redistributions of source code must retain the above copyright notice,
22   *      this list of conditions and the following disclaimer.
23   *   2. Redistributions in binary form must reproduce the above copyright notice,
24   *      this list of conditions and the following disclaimer in the documentation
25   *      and/or other materials provided with the distribution.
26   *   3. Neither the name of STMicroelectronics nor the names of its contributors
27   *      may be used to endorse or promote products derived from this software
28   *      without specific prior written permission.
29   *
30   * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
31   * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
32   * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
33   * DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE
34   * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
35   * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
36   * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
37   * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
38   * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
39   * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
40   *
41   ******************************************************************************
42   */
43                                                            
44 /** @addtogroup CMSIS
45   * @{
46   */
47
48 /** @addtogroup stm32f030xc
49   * @{
50   */
51     
52 #ifndef __STM32F030xC_H
53 #define __STM32F030xC_H
54
55 #ifdef __cplusplus
56  extern "C" {
57 #endif /* __cplusplus */
58
59   /** @addtogroup Configuration_section_for_CMSIS
60   * @{
61   */
62 /**
63  * @brief Configuration of the Cortex-M0 Processor and Core Peripherals
64  */
65 #define __CM0_REV                 0 /*!< Core Revision r0p0                            */
66 #define __MPU_PRESENT             0 /*!< STM32F0xx do not provide MPU                  */
67 #define __NVIC_PRIO_BITS          2 /*!< STM32F0xx uses 2 Bits for the Priority Levels */
68 #define __Vendor_SysTickConfig    0     /*!< Set to 1 if different SysTick Config is used */
69  
70 /**
71   * @}
72   */
73    
74 /** @addtogroup Peripheral_interrupt_number_definition
75   * @{
76   */
77
78 /**
79  * @brief STM32F0xx Interrupt Number Definition, according to the selected device 
80  *        in @ref Library_configuration_section 
81  */
82
83  /*!< Interrupt Number Definition */
84 typedef enum
85 {
86 /******  Cortex-M0 Processor Exceptions Numbers **************************************************************/
87   NonMaskableInt_IRQn         = -14,    /*!< 2 Non Maskable Interrupt                                        */
88   HardFault_IRQn              = -13,    /*!< 3 Cortex-M0 Hard Fault Interrupt                                */
89   SVC_IRQn                    = -5,     /*!< 11 Cortex-M0 SV Call Interrupt                                  */
90   PendSV_IRQn                 = -2,     /*!< 14 Cortex-M0 Pend SV Interrupt                                  */
91   SysTick_IRQn                = -1,     /*!< 15 Cortex-M0 System Tick Interrupt                              */
92
93 /******  STM32F0 specific Interrupt Numbers ******************************************************************/
94   WWDG_IRQn                   = 0,      /*!< Window WatchDog Interrupt                               */
95   RTC_IRQn                    = 2,      /*!< RTC Interrupt through EXTI Lines 17, 19 and 20                  */
96   FLASH_IRQn                  = 3,      /*!< FLASH global Interrupt                                          */
97   RCC_IRQn                    = 4,      /*!< RCC global Interrupt                                            */
98   EXTI0_1_IRQn                = 5,      /*!< EXTI Line 0 and 1 Interrupt                                     */
99   EXTI2_3_IRQn                = 6,      /*!< EXTI Line 2 and 3 Interrupt                                     */
100   EXTI4_15_IRQn               = 7,      /*!< EXTI Line 4 to 15 Interrupt                                     */
101   DMA1_Channel1_IRQn          = 9,      /*!< DMA1 Channel 1 Interrupt                                        */
102   DMA1_Channel2_3_IRQn        = 10,     /*!< DMA1 Channel 2 and Channel 3 Interrupt                          */
103   DMA1_Channel4_5_IRQn        = 11,     /*!< DMA1 Channel 4 and Channel 5 Interrupt                          */
104   ADC1_IRQn                   = 12,     /*!< ADC1 Interrupt                                                  */
105   TIM1_BRK_UP_TRG_COM_IRQn    = 13,     /*!< TIM1 Break, Update, Trigger and Commutation Interrupt           */
106   TIM1_CC_IRQn                = 14,     /*!< TIM1 Capture Compare Interrupt                                  */
107   TIM3_IRQn                   = 16,     /*!< TIM3 global Interrupt                                           */
108   TIM6_IRQn                   = 17,     /*!< TIM6 global Interrupt                                           */
109   TIM7_IRQn                   = 18,     /*!< TIM7 global Interrupt                                           */
110   TIM14_IRQn                  = 19,     /*!< TIM14 global Interrupt                                          */
111   TIM15_IRQn                  = 20,     /*!< TIM15 global Interrupt                                          */
112   TIM16_IRQn                  = 21,     /*!< TIM16 global Interrupt                                          */
113   TIM17_IRQn                  = 22,     /*!< TIM17 global Interrupt                                          */
114   I2C1_IRQn                   = 23,     /*!< I2C1 Event Interrupt & EXTI Line23 Interrupt (I2C1 wakeup)      */
115   I2C2_IRQn                   = 24,     /*!< I2C2 Event Interrupt                                            */
116   SPI1_IRQn                   = 25,     /*!< SPI1 global Interrupt                                           */
117   SPI2_IRQn                   = 26,     /*!< SPI2 global Interrupt                                           */
118   USART1_IRQn                 = 27,     /*!< USART1 global Interrupt & EXTI Line25 Interrupt (USART1 wakeup) */
119   USART2_IRQn                 = 28,     /*!< USART2 global Interrupt & EXTI Line26 Interrupt (USART2 wakeup) */
120   USART3_6_IRQn               = 29,     /*!< USART3 to USART6 global Interrupt                               */
121 } IRQn_Type;
122
123 /**
124   * @}
125   */
126
127 #include "core_cm0.h"            /* Cortex-M0 processor and core peripherals */
128 #include "system_stm32f0xx.h"    /* STM32F0xx System Header */
129 #include <stdint.h>
130
131 /** @addtogroup Peripheral_registers_structures
132   * @{
133   */
134
135 /**
136   * @brief Analog to Digital Converter
137   */
138
139 typedef struct
140 {
141   __IO uint32_t ISR;          /*!< ADC interrupt and status register,             Address offset: 0x00 */
142   __IO uint32_t IER;          /*!< ADC interrupt enable register,                 Address offset: 0x04 */
143   __IO uint32_t CR;           /*!< ADC control register,                          Address offset: 0x08 */
144   __IO uint32_t CFGR1;        /*!< ADC configuration register 1,                  Address offset: 0x0C */
145   __IO uint32_t CFGR2;        /*!< ADC configuration register 2,                  Address offset: 0x10 */
146   __IO uint32_t SMPR;         /*!< ADC sampling time register,                    Address offset: 0x14 */
147        uint32_t RESERVED1;    /*!< Reserved,                                                      0x18 */
148        uint32_t RESERVED2;    /*!< Reserved,                                                      0x1C */
149   __IO uint32_t TR;           /*!< ADC analog watchdog 1 threshold register,      Address offset: 0x20 */
150        uint32_t RESERVED3;    /*!< Reserved,                                                      0x24 */
151   __IO uint32_t CHSELR;       /*!< ADC group regular sequencer register,          Address offset: 0x28 */
152        uint32_t RESERVED4[5]; /*!< Reserved,                                                      0x2C */
153   __IO uint32_t DR;           /*!< ADC group regular data register,               Address offset: 0x40 */
154 } ADC_TypeDef;
155
156 typedef struct
157 {
158   __IO uint32_t CCR;          /*!< ADC common configuration register,             Address offset: ADC1 base address + 0x308 */
159 } ADC_Common_TypeDef;
160
161 /** 
162   * @brief CRC calculation unit
163   */
164
165 typedef struct
166 {
167   __IO uint32_t DR;          /*!< CRC Data register,                           Address offset: 0x00 */
168   __IO uint8_t  IDR;         /*!< CRC Independent data register,               Address offset: 0x04 */
169   uint8_t       RESERVED0;   /*!< Reserved,                                                    0x05 */
170   uint16_t      RESERVED1;   /*!< Reserved,                                                    0x06 */
171   __IO uint32_t CR;          /*!< CRC Control register,                        Address offset: 0x08 */ 
172   uint32_t      RESERVED2;   /*!< Reserved,                                                    0x0C */
173   __IO uint32_t INIT;        /*!< Initial CRC value register,                  Address offset: 0x10 */
174   __IO uint32_t RESERVED3;   /*!< Reserved,                                                    0x14 */
175 } CRC_TypeDef;
176
177 /** 
178   * @brief Debug MCU
179   */
180
181 typedef struct
182 {
183   __IO uint32_t IDCODE;       /*!< MCU device ID code,                          Address offset: 0x00 */
184   __IO uint32_t CR;           /*!< Debug MCU configuration register,            Address offset: 0x04 */
185   __IO uint32_t APB1FZ;       /*!< Debug MCU APB1 freeze register,              Address offset: 0x08 */
186   __IO uint32_t APB2FZ;       /*!< Debug MCU APB2 freeze register,              Address offset: 0x0C */
187 }DBGMCU_TypeDef;
188
189 /** 
190   * @brief DMA Controller
191   */
192
193 typedef struct
194 {
195   __IO uint32_t CCR;          /*!< DMA channel x configuration register        */
196   __IO uint32_t CNDTR;        /*!< DMA channel x number of data register       */
197   __IO uint32_t CPAR;         /*!< DMA channel x peripheral address register   */
198   __IO uint32_t CMAR;         /*!< DMA channel x memory address register       */
199 } DMA_Channel_TypeDef;
200
201 typedef struct
202 {
203   __IO uint32_t ISR;          /*!< DMA interrupt status register,               Address offset: 0x00 */
204   __IO uint32_t IFCR;         /*!< DMA interrupt flag clear register,           Address offset: 0x04 */
205   uint32_t      RESERVED0[40];/*!< Reserved as declared by channel typedef                   0x08 - 0xA4          */
206   __IO uint32_t CSELR;        /*!< Channel selection register,                               Address offset: 0xA8 */
207 } DMA_TypeDef;
208
209 /** 
210   * @brief External Interrupt/Event Controller
211   */
212
213 typedef struct
214 {
215   __IO uint32_t IMR;          /*!<EXTI Interrupt mask register,                 Address offset: 0x00 */
216   __IO uint32_t EMR;          /*!<EXTI Event mask register,                     Address offset: 0x04 */
217   __IO uint32_t RTSR;         /*!<EXTI Rising trigger selection register ,      Address offset: 0x08 */
218   __IO uint32_t FTSR;         /*!<EXTI Falling trigger selection register,      Address offset: 0x0C */
219   __IO uint32_t SWIER;        /*!<EXTI Software interrupt event register,       Address offset: 0x10 */
220   __IO uint32_t PR;           /*!<EXTI Pending register,                        Address offset: 0x14 */
221 } EXTI_TypeDef;
222
223 /** 
224   * @brief FLASH Registers
225   */
226 typedef struct
227 {
228   __IO uint32_t ACR;          /*!<FLASH access control register,                 Address offset: 0x00 */
229   __IO uint32_t KEYR;         /*!<FLASH key register,                            Address offset: 0x04 */
230   __IO uint32_t OPTKEYR;      /*!<FLASH OPT key register,                        Address offset: 0x08 */
231   __IO uint32_t SR;           /*!<FLASH status register,                         Address offset: 0x0C */
232   __IO uint32_t CR;           /*!<FLASH control register,                        Address offset: 0x10 */
233   __IO uint32_t AR;           /*!<FLASH address register,                        Address offset: 0x14 */
234   __IO uint32_t RESERVED;     /*!< Reserved,                                                     0x18 */
235   __IO uint32_t OBR;          /*!<FLASH option bytes register,                   Address offset: 0x1C */
236   __IO uint32_t WRPR;         /*!<FLASH option bytes register,                   Address offset: 0x20 */
237 } FLASH_TypeDef;
238
239 /** 
240   * @brief Option Bytes Registers
241   */
242 typedef struct
243 {
244   __IO uint16_t RDP;          /*!< FLASH option byte Read protection,             Address offset: 0x00 */
245   __IO uint16_t USER;         /*!< FLASH option byte user options,                Address offset: 0x02 */
246   __IO uint16_t DATA0;        /*!< User data byte 0 (stored in FLASH_OBR[23:16]), Address offset: 0x04 */
247   __IO uint16_t DATA1;        /*!< User data byte 1 (stored in FLASH_OBR[31:24]), Address offset: 0x06 */
248   __IO uint16_t WRP0;         /*!< FLASH option byte write protection 0,          Address offset: 0x08 */
249   __IO uint16_t WRP1;         /*!< FLASH option byte write protection 1,          Address offset: 0x0A */
250   __IO uint16_t WRP2;         /*!< FLASH option byte write protection 2,          Address offset: 0x0C */
251   __IO uint16_t WRP3;         /*!< FLASH option byte write protection 3,          Address offset: 0x0E */
252 } OB_TypeDef;
253
254 /** 
255   * @brief General Purpose I/O
256   */
257
258 typedef struct
259 {
260   __IO uint32_t MODER;        /*!< GPIO port mode register,                     Address offset: 0x00      */
261   __IO uint32_t OTYPER;       /*!< GPIO port output type register,              Address offset: 0x04      */
262   __IO uint32_t OSPEEDR;      /*!< GPIO port output speed register,             Address offset: 0x08      */
263   __IO uint32_t PUPDR;        /*!< GPIO port pull-up/pull-down register,        Address offset: 0x0C      */
264   __IO uint32_t IDR;          /*!< GPIO port input data register,               Address offset: 0x10      */
265   __IO uint32_t ODR;          /*!< GPIO port output data register,              Address offset: 0x14      */
266   __IO uint32_t BSRR;         /*!< GPIO port bit set/reset register,      Address offset: 0x1A */
267   __IO uint32_t LCKR;         /*!< GPIO port configuration lock register,       Address offset: 0x1C      */
268   __IO uint32_t AFR[2];       /*!< GPIO alternate function low register,  Address offset: 0x20-0x24 */
269   __IO uint32_t BRR;          /*!< GPIO bit reset register,                     Address offset: 0x28      */
270 } GPIO_TypeDef;
271
272 /** 
273   * @brief SysTem Configuration
274   */
275
276 typedef struct
277 {
278   __IO uint32_t CFGR1;       /*!< SYSCFG configuration register 1,                           Address offset: 0x00 */
279        uint32_t RESERVED;    /*!< Reserved,                                                                  0x04 */
280   __IO uint32_t EXTICR[4];   /*!< SYSCFG external interrupt configuration register,     Address offset: 0x14-0x08 */
281   __IO uint32_t CFGR2;       /*!< SYSCFG configuration register 2,                           Address offset: 0x18 */
282 } SYSCFG_TypeDef;
283
284 /** 
285   * @brief Inter-integrated Circuit Interface
286   */
287
288 typedef struct
289 {
290   __IO uint32_t CR1;          /*!< I2C Control register 1,                      Address offset: 0x00 */
291   __IO uint32_t CR2;          /*!< I2C Control register 2,                      Address offset: 0x04 */
292   __IO uint32_t OAR1;     /*!< I2C Own address 1 register,        Address offset: 0x08 */
293   __IO uint32_t OAR2;     /*!< I2C Own address 2 register,        Address offset: 0x0C */
294   __IO uint32_t TIMINGR;  /*!< I2C Timing register,               Address offset: 0x10 */
295   __IO uint32_t TIMEOUTR; /*!< I2C Timeout register,              Address offset: 0x14 */
296   __IO uint32_t ISR;      /*!< I2C Interrupt and status register, Address offset: 0x18 */
297   __IO uint32_t ICR;      /*!< I2C Interrupt clear register,      Address offset: 0x1C */
298   __IO uint32_t PECR;     /*!< I2C PEC register,                  Address offset: 0x20 */
299   __IO uint32_t RXDR;     /*!< I2C Receive data register,         Address offset: 0x24 */
300   __IO uint32_t TXDR;     /*!< I2C Transmit data register,        Address offset: 0x28 */
301 } I2C_TypeDef;
302
303 /** 
304   * @brief Independent WATCHDOG
305   */
306
307 typedef struct
308 {
309   __IO uint32_t KR;   /*!< IWDG Key register,       Address offset: 0x00 */
310   __IO uint32_t PR;   /*!< IWDG Prescaler register, Address offset: 0x04 */
311   __IO uint32_t RLR;  /*!< IWDG Reload register,    Address offset: 0x08 */
312   __IO uint32_t SR;   /*!< IWDG Status register,    Address offset: 0x0C */
313   __IO uint32_t WINR; /*!< IWDG Window register,    Address offset: 0x10 */
314 } IWDG_TypeDef;
315
316 /** 
317   * @brief Power Control
318   */
319
320 typedef struct
321 {
322   __IO uint32_t CR;   /*!< PWR power control register,                          Address offset: 0x00 */
323   __IO uint32_t CSR;  /*!< PWR power control/status register,                   Address offset: 0x04 */
324 } PWR_TypeDef;
325
326 /** 
327   * @brief Reset and Clock Control
328   */
329
330 typedef struct
331 {
332   __IO uint32_t CR;            /*!< RCC clock control register,                                   Address offset: 0x00 */
333   __IO uint32_t CFGR;       /*!< RCC clock configuration register,                            Address offset: 0x04 */
334   __IO uint32_t CIR;        /*!< RCC clock interrupt register,                                Address offset: 0x08 */
335   __IO uint32_t APB2RSTR;   /*!< RCC APB2 peripheral reset register,                          Address offset: 0x0C */
336   __IO uint32_t APB1RSTR;   /*!< RCC APB1 peripheral reset register,                          Address offset: 0x10 */
337   __IO uint32_t AHBENR;     /*!< RCC AHB peripheral clock register,                           Address offset: 0x14 */
338   __IO uint32_t APB2ENR;    /*!< RCC APB2 peripheral clock enable register,                   Address offset: 0x18 */
339   __IO uint32_t APB1ENR;    /*!< RCC APB1 peripheral clock enable register,                   Address offset: 0x1C */
340   __IO uint32_t BDCR;       /*!< RCC Backup domain control register,                          Address offset: 0x20 */
341   __IO uint32_t CSR;        /*!< RCC clock control & status register,                         Address offset: 0x24 */
342   __IO uint32_t AHBRSTR;    /*!< RCC AHB peripheral reset register,                           Address offset: 0x28 */
343   __IO uint32_t CFGR2;      /*!< RCC clock configuration register 2,                          Address offset: 0x2C */
344   __IO uint32_t CFGR3;      /*!< RCC clock configuration register 3,                          Address offset: 0x30 */
345   __IO uint32_t CR2;        /*!< RCC clock control register 2,                                Address offset: 0x34 */
346 } RCC_TypeDef;
347
348 /** 
349   * @brief Real-Time Clock
350   */
351 typedef struct
352 {
353   __IO uint32_t TR;         /*!< RTC time register,                                         Address offset: 0x00 */
354   __IO uint32_t DR;         /*!< RTC date register,                                         Address offset: 0x04 */
355   __IO uint32_t CR;         /*!< RTC control register,                                      Address offset: 0x08 */                                                                                            
356   __IO uint32_t ISR;        /*!< RTC initialization and status register,                    Address offset: 0x0C */
357   __IO uint32_t PRER;       /*!< RTC prescaler register,                                    Address offset: 0x10 */
358   __IO uint32_t WUTR;       /*!< RTC wakeup timer register,                                 Address offset: 0x14 */
359        uint32_t RESERVED1;  /*!< Reserved,                                                  Address offset: 0x18 */
360   __IO uint32_t ALRMAR;     /*!< RTC alarm A register,                                      Address offset: 0x1C */
361        uint32_t RESERVED2;  /*!< Reserved,                                                  Address offset: 0x20 */
362   __IO uint32_t WPR;        /*!< RTC write protection register,                             Address offset: 0x24 */
363   __IO uint32_t SSR;        /*!< RTC sub second register,                                   Address offset: 0x28 */
364   __IO uint32_t SHIFTR;     /*!< RTC shift control register,                                Address offset: 0x2C */
365   __IO uint32_t TSTR;       /*!< RTC time stamp time register,                              Address offset: 0x30 */
366   __IO uint32_t TSDR;       /*!< RTC time stamp date register,                              Address offset: 0x34 */
367   __IO uint32_t TSSSR;      /*!< RTC time-stamp sub second register,                        Address offset: 0x38 */
368   __IO uint32_t CALR;       /*!< RTC calibration register,                                  Address offset: 0x3C */
369   __IO uint32_t TAFCR;      /*!< RTC tamper and alternate function configuration register,  Address offset: 0x40 */
370   __IO uint32_t ALRMASSR;   /*!< RTC alarm A sub second register,                           Address offset: 0x44 */
371 } RTC_TypeDef;
372
373 /** 
374   * @brief Serial Peripheral Interface
375   */
376
377 typedef struct
378 {
379   __IO uint32_t CR1;        /*!< SPI Control register 1 (not used in I2S mode),      Address offset: 0x00 */
380   __IO uint32_t CR2;        /*!< SPI Control register 2,                             Address offset: 0x04 */
381   __IO uint32_t SR;         /*!< SPI Status register,                                Address offset: 0x08 */
382   __IO uint32_t DR;         /*!< SPI data register,                                  Address offset: 0x0C */
383   __IO uint32_t CRCPR;      /*!< SPI CRC polynomial register (not used in I2S mode), Address offset: 0x10 */
384   __IO uint32_t RXCRCR;     /*!< SPI Rx CRC register (not used in I2S mode),         Address offset: 0x14 */
385   __IO uint32_t TXCRCR;     /*!< SPI Tx CRC register (not used in I2S mode),         Address offset: 0x18 */
386   __IO uint32_t I2SCFGR;    /*!< SPI_I2S configuration register,                     Address offset: 0x1C */
387 } SPI_TypeDef;
388
389 /** 
390   * @brief TIM
391   */
392 typedef struct
393 {
394   __IO uint32_t CR1;          /*!< TIM control register 1,              Address offset: 0x00 */
395   __IO uint32_t CR2;          /*!< TIM control register 2,              Address offset: 0x04 */
396   __IO uint32_t SMCR;         /*!< TIM slave Mode Control register,     Address offset: 0x08 */
397   __IO uint32_t DIER;         /*!< TIM DMA/interrupt enable register,   Address offset: 0x0C */
398   __IO uint32_t SR;           /*!< TIM status register,                 Address offset: 0x10 */
399   __IO uint32_t EGR;          /*!< TIM event generation register,       Address offset: 0x14 */
400   __IO uint32_t CCMR1;        /*!< TIM capture/compare mode register 1, Address offset: 0x18 */
401   __IO uint32_t CCMR2;        /*!< TIM capture/compare mode register 2, Address offset: 0x1C */
402   __IO uint32_t CCER;         /*!< TIM capture/compare enable register, Address offset: 0x20 */
403   __IO uint32_t CNT;          /*!< TIM counter register,                Address offset: 0x24 */
404   __IO uint32_t PSC;          /*!< TIM prescaler register,              Address offset: 0x28 */
405   __IO uint32_t ARR;          /*!< TIM auto-reload register,            Address offset: 0x2C */
406   __IO uint32_t RCR;             /*!< TIM  repetition counter register,            Address offset: 0x30 */
407   __IO uint32_t CCR1;         /*!< TIM capture/compare register 1,      Address offset: 0x34 */    
408   __IO uint32_t CCR2;         /*!< TIM capture/compare register 2,      Address offset: 0x38 */    
409   __IO uint32_t CCR3;         /*!< TIM capture/compare register 3,      Address offset: 0x3C */
410   __IO uint32_t CCR4;         /*!< TIM capture/compare register 4,      Address offset: 0x40 */
411   __IO uint32_t BDTR;            /*!< TIM break and dead-time register,            Address offset: 0x44 */
412   __IO uint32_t DCR;          /*!< TIM DMA control register,            Address offset: 0x48 */
413   __IO uint32_t DMAR;            /*!< TIM DMA address for full transfer register,  Address offset: 0x4C */
414   __IO uint32_t OR;           /*!< TIM option register,                 Address offset: 0x50 */
415 } TIM_TypeDef;
416
417 /** 
418   * @brief Universal Synchronous Asynchronous Receiver Transmitter
419   */
420  
421 typedef struct
422 {
423   __IO uint32_t CR1;    /*!< USART Control register 1,                 Address offset: 0x00 */ 
424   __IO uint32_t CR2;    /*!< USART Control register 2,                 Address offset: 0x04 */ 
425   __IO uint32_t CR3;    /*!< USART Control register 3,                 Address offset: 0x08 */
426   __IO uint32_t BRR;    /*!< USART Baud rate register,                 Address offset: 0x0C */
427   __IO uint32_t GTPR;   /*!< USART Guard time and prescaler register,  Address offset: 0x10 */
428   __IO uint32_t RTOR;   /*!< USART Receiver Time Out register,         Address offset: 0x14 */  
429   __IO uint32_t RQR;    /*!< USART Request register,                   Address offset: 0x18 */
430   __IO uint32_t ISR;    /*!< USART Interrupt and status register,      Address offset: 0x1C */
431   __IO uint32_t ICR;    /*!< USART Interrupt flag Clear register,      Address offset: 0x20 */
432   __IO uint16_t RDR;    /*!< USART Receive Data register,              Address offset: 0x24 */
433   uint16_t  RESERVED1;  /*!< Reserved, 0x26                                                 */
434   __IO uint16_t TDR;    /*!< USART Transmit Data register,             Address offset: 0x28 */
435   uint16_t  RESERVED2;  /*!< Reserved, 0x2A                                                 */
436 } USART_TypeDef;
437
438 /** 
439   * @brief Window WATCHDOG
440   */
441 typedef struct
442 {
443   __IO uint32_t CR;   /*!< WWDG Control register,       Address offset: 0x00 */
444   __IO uint32_t CFR;  /*!< WWDG Configuration register, Address offset: 0x04 */
445   __IO uint32_t SR;   /*!< WWDG Status register,        Address offset: 0x08 */
446 } WWDG_TypeDef;
447
448 /** 
449   * @}
450   */
451   
452 /** @addtogroup Peripheral_memory_map
453   * @{
454   */
455
456 #define FLASH_BASE            ((uint32_t)0x08000000U)              /*!< FLASH base address in the alias region */
457 #define FLASH_BANK1_END       ((uint32_t)0x0803FFFFU) /*!< FLASH END address of bank1 */
458 #define SRAM_BASE             ((uint32_t)0x20000000U)              /*!< SRAM base address in the alias region */
459 #define PERIPH_BASE           ((uint32_t)0x40000000U)              /*!< Peripheral base address in the alias region */
460
461 /*!< Peripheral memory map */
462 #define APBPERIPH_BASE        PERIPH_BASE
463 #define AHBPERIPH_BASE        (PERIPH_BASE + 0x00020000)
464 #define AHB2PERIPH_BASE       (PERIPH_BASE + 0x08000000)
465
466 /*!< APB peripherals */
467 #define TIM3_BASE             (APBPERIPH_BASE + 0x00000400)
468 #define TIM6_BASE             (APBPERIPH_BASE + 0x00001000)
469 #define TIM7_BASE             (APBPERIPH_BASE + 0x00001400)
470 #define TIM14_BASE            (APBPERIPH_BASE + 0x00002000)
471 #define RTC_BASE              (APBPERIPH_BASE + 0x00002800)
472 #define WWDG_BASE             (APBPERIPH_BASE + 0x00002C00)
473 #define IWDG_BASE             (APBPERIPH_BASE + 0x00003000)
474 #define SPI2_BASE             (APBPERIPH_BASE + 0x00003800)
475 #define USART2_BASE           (APBPERIPH_BASE + 0x00004400)
476 #define USART3_BASE           (APBPERIPH_BASE + 0x00004800)
477 #define USART4_BASE           (APBPERIPH_BASE + 0x00004C00)
478 #define USART5_BASE           (APBPERIPH_BASE + 0x00005000)
479 #define I2C1_BASE             (APBPERIPH_BASE + 0x00005400)
480 #define I2C2_BASE             (APBPERIPH_BASE + 0x00005800)
481 #define PWR_BASE              (APBPERIPH_BASE + 0x00007000)
482 #define SYSCFG_BASE           (APBPERIPH_BASE + 0x00010000)
483 #define EXTI_BASE             (APBPERIPH_BASE + 0x00010400)
484 #define USART6_BASE           (APBPERIPH_BASE + 0x00011400)
485 #define ADC1_BASE             (APBPERIPH_BASE + 0x00012400)
486 #define ADC_BASE              (APBPERIPH_BASE + 0x00012708)
487 #define TIM1_BASE             (APBPERIPH_BASE + 0x00012C00)
488 #define SPI1_BASE             (APBPERIPH_BASE + 0x00013000)
489 #define USART1_BASE           (APBPERIPH_BASE + 0x00013800)
490 #define TIM15_BASE            (APBPERIPH_BASE + 0x00014000)
491 #define TIM16_BASE            (APBPERIPH_BASE + 0x00014400)
492 #define TIM17_BASE            (APBPERIPH_BASE + 0x00014800)
493 #define DBGMCU_BASE           (APBPERIPH_BASE + 0x00015800)
494
495 /*!< AHB peripherals */
496 #define DMA1_BASE             (AHBPERIPH_BASE + 0x00000000)
497 #define DMA1_Channel1_BASE    (DMA1_BASE + 0x00000008)
498 #define DMA1_Channel2_BASE    (DMA1_BASE + 0x0000001C)
499 #define DMA1_Channel3_BASE    (DMA1_BASE + 0x00000030)
500 #define DMA1_Channel4_BASE    (DMA1_BASE + 0x00000044)
501 #define DMA1_Channel5_BASE    (DMA1_BASE + 0x00000058)
502
503 #define RCC_BASE              (AHBPERIPH_BASE + 0x00001000)
504 #define FLASH_R_BASE          (AHBPERIPH_BASE + 0x00002000) /*!< FLASH registers base address */
505 #define OB_BASE               ((uint32_t)0x1FFFF800U)       /*!< FLASH Option Bytes base address */
506 #define FLASHSIZE_BASE        ((uint32_t)0x1FFFF7CCU)       /*!< FLASH Size register base address */
507 #define UID_BASE              ((uint32_t)0x1FFFF7ACU)       /*!< Unique device ID register base address */
508 #define CRC_BASE              (AHBPERIPH_BASE + 0x00003000)
509
510 /*!< AHB2 peripherals */
511 #define GPIOA_BASE            (AHB2PERIPH_BASE + 0x00000000)
512 #define GPIOB_BASE            (AHB2PERIPH_BASE + 0x00000400)
513 #define GPIOC_BASE            (AHB2PERIPH_BASE + 0x00000800)
514 #define GPIOD_BASE            (AHB2PERIPH_BASE + 0x00000C00)
515 #define GPIOF_BASE            (AHB2PERIPH_BASE + 0x00001400)
516
517 /**
518   * @}
519   */
520   
521 /** @addtogroup Peripheral_declaration
522   * @{
523   */  
524
525 #define TIM3                ((TIM_TypeDef *) TIM3_BASE)
526 #define TIM6                ((TIM_TypeDef *) TIM6_BASE)
527 #define TIM7                ((TIM_TypeDef *) TIM7_BASE)
528 #define TIM14               ((TIM_TypeDef *) TIM14_BASE)
529 #define RTC                 ((RTC_TypeDef *) RTC_BASE)
530 #define WWDG                ((WWDG_TypeDef *) WWDG_BASE)
531 #define IWDG                ((IWDG_TypeDef *) IWDG_BASE)
532 #define USART2              ((USART_TypeDef *) USART2_BASE)
533 #define USART3              ((USART_TypeDef *) USART3_BASE)
534 #define USART4              ((USART_TypeDef *) USART4_BASE)
535 #define USART5              ((USART_TypeDef *) USART5_BASE)
536 #define I2C1                ((I2C_TypeDef *) I2C1_BASE)
537 #define I2C2                ((I2C_TypeDef *) I2C2_BASE)
538 #define PWR                 ((PWR_TypeDef *) PWR_BASE)
539 #define SYSCFG              ((SYSCFG_TypeDef *) SYSCFG_BASE)
540 #define EXTI                ((EXTI_TypeDef *) EXTI_BASE)
541 #define USART6              ((USART_TypeDef *) USART6_BASE)
542 #define ADC1                ((ADC_TypeDef *) ADC1_BASE)
543 #define ADC1_COMMON         ((ADC_Common_TypeDef *) ADC_BASE)
544 #define ADC                 ((ADC_Common_TypeDef *) ADC_BASE) /* Kept for legacy purpose */
545 #define TIM1                ((TIM_TypeDef *) TIM1_BASE)
546 #define SPI1                ((SPI_TypeDef *) SPI1_BASE)
547 #define SPI2                ((SPI_TypeDef *) SPI2_BASE)
548 #define USART1              ((USART_TypeDef *) USART1_BASE)
549 #define TIM15               ((TIM_TypeDef *) TIM15_BASE)
550 #define TIM16               ((TIM_TypeDef *) TIM16_BASE)
551 #define TIM17               ((TIM_TypeDef *) TIM17_BASE)
552 #define DBGMCU              ((DBGMCU_TypeDef *) DBGMCU_BASE)
553 #define DMA1                ((DMA_TypeDef *) DMA1_BASE)
554 #define DMA1_Channel1       ((DMA_Channel_TypeDef *) DMA1_Channel1_BASE)
555 #define DMA1_Channel2       ((DMA_Channel_TypeDef *) DMA1_Channel2_BASE)
556 #define DMA1_Channel3       ((DMA_Channel_TypeDef *) DMA1_Channel3_BASE)
557 #define DMA1_Channel4       ((DMA_Channel_TypeDef *) DMA1_Channel4_BASE)
558 #define DMA1_Channel5       ((DMA_Channel_TypeDef *) DMA1_Channel5_BASE)
559 #define FLASH               ((FLASH_TypeDef *) FLASH_R_BASE)
560 #define OB                  ((OB_TypeDef *) OB_BASE) 
561 #define RCC                 ((RCC_TypeDef *) RCC_BASE)
562 #define CRC                 ((CRC_TypeDef *) CRC_BASE)
563 #define GPIOA               ((GPIO_TypeDef *) GPIOA_BASE)
564 #define GPIOB               ((GPIO_TypeDef *) GPIOB_BASE)
565 #define GPIOC               ((GPIO_TypeDef *) GPIOC_BASE)
566 #define GPIOD               ((GPIO_TypeDef *) GPIOD_BASE)
567 #define GPIOF               ((GPIO_TypeDef *) GPIOF_BASE)
568 /**
569   * @}
570   */
571
572 /** @addtogroup Exported_constants
573   * @{
574   */
575
576   /** @addtogroup Peripheral_Registers_Bits_Definition
577   * @{
578   */
579
580 /******************************************************************************/
581 /*                         Peripheral Registers Bits Definition               */
582 /******************************************************************************/
583
584 /******************************************************************************/
585 /*                                                                            */
586 /*                      Analog to Digital Converter (ADC)                     */
587 /*                                                                            */
588 /******************************************************************************/
589
590 /*
591  * @brief Specific device feature definitions (not present on all devices in the STM32F0 serie)
592  */
593 /* Note: No specific macro feature on this device */
594
595 /********************  Bits definition for ADC_ISR register  ******************/
596 #define ADC_ISR_ADRDY_Pos         (0U)                                         
597 #define ADC_ISR_ADRDY_Msk         (0x1U << ADC_ISR_ADRDY_Pos)                  /*!< 0x00000001 */
598 #define ADC_ISR_ADRDY             ADC_ISR_ADRDY_Msk                            /*!< ADC ready flag */
599 #define ADC_ISR_EOSMP_Pos         (1U)                                         
600 #define ADC_ISR_EOSMP_Msk         (0x1U << ADC_ISR_EOSMP_Pos)                  /*!< 0x00000002 */
601 #define ADC_ISR_EOSMP             ADC_ISR_EOSMP_Msk                            /*!< ADC group regular end of sampling flag */
602 #define ADC_ISR_EOC_Pos           (2U)                                         
603 #define ADC_ISR_EOC_Msk           (0x1U << ADC_ISR_EOC_Pos)                    /*!< 0x00000004 */
604 #define ADC_ISR_EOC               ADC_ISR_EOC_Msk                              /*!< ADC group regular end of unitary conversion flag */
605 #define ADC_ISR_EOS_Pos           (3U)                                         
606 #define ADC_ISR_EOS_Msk           (0x1U << ADC_ISR_EOS_Pos)                    /*!< 0x00000008 */
607 #define ADC_ISR_EOS               ADC_ISR_EOS_Msk                              /*!< ADC group regular end of sequence conversions flag */
608 #define ADC_ISR_OVR_Pos           (4U)                                         
609 #define ADC_ISR_OVR_Msk           (0x1U << ADC_ISR_OVR_Pos)                    /*!< 0x00000010 */
610 #define ADC_ISR_OVR               ADC_ISR_OVR_Msk                              /*!< ADC group regular overrun flag */
611 #define ADC_ISR_AWD1_Pos          (7U)                                         
612 #define ADC_ISR_AWD1_Msk          (0x1U << ADC_ISR_AWD1_Pos)                   /*!< 0x00000080 */
613 #define ADC_ISR_AWD1              ADC_ISR_AWD1_Msk                             /*!< ADC analog watchdog 1 flag */
614
615 /* Legacy defines */
616 #define ADC_ISR_AWD             (ADC_ISR_AWD1)
617 #define ADC_ISR_EOSEQ           (ADC_ISR_EOS)
618
619 /********************  Bits definition for ADC_IER register  ******************/
620 #define ADC_IER_ADRDYIE_Pos       (0U)                                         
621 #define ADC_IER_ADRDYIE_Msk       (0x1U << ADC_IER_ADRDYIE_Pos)                /*!< 0x00000001 */
622 #define ADC_IER_ADRDYIE           ADC_IER_ADRDYIE_Msk                          /*!< ADC ready interrupt */
623 #define ADC_IER_EOSMPIE_Pos       (1U)                                         
624 #define ADC_IER_EOSMPIE_Msk       (0x1U << ADC_IER_EOSMPIE_Pos)                /*!< 0x00000002 */
625 #define ADC_IER_EOSMPIE           ADC_IER_EOSMPIE_Msk                          /*!< ADC group regular end of sampling interrupt */
626 #define ADC_IER_EOCIE_Pos         (2U)                                         
627 #define ADC_IER_EOCIE_Msk         (0x1U << ADC_IER_EOCIE_Pos)                  /*!< 0x00000004 */
628 #define ADC_IER_EOCIE             ADC_IER_EOCIE_Msk                            /*!< ADC group regular end of unitary conversion interrupt */
629 #define ADC_IER_EOSIE_Pos         (3U)                                         
630 #define ADC_IER_EOSIE_Msk         (0x1U << ADC_IER_EOSIE_Pos)                  /*!< 0x00000008 */
631 #define ADC_IER_EOSIE             ADC_IER_EOSIE_Msk                            /*!< ADC group regular end of sequence conversions interrupt */
632 #define ADC_IER_OVRIE_Pos         (4U)                                         
633 #define ADC_IER_OVRIE_Msk         (0x1U << ADC_IER_OVRIE_Pos)                  /*!< 0x00000010 */
634 #define ADC_IER_OVRIE             ADC_IER_OVRIE_Msk                            /*!< ADC group regular overrun interrupt */
635 #define ADC_IER_AWD1IE_Pos        (7U)                                         
636 #define ADC_IER_AWD1IE_Msk        (0x1U << ADC_IER_AWD1IE_Pos)                 /*!< 0x00000080 */
637 #define ADC_IER_AWD1IE            ADC_IER_AWD1IE_Msk                           /*!< ADC analog watchdog 1 interrupt */
638
639 /* Legacy defines */
640 #define ADC_IER_AWDIE           (ADC_IER_AWD1IE)
641 #define ADC_IER_EOSEQIE         (ADC_IER_EOSIE)
642
643 /********************  Bits definition for ADC_CR register  *******************/
644 #define ADC_CR_ADEN_Pos           (0U)                                         
645 #define ADC_CR_ADEN_Msk           (0x1U << ADC_CR_ADEN_Pos)                    /*!< 0x00000001 */
646 #define ADC_CR_ADEN               ADC_CR_ADEN_Msk                              /*!< ADC enable */
647 #define ADC_CR_ADDIS_Pos          (1U)                                         
648 #define ADC_CR_ADDIS_Msk          (0x1U << ADC_CR_ADDIS_Pos)                   /*!< 0x00000002 */
649 #define ADC_CR_ADDIS              ADC_CR_ADDIS_Msk                             /*!< ADC disable */
650 #define ADC_CR_ADSTART_Pos        (2U)                                         
651 #define ADC_CR_ADSTART_Msk        (0x1U << ADC_CR_ADSTART_Pos)                 /*!< 0x00000004 */
652 #define ADC_CR_ADSTART            ADC_CR_ADSTART_Msk                           /*!< ADC group regular conversion start */
653 #define ADC_CR_ADSTP_Pos          (4U)                                         
654 #define ADC_CR_ADSTP_Msk          (0x1U << ADC_CR_ADSTP_Pos)                   /*!< 0x00000010 */
655 #define ADC_CR_ADSTP              ADC_CR_ADSTP_Msk                             /*!< ADC group regular conversion stop */
656 #define ADC_CR_ADCAL_Pos          (31U)                                        
657 #define ADC_CR_ADCAL_Msk          (0x1U << ADC_CR_ADCAL_Pos)                   /*!< 0x80000000 */
658 #define ADC_CR_ADCAL              ADC_CR_ADCAL_Msk                             /*!< ADC calibration */
659
660 /*******************  Bits definition for ADC_CFGR1 register  *****************/
661 #define ADC_CFGR1_DMAEN_Pos       (0U)                                         
662 #define ADC_CFGR1_DMAEN_Msk       (0x1U << ADC_CFGR1_DMAEN_Pos)                /*!< 0x00000001 */
663 #define ADC_CFGR1_DMAEN           ADC_CFGR1_DMAEN_Msk                          /*!< ADC DMA transfer enable */
664 #define ADC_CFGR1_DMACFG_Pos      (1U)                                         
665 #define ADC_CFGR1_DMACFG_Msk      (0x1U << ADC_CFGR1_DMACFG_Pos)               /*!< 0x00000002 */
666 #define ADC_CFGR1_DMACFG          ADC_CFGR1_DMACFG_Msk                         /*!< ADC DMA transfer configuration */
667 #define ADC_CFGR1_SCANDIR_Pos     (2U)                                         
668 #define ADC_CFGR1_SCANDIR_Msk     (0x1U << ADC_CFGR1_SCANDIR_Pos)              /*!< 0x00000004 */
669 #define ADC_CFGR1_SCANDIR         ADC_CFGR1_SCANDIR_Msk                        /*!< ADC group regular sequencer scan direction */
670
671 #define ADC_CFGR1_RES_Pos         (3U)                                         
672 #define ADC_CFGR1_RES_Msk         (0x3U << ADC_CFGR1_RES_Pos)                  /*!< 0x00000018 */
673 #define ADC_CFGR1_RES             ADC_CFGR1_RES_Msk                            /*!< ADC data resolution */
674 #define ADC_CFGR1_RES_0           (0x1U << ADC_CFGR1_RES_Pos)                  /*!< 0x00000008 */
675 #define ADC_CFGR1_RES_1           (0x2U << ADC_CFGR1_RES_Pos)                  /*!< 0x00000010 */
676
677 #define ADC_CFGR1_ALIGN_Pos       (5U)                                         
678 #define ADC_CFGR1_ALIGN_Msk       (0x1U << ADC_CFGR1_ALIGN_Pos)                /*!< 0x00000020 */
679 #define ADC_CFGR1_ALIGN           ADC_CFGR1_ALIGN_Msk                          /*!< ADC data alignement */
680
681 #define ADC_CFGR1_EXTSEL_Pos      (6U)                                         
682 #define ADC_CFGR1_EXTSEL_Msk      (0x7U << ADC_CFGR1_EXTSEL_Pos)               /*!< 0x000001C0 */
683 #define ADC_CFGR1_EXTSEL          ADC_CFGR1_EXTSEL_Msk                         /*!< ADC group regular external trigger source */
684 #define ADC_CFGR1_EXTSEL_0        (0x1U << ADC_CFGR1_EXTSEL_Pos)               /*!< 0x00000040 */
685 #define ADC_CFGR1_EXTSEL_1        (0x2U << ADC_CFGR1_EXTSEL_Pos)               /*!< 0x00000080 */
686 #define ADC_CFGR1_EXTSEL_2        (0x4U << ADC_CFGR1_EXTSEL_Pos)               /*!< 0x00000100 */
687
688 #define ADC_CFGR1_EXTEN_Pos       (10U)                                        
689 #define ADC_CFGR1_EXTEN_Msk       (0x3U << ADC_CFGR1_EXTEN_Pos)                /*!< 0x00000C00 */
690 #define ADC_CFGR1_EXTEN           ADC_CFGR1_EXTEN_Msk                          /*!< ADC group regular external trigger polarity */
691 #define ADC_CFGR1_EXTEN_0         (0x1U << ADC_CFGR1_EXTEN_Pos)                /*!< 0x00000400 */
692 #define ADC_CFGR1_EXTEN_1         (0x2U << ADC_CFGR1_EXTEN_Pos)                /*!< 0x00000800 */
693
694 #define ADC_CFGR1_OVRMOD_Pos      (12U)                                        
695 #define ADC_CFGR1_OVRMOD_Msk      (0x1U << ADC_CFGR1_OVRMOD_Pos)               /*!< 0x00001000 */
696 #define ADC_CFGR1_OVRMOD          ADC_CFGR1_OVRMOD_Msk                         /*!< ADC group regular overrun configuration */
697 #define ADC_CFGR1_CONT_Pos        (13U)                                        
698 #define ADC_CFGR1_CONT_Msk        (0x1U << ADC_CFGR1_CONT_Pos)                 /*!< 0x00002000 */
699 #define ADC_CFGR1_CONT            ADC_CFGR1_CONT_Msk                           /*!< ADC group regular continuous conversion mode */
700 #define ADC_CFGR1_WAIT_Pos        (14U)                                        
701 #define ADC_CFGR1_WAIT_Msk        (0x1U << ADC_CFGR1_WAIT_Pos)                 /*!< 0x00004000 */
702 #define ADC_CFGR1_WAIT            ADC_CFGR1_WAIT_Msk                           /*!< ADC low power auto wait */
703 #define ADC_CFGR1_AUTOFF_Pos      (15U)                                        
704 #define ADC_CFGR1_AUTOFF_Msk      (0x1U << ADC_CFGR1_AUTOFF_Pos)               /*!< 0x00008000 */
705 #define ADC_CFGR1_AUTOFF          ADC_CFGR1_AUTOFF_Msk                         /*!< ADC low power auto power off */
706 #define ADC_CFGR1_DISCEN_Pos      (16U)                                        
707 #define ADC_CFGR1_DISCEN_Msk      (0x1U << ADC_CFGR1_DISCEN_Pos)               /*!< 0x00010000 */
708 #define ADC_CFGR1_DISCEN          ADC_CFGR1_DISCEN_Msk                         /*!< ADC group regular sequencer discontinuous mode */
709
710 #define ADC_CFGR1_AWD1SGL_Pos     (22U)                                        
711 #define ADC_CFGR1_AWD1SGL_Msk     (0x1U << ADC_CFGR1_AWD1SGL_Pos)              /*!< 0x00400000 */
712 #define ADC_CFGR1_AWD1SGL         ADC_CFGR1_AWD1SGL_Msk                        /*!< ADC analog watchdog 1 monitoring a single channel or all channels */
713 #define ADC_CFGR1_AWD1EN_Pos      (23U)                                        
714 #define ADC_CFGR1_AWD1EN_Msk      (0x1U << ADC_CFGR1_AWD1EN_Pos)               /*!< 0x00800000 */
715 #define ADC_CFGR1_AWD1EN          ADC_CFGR1_AWD1EN_Msk                         /*!< ADC analog watchdog 1 enable on scope ADC group regular */
716
717 #define ADC_CFGR1_AWD1CH_Pos      (26U)                                        
718 #define ADC_CFGR1_AWD1CH_Msk      (0x1FU << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x7C000000 */
719 #define ADC_CFGR1_AWD1CH          ADC_CFGR1_AWD1CH_Msk                         /*!< ADC analog watchdog 1 monitored channel selection */
720 #define ADC_CFGR1_AWD1CH_0        (0x01U << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x04000000 */
721 #define ADC_CFGR1_AWD1CH_1        (0x02U << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x08000000 */
722 #define ADC_CFGR1_AWD1CH_2        (0x04U << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x10000000 */
723 #define ADC_CFGR1_AWD1CH_3        (0x08U << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x20000000 */
724 #define ADC_CFGR1_AWD1CH_4        (0x10U << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x40000000 */
725
726 /* Legacy defines */
727 #define ADC_CFGR1_AUTDLY        (ADC_CFGR1_WAIT)
728 #define ADC_CFGR1_AWDSGL        (ADC_CFGR1_AWD1SGL)
729 #define ADC_CFGR1_AWDEN         (ADC_CFGR1_AWD1EN)
730 #define ADC_CFGR1_AWDCH         (ADC_CFGR1_AWD1CH)
731 #define ADC_CFGR1_AWDCH_0       (ADC_CFGR1_AWD1CH_0)
732 #define ADC_CFGR1_AWDCH_1       (ADC_CFGR1_AWD1CH_1)
733 #define ADC_CFGR1_AWDCH_2       (ADC_CFGR1_AWD1CH_2)
734 #define ADC_CFGR1_AWDCH_3       (ADC_CFGR1_AWD1CH_3)
735 #define ADC_CFGR1_AWDCH_4       (ADC_CFGR1_AWD1CH_4)
736
737 /*******************  Bits definition for ADC_CFGR2 register  *****************/
738 #define ADC_CFGR2_CKMODE_Pos      (30U)                                        
739 #define ADC_CFGR2_CKMODE_Msk      (0x3U << ADC_CFGR2_CKMODE_Pos)               /*!< 0xC0000000 */
740 #define ADC_CFGR2_CKMODE          ADC_CFGR2_CKMODE_Msk                         /*!< ADC clock source and prescaler (prescaler only for clock source synchronous) */
741 #define ADC_CFGR2_CKMODE_1        (0x2U << ADC_CFGR2_CKMODE_Pos)               /*!< 0x80000000 */
742 #define ADC_CFGR2_CKMODE_0        (0x1U << ADC_CFGR2_CKMODE_Pos)               /*!< 0x40000000 */
743
744 /* Legacy defines */
745 #define  ADC_CFGR2_JITOFFDIV4   (ADC_CFGR2_CKMODE_1)   /*!< ADC clocked by PCLK div4 */
746 #define  ADC_CFGR2_JITOFFDIV2   (ADC_CFGR2_CKMODE_0)   /*!< ADC clocked by PCLK div2 */
747
748 /******************  Bit definition for ADC_SMPR register  ********************/
749 #define ADC_SMPR_SMP_Pos          (0U)                                         
750 #define ADC_SMPR_SMP_Msk          (0x7U << ADC_SMPR_SMP_Pos)                   /*!< 0x00000007 */
751 #define ADC_SMPR_SMP              ADC_SMPR_SMP_Msk                             /*!< ADC group of channels sampling time 2 */
752 #define ADC_SMPR_SMP_0            (0x1U << ADC_SMPR_SMP_Pos)                   /*!< 0x00000001 */
753 #define ADC_SMPR_SMP_1            (0x2U << ADC_SMPR_SMP_Pos)                   /*!< 0x00000002 */
754 #define ADC_SMPR_SMP_2            (0x4U << ADC_SMPR_SMP_Pos)                   /*!< 0x00000004 */
755
756 /* Legacy defines */
757 #define  ADC_SMPR1_SMPR         (ADC_SMPR_SMP)         /*!< SMP[2:0] bits (Sampling time selection) */
758 #define  ADC_SMPR1_SMPR_0       (ADC_SMPR_SMP_0)       /*!< bit 0 */
759 #define  ADC_SMPR1_SMPR_1       (ADC_SMPR_SMP_1)       /*!< bit 1 */
760 #define  ADC_SMPR1_SMPR_2       (ADC_SMPR_SMP_2)       /*!< bit 2 */
761
762 /*******************  Bit definition for ADC_TR register  ********************/
763 #define ADC_TR1_LT1_Pos           (0U)                                         
764 #define ADC_TR1_LT1_Msk           (0xFFFU << ADC_TR1_LT1_Pos)                  /*!< 0x00000FFF */
765 #define ADC_TR1_LT1               ADC_TR1_LT1_Msk                              /*!< ADC analog watchdog 1 threshold low */
766 #define ADC_TR1_LT1_0             (0x001U << ADC_TR1_LT1_Pos)                  /*!< 0x00000001 */
767 #define ADC_TR1_LT1_1             (0x002U << ADC_TR1_LT1_Pos)                  /*!< 0x00000002 */
768 #define ADC_TR1_LT1_2             (0x004U << ADC_TR1_LT1_Pos)                  /*!< 0x00000004 */
769 #define ADC_TR1_LT1_3             (0x008U << ADC_TR1_LT1_Pos)                  /*!< 0x00000008 */
770 #define ADC_TR1_LT1_4             (0x010U << ADC_TR1_LT1_Pos)                  /*!< 0x00000010 */
771 #define ADC_TR1_LT1_5             (0x020U << ADC_TR1_LT1_Pos)                  /*!< 0x00000020 */
772 #define ADC_TR1_LT1_6             (0x040U << ADC_TR1_LT1_Pos)                  /*!< 0x00000040 */
773 #define ADC_TR1_LT1_7             (0x080U << ADC_TR1_LT1_Pos)                  /*!< 0x00000080 */
774 #define ADC_TR1_LT1_8             (0x100U << ADC_TR1_LT1_Pos)                  /*!< 0x00000100 */
775 #define ADC_TR1_LT1_9             (0x200U << ADC_TR1_LT1_Pos)                  /*!< 0x00000200 */
776 #define ADC_TR1_LT1_10            (0x400U << ADC_TR1_LT1_Pos)                  /*!< 0x00000400 */
777 #define ADC_TR1_LT1_11            (0x800U << ADC_TR1_LT1_Pos)                  /*!< 0x00000800 */
778
779 #define ADC_TR1_HT1_Pos           (16U)                                        
780 #define ADC_TR1_HT1_Msk           (0xFFFU << ADC_TR1_HT1_Pos)                  /*!< 0x0FFF0000 */
781 #define ADC_TR1_HT1               ADC_TR1_HT1_Msk                              /*!< ADC Analog watchdog 1 threshold high */
782 #define ADC_TR1_HT1_0             (0x001U << ADC_TR1_HT1_Pos)                  /*!< 0x00010000 */
783 #define ADC_TR1_HT1_1             (0x002U << ADC_TR1_HT1_Pos)                  /*!< 0x00020000 */
784 #define ADC_TR1_HT1_2             (0x004U << ADC_TR1_HT1_Pos)                  /*!< 0x00040000 */
785 #define ADC_TR1_HT1_3             (0x008U << ADC_TR1_HT1_Pos)                  /*!< 0x00080000 */
786 #define ADC_TR1_HT1_4             (0x010U << ADC_TR1_HT1_Pos)                  /*!< 0x00100000 */
787 #define ADC_TR1_HT1_5             (0x020U << ADC_TR1_HT1_Pos)                  /*!< 0x00200000 */
788 #define ADC_TR1_HT1_6             (0x040U << ADC_TR1_HT1_Pos)                  /*!< 0x00400000 */
789 #define ADC_TR1_HT1_7             (0x080U << ADC_TR1_HT1_Pos)                  /*!< 0x00800000 */
790 #define ADC_TR1_HT1_8             (0x100U << ADC_TR1_HT1_Pos)                  /*!< 0x01000000 */
791 #define ADC_TR1_HT1_9             (0x200U << ADC_TR1_HT1_Pos)                  /*!< 0x02000000 */
792 #define ADC_TR1_HT1_10            (0x400U << ADC_TR1_HT1_Pos)                  /*!< 0x04000000 */
793 #define ADC_TR1_HT1_11            (0x800U << ADC_TR1_HT1_Pos)                  /*!< 0x08000000 */
794
795 /* Legacy defines */
796 #define  ADC_TR_HT              (ADC_TR1_HT1)
797 #define  ADC_TR_LT              (ADC_TR1_LT1)
798 #define  ADC_HTR_HT             (ADC_TR1_HT1)
799 #define  ADC_LTR_LT             (ADC_TR1_LT1)
800
801 /******************  Bit definition for ADC_CHSELR register  ******************/
802 #define ADC_CHSELR_CHSEL_Pos      (0U)                                         
803 #define ADC_CHSELR_CHSEL_Msk      (0x7FFFFU << ADC_CHSELR_CHSEL_Pos)           /*!< 0x0007FFFF */
804 #define ADC_CHSELR_CHSEL          ADC_CHSELR_CHSEL_Msk                         /*!< ADC group regular sequencer channels, available when ADC_CFGR1_CHSELRMOD is reset */
805 #define ADC_CHSELR_CHSEL18_Pos    (18U)                                        
806 #define ADC_CHSELR_CHSEL18_Msk    (0x1U << ADC_CHSELR_CHSEL18_Pos)             /*!< 0x00040000 */
807 #define ADC_CHSELR_CHSEL18        ADC_CHSELR_CHSEL18_Msk                       /*!< ADC group regular sequencer channel 18, available when ADC_CFGR1_CHSELRMOD is reset */
808 #define ADC_CHSELR_CHSEL17_Pos    (17U)                                        
809 #define ADC_CHSELR_CHSEL17_Msk    (0x1U << ADC_CHSELR_CHSEL17_Pos)             /*!< 0x00020000 */
810 #define ADC_CHSELR_CHSEL17        ADC_CHSELR_CHSEL17_Msk                       /*!< ADC group regular sequencer channel 17, available when ADC_CFGR1_CHSELRMOD is reset */
811 #define ADC_CHSELR_CHSEL16_Pos    (16U)                                        
812 #define ADC_CHSELR_CHSEL16_Msk    (0x1U << ADC_CHSELR_CHSEL16_Pos)             /*!< 0x00010000 */
813 #define ADC_CHSELR_CHSEL16        ADC_CHSELR_CHSEL16_Msk                       /*!< ADC group regular sequencer channel 16, available when ADC_CFGR1_CHSELRMOD is reset */
814 #define ADC_CHSELR_CHSEL15_Pos    (15U)                                        
815 #define ADC_CHSELR_CHSEL15_Msk    (0x1U << ADC_CHSELR_CHSEL15_Pos)             /*!< 0x00008000 */
816 #define ADC_CHSELR_CHSEL15        ADC_CHSELR_CHSEL15_Msk                       /*!< ADC group regular sequencer channel 15, available when ADC_CFGR1_CHSELRMOD is reset */
817 #define ADC_CHSELR_CHSEL14_Pos    (14U)                                        
818 #define ADC_CHSELR_CHSEL14_Msk    (0x1U << ADC_CHSELR_CHSEL14_Pos)             /*!< 0x00004000 */
819 #define ADC_CHSELR_CHSEL14        ADC_CHSELR_CHSEL14_Msk                       /*!< ADC group regular sequencer channel 14, available when ADC_CFGR1_CHSELRMOD is reset */
820 #define ADC_CHSELR_CHSEL13_Pos    (13U)                                        
821 #define ADC_CHSELR_CHSEL13_Msk    (0x1U << ADC_CHSELR_CHSEL13_Pos)             /*!< 0x00002000 */
822 #define ADC_CHSELR_CHSEL13        ADC_CHSELR_CHSEL13_Msk                       /*!< ADC group regular sequencer channel 13, available when ADC_CFGR1_CHSELRMOD is reset */
823 #define ADC_CHSELR_CHSEL12_Pos    (12U)                                        
824 #define ADC_CHSELR_CHSEL12_Msk    (0x1U << ADC_CHSELR_CHSEL12_Pos)             /*!< 0x00001000 */
825 #define ADC_CHSELR_CHSEL12        ADC_CHSELR_CHSEL12_Msk                       /*!< ADC group regular sequencer channel 12, available when ADC_CFGR1_CHSELRMOD is reset */
826 #define ADC_CHSELR_CHSEL11_Pos    (11U)                                        
827 #define ADC_CHSELR_CHSEL11_Msk    (0x1U << ADC_CHSELR_CHSEL11_Pos)             /*!< 0x00000800 */
828 #define ADC_CHSELR_CHSEL11        ADC_CHSELR_CHSEL11_Msk                       /*!< ADC group regular sequencer channel 11, available when ADC_CFGR1_CHSELRMOD is reset */
829 #define ADC_CHSELR_CHSEL10_Pos    (10U)                                        
830 #define ADC_CHSELR_CHSEL10_Msk    (0x1U << ADC_CHSELR_CHSEL10_Pos)             /*!< 0x00000400 */
831 #define ADC_CHSELR_CHSEL10        ADC_CHSELR_CHSEL10_Msk                       /*!< ADC group regular sequencer channel 10, available when ADC_CFGR1_CHSELRMOD is reset */
832 #define ADC_CHSELR_CHSEL9_Pos     (9U)                                         
833 #define ADC_CHSELR_CHSEL9_Msk     (0x1U << ADC_CHSELR_CHSEL9_Pos)              /*!< 0x00000200 */
834 #define ADC_CHSELR_CHSEL9         ADC_CHSELR_CHSEL9_Msk                        /*!< ADC group regular sequencer channel 9, available when ADC_CFGR1_CHSELRMOD is reset */
835 #define ADC_CHSELR_CHSEL8_Pos     (8U)                                         
836 #define ADC_CHSELR_CHSEL8_Msk     (0x1U << ADC_CHSELR_CHSEL8_Pos)              /*!< 0x00000100 */
837 #define ADC_CHSELR_CHSEL8         ADC_CHSELR_CHSEL8_Msk                        /*!< ADC group regular sequencer channel 8, available when ADC_CFGR1_CHSELRMOD is reset */
838 #define ADC_CHSELR_CHSEL7_Pos     (7U)                                         
839 #define ADC_CHSELR_CHSEL7_Msk     (0x1U << ADC_CHSELR_CHSEL7_Pos)              /*!< 0x00000080 */
840 #define ADC_CHSELR_CHSEL7         ADC_CHSELR_CHSEL7_Msk                        /*!< ADC group regular sequencer channel 7, available when ADC_CFGR1_CHSELRMOD is reset */
841 #define ADC_CHSELR_CHSEL6_Pos     (6U)                                         
842 #define ADC_CHSELR_CHSEL6_Msk     (0x1U << ADC_CHSELR_CHSEL6_Pos)              /*!< 0x00000040 */
843 #define ADC_CHSELR_CHSEL6         ADC_CHSELR_CHSEL6_Msk                        /*!< ADC group regular sequencer channel 6, available when ADC_CFGR1_CHSELRMOD is reset */
844 #define ADC_CHSELR_CHSEL5_Pos     (5U)                                         
845 #define ADC_CHSELR_CHSEL5_Msk     (0x1U << ADC_CHSELR_CHSEL5_Pos)              /*!< 0x00000020 */
846 #define ADC_CHSELR_CHSEL5         ADC_CHSELR_CHSEL5_Msk                        /*!< ADC group regular sequencer channel 5, available when ADC_CFGR1_CHSELRMOD is reset */
847 #define ADC_CHSELR_CHSEL4_Pos     (4U)                                         
848 #define ADC_CHSELR_CHSEL4_Msk     (0x1U << ADC_CHSELR_CHSEL4_Pos)              /*!< 0x00000010 */
849 #define ADC_CHSELR_CHSEL4         ADC_CHSELR_CHSEL4_Msk                        /*!< ADC group regular sequencer channel 4, available when ADC_CFGR1_CHSELRMOD is reset */
850 #define ADC_CHSELR_CHSEL3_Pos     (3U)                                         
851 #define ADC_CHSELR_CHSEL3_Msk     (0x1U << ADC_CHSELR_CHSEL3_Pos)              /*!< 0x00000008 */
852 #define ADC_CHSELR_CHSEL3         ADC_CHSELR_CHSEL3_Msk                        /*!< ADC group regular sequencer channel 3, available when ADC_CFGR1_CHSELRMOD is reset */
853 #define ADC_CHSELR_CHSEL2_Pos     (2U)                                         
854 #define ADC_CHSELR_CHSEL2_Msk     (0x1U << ADC_CHSELR_CHSEL2_Pos)              /*!< 0x00000004 */
855 #define ADC_CHSELR_CHSEL2         ADC_CHSELR_CHSEL2_Msk                        /*!< ADC group regular sequencer channel 2, available when ADC_CFGR1_CHSELRMOD is reset */
856 #define ADC_CHSELR_CHSEL1_Pos     (1U)                                         
857 #define ADC_CHSELR_CHSEL1_Msk     (0x1U << ADC_CHSELR_CHSEL1_Pos)              /*!< 0x00000002 */
858 #define ADC_CHSELR_CHSEL1         ADC_CHSELR_CHSEL1_Msk                        /*!< ADC group regular sequencer channel 1, available when ADC_CFGR1_CHSELRMOD is reset */
859 #define ADC_CHSELR_CHSEL0_Pos     (0U)                                         
860 #define ADC_CHSELR_CHSEL0_Msk     (0x1U << ADC_CHSELR_CHSEL0_Pos)              /*!< 0x00000001 */
861 #define ADC_CHSELR_CHSEL0         ADC_CHSELR_CHSEL0_Msk                        /*!< ADC group regular sequencer channel 0, available when ADC_CFGR1_CHSELRMOD is reset */
862
863 /********************  Bit definition for ADC_DR register  ********************/
864 #define ADC_DR_DATA_Pos           (0U)                                         
865 #define ADC_DR_DATA_Msk           (0xFFFFU << ADC_DR_DATA_Pos)                 /*!< 0x0000FFFF */
866 #define ADC_DR_DATA               ADC_DR_DATA_Msk                              /*!< ADC group regular conversion data */
867 #define ADC_DR_DATA_0             (0x0001U << ADC_DR_DATA_Pos)                 /*!< 0x00000001 */
868 #define ADC_DR_DATA_1             (0x0002U << ADC_DR_DATA_Pos)                 /*!< 0x00000002 */
869 #define ADC_DR_DATA_2             (0x0004U << ADC_DR_DATA_Pos)                 /*!< 0x00000004 */
870 #define ADC_DR_DATA_3             (0x0008U << ADC_DR_DATA_Pos)                 /*!< 0x00000008 */
871 #define ADC_DR_DATA_4             (0x0010U << ADC_DR_DATA_Pos)                 /*!< 0x00000010 */
872 #define ADC_DR_DATA_5             (0x0020U << ADC_DR_DATA_Pos)                 /*!< 0x00000020 */
873 #define ADC_DR_DATA_6             (0x0040U << ADC_DR_DATA_Pos)                 /*!< 0x00000040 */
874 #define ADC_DR_DATA_7             (0x0080U << ADC_DR_DATA_Pos)                 /*!< 0x00000080 */
875 #define ADC_DR_DATA_8             (0x0100U << ADC_DR_DATA_Pos)                 /*!< 0x00000100 */
876 #define ADC_DR_DATA_9             (0x0200U << ADC_DR_DATA_Pos)                 /*!< 0x00000200 */
877 #define ADC_DR_DATA_10            (0x0400U << ADC_DR_DATA_Pos)                 /*!< 0x00000400 */
878 #define ADC_DR_DATA_11            (0x0800U << ADC_DR_DATA_Pos)                 /*!< 0x00000800 */
879 #define ADC_DR_DATA_12            (0x1000U << ADC_DR_DATA_Pos)                 /*!< 0x00001000 */
880 #define ADC_DR_DATA_13            (0x2000U << ADC_DR_DATA_Pos)                 /*!< 0x00002000 */
881 #define ADC_DR_DATA_14            (0x4000U << ADC_DR_DATA_Pos)                 /*!< 0x00004000 */
882 #define ADC_DR_DATA_15            (0x8000U << ADC_DR_DATA_Pos)                 /*!< 0x00008000 */
883
884 /*************************  ADC Common registers  *****************************/
885 /*******************  Bit definition for ADC_CCR register  ********************/
886 #define ADC_CCR_VREFEN_Pos        (22U)                                        
887 #define ADC_CCR_VREFEN_Msk        (0x1U << ADC_CCR_VREFEN_Pos)                 /*!< 0x00400000 */
888 #define ADC_CCR_VREFEN            ADC_CCR_VREFEN_Msk                           /*!< ADC internal path to VrefInt enable */
889 #define ADC_CCR_TSEN_Pos          (23U)                                        
890 #define ADC_CCR_TSEN_Msk          (0x1U << ADC_CCR_TSEN_Pos)                   /*!< 0x00800000 */
891 #define ADC_CCR_TSEN              ADC_CCR_TSEN_Msk                             /*!< ADC internal path to temperature sensor enable */
892
893
894 /******************************************************************************/
895 /*                                                                            */
896 /*                       CRC calculation unit (CRC)                           */
897 /*                                                                            */
898 /******************************************************************************/
899 /*******************  Bit definition for CRC_DR register  *********************/
900 #define CRC_DR_DR_Pos            (0U)                                          
901 #define CRC_DR_DR_Msk            (0xFFFFFFFFU << CRC_DR_DR_Pos)                /*!< 0xFFFFFFFF */
902 #define CRC_DR_DR                CRC_DR_DR_Msk                                 /*!< Data register bits */
903
904 /*******************  Bit definition for CRC_IDR register  ********************/
905 #define CRC_IDR_IDR              ((uint8_t)0xFFU)                              /*!< General-purpose 8-bit data register bits */
906
907 /********************  Bit definition for CRC_CR register  ********************/
908 #define CRC_CR_RESET_Pos         (0U)                                          
909 #define CRC_CR_RESET_Msk         (0x1U << CRC_CR_RESET_Pos)                    /*!< 0x00000001 */
910 #define CRC_CR_RESET             CRC_CR_RESET_Msk                              /*!< RESET the CRC computation unit bit */
911 #define CRC_CR_REV_IN_Pos        (5U)                                          
912 #define CRC_CR_REV_IN_Msk        (0x3U << CRC_CR_REV_IN_Pos)                   /*!< 0x00000060 */
913 #define CRC_CR_REV_IN            CRC_CR_REV_IN_Msk                             /*!< REV_IN Reverse Input Data bits */
914 #define CRC_CR_REV_IN_0          (0x1U << CRC_CR_REV_IN_Pos)                   /*!< 0x00000020 */
915 #define CRC_CR_REV_IN_1          (0x2U << CRC_CR_REV_IN_Pos)                   /*!< 0x00000040 */
916 #define CRC_CR_REV_OUT_Pos       (7U)                                          
917 #define CRC_CR_REV_OUT_Msk       (0x1U << CRC_CR_REV_OUT_Pos)                  /*!< 0x00000080 */
918 #define CRC_CR_REV_OUT           CRC_CR_REV_OUT_Msk                            /*!< REV_OUT Reverse Output Data bits */
919
920 /*******************  Bit definition for CRC_INIT register  *******************/
921 #define CRC_INIT_INIT_Pos        (0U)                                          
922 #define CRC_INIT_INIT_Msk        (0xFFFFFFFFU << CRC_INIT_INIT_Pos)            /*!< 0xFFFFFFFF */
923 #define CRC_INIT_INIT            CRC_INIT_INIT_Msk                             /*!< Initial CRC value bits */
924
925 /******************************************************************************/
926 /*                                                                            */
927 /*                           Debug MCU (DBGMCU)                               */
928 /*                                                                            */
929 /******************************************************************************/
930
931 /****************  Bit definition for DBGMCU_IDCODE register  *****************/
932 #define DBGMCU_IDCODE_DEV_ID_Pos                     (0U)                      
933 #define DBGMCU_IDCODE_DEV_ID_Msk                     (0xFFFU << DBGMCU_IDCODE_DEV_ID_Pos) /*!< 0x00000FFF */
934 #define DBGMCU_IDCODE_DEV_ID                         DBGMCU_IDCODE_DEV_ID_Msk  /*!< Device Identifier */
935
936 #define DBGMCU_IDCODE_REV_ID_Pos                     (16U)                     
937 #define DBGMCU_IDCODE_REV_ID_Msk                     (0xFFFFU << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0xFFFF0000 */
938 #define DBGMCU_IDCODE_REV_ID                         DBGMCU_IDCODE_REV_ID_Msk  /*!< REV_ID[15:0] bits (Revision Identifier) */
939 #define DBGMCU_IDCODE_REV_ID_0                       (0x0001U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00010000 */
940 #define DBGMCU_IDCODE_REV_ID_1                       (0x0002U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00020000 */
941 #define DBGMCU_IDCODE_REV_ID_2                       (0x0004U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00040000 */
942 #define DBGMCU_IDCODE_REV_ID_3                       (0x0008U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00080000 */
943 #define DBGMCU_IDCODE_REV_ID_4                       (0x0010U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00100000 */
944 #define DBGMCU_IDCODE_REV_ID_5                       (0x0020U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00200000 */
945 #define DBGMCU_IDCODE_REV_ID_6                       (0x0040U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00400000 */
946 #define DBGMCU_IDCODE_REV_ID_7                       (0x0080U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00800000 */
947 #define DBGMCU_IDCODE_REV_ID_8                       (0x0100U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x01000000 */
948 #define DBGMCU_IDCODE_REV_ID_9                       (0x0200U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x02000000 */
949 #define DBGMCU_IDCODE_REV_ID_10                      (0x0400U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x04000000 */
950 #define DBGMCU_IDCODE_REV_ID_11                      (0x0800U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x08000000 */
951 #define DBGMCU_IDCODE_REV_ID_12                      (0x1000U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x10000000 */
952 #define DBGMCU_IDCODE_REV_ID_13                      (0x2000U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x20000000 */
953 #define DBGMCU_IDCODE_REV_ID_14                      (0x4000U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x40000000 */
954 #define DBGMCU_IDCODE_REV_ID_15                      (0x8000U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x80000000 */
955
956 /******************  Bit definition for DBGMCU_CR register  *******************/
957 #define DBGMCU_CR_DBG_STOP_Pos                       (1U)                      
958 #define DBGMCU_CR_DBG_STOP_Msk                       (0x1U << DBGMCU_CR_DBG_STOP_Pos) /*!< 0x00000002 */
959 #define DBGMCU_CR_DBG_STOP                           DBGMCU_CR_DBG_STOP_Msk    /*!< Debug Stop Mode */
960 #define DBGMCU_CR_DBG_STANDBY_Pos                    (2U)                      
961 #define DBGMCU_CR_DBG_STANDBY_Msk                    (0x1U << DBGMCU_CR_DBG_STANDBY_Pos) /*!< 0x00000004 */
962 #define DBGMCU_CR_DBG_STANDBY                        DBGMCU_CR_DBG_STANDBY_Msk /*!< Debug Standby mode */
963
964 /******************  Bit definition for DBGMCU_APB1_FZ register  **************/
965 #define DBGMCU_APB1_FZ_DBG_TIM3_STOP_Pos             (1U)                      
966 #define DBGMCU_APB1_FZ_DBG_TIM3_STOP_Msk             (0x1U << DBGMCU_APB1_FZ_DBG_TIM3_STOP_Pos) /*!< 0x00000002 */
967 #define DBGMCU_APB1_FZ_DBG_TIM3_STOP                 DBGMCU_APB1_FZ_DBG_TIM3_STOP_Msk /*!< TIM3 counter stopped when core is halted */
968 #define DBGMCU_APB1_FZ_DBG_TIM6_STOP_Pos             (4U)                      
969 #define DBGMCU_APB1_FZ_DBG_TIM6_STOP_Msk             (0x1U << DBGMCU_APB1_FZ_DBG_TIM6_STOP_Pos) /*!< 0x00000010 */
970 #define DBGMCU_APB1_FZ_DBG_TIM6_STOP                 DBGMCU_APB1_FZ_DBG_TIM6_STOP_Msk /*!< TIM6 counter stopped when core is halted */
971 #define DBGMCU_APB1_FZ_DBG_TIM7_STOP_Pos             (5U)                      
972 #define DBGMCU_APB1_FZ_DBG_TIM7_STOP_Msk             (0x1U << DBGMCU_APB1_FZ_DBG_TIM7_STOP_Pos) /*!< 0x00000020 */
973 #define DBGMCU_APB1_FZ_DBG_TIM7_STOP                 DBGMCU_APB1_FZ_DBG_TIM7_STOP_Msk /*!< TIM7 counter stopped when core is halted  */
974 #define DBGMCU_APB1_FZ_DBG_TIM14_STOP_Pos            (8U)                      
975 #define DBGMCU_APB1_FZ_DBG_TIM14_STOP_Msk            (0x1U << DBGMCU_APB1_FZ_DBG_TIM14_STOP_Pos) /*!< 0x00000100 */
976 #define DBGMCU_APB1_FZ_DBG_TIM14_STOP                DBGMCU_APB1_FZ_DBG_TIM14_STOP_Msk /*!< TIM14 counter stopped when core is halted */
977 #define DBGMCU_APB1_FZ_DBG_RTC_STOP_Pos              (10U)                     
978 #define DBGMCU_APB1_FZ_DBG_RTC_STOP_Msk              (0x1U << DBGMCU_APB1_FZ_DBG_RTC_STOP_Pos) /*!< 0x00000400 */
979 #define DBGMCU_APB1_FZ_DBG_RTC_STOP                  DBGMCU_APB1_FZ_DBG_RTC_STOP_Msk /*!< RTC Calendar frozen when core is halted */
980 #define DBGMCU_APB1_FZ_DBG_WWDG_STOP_Pos             (11U)                     
981 #define DBGMCU_APB1_FZ_DBG_WWDG_STOP_Msk             (0x1U << DBGMCU_APB1_FZ_DBG_WWDG_STOP_Pos) /*!< 0x00000800 */
982 #define DBGMCU_APB1_FZ_DBG_WWDG_STOP                 DBGMCU_APB1_FZ_DBG_WWDG_STOP_Msk /*!< Debug Window Watchdog stopped when Core is halted */
983 #define DBGMCU_APB1_FZ_DBG_IWDG_STOP_Pos             (12U)                     
984 #define DBGMCU_APB1_FZ_DBG_IWDG_STOP_Msk             (0x1U << DBGMCU_APB1_FZ_DBG_IWDG_STOP_Pos) /*!< 0x00001000 */
985 #define DBGMCU_APB1_FZ_DBG_IWDG_STOP                 DBGMCU_APB1_FZ_DBG_IWDG_STOP_Msk /*!< Debug Independent Watchdog stopped when Core is halted */
986 #define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Pos    (21U)                     
987 #define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Msk    (0x1U << DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Pos) /*!< 0x00200000 */
988 #define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT        DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Msk /*!< I2C1 SMBUS timeout mode stopped when Core is halted */
989
990 /******************  Bit definition for DBGMCU_APB2_FZ register  **************/
991 #define DBGMCU_APB2_FZ_DBG_TIM1_STOP_Pos             (11U)                     
992 #define DBGMCU_APB2_FZ_DBG_TIM1_STOP_Msk             (0x1U << DBGMCU_APB2_FZ_DBG_TIM1_STOP_Pos) /*!< 0x00000800 */
993 #define DBGMCU_APB2_FZ_DBG_TIM1_STOP                 DBGMCU_APB2_FZ_DBG_TIM1_STOP_Msk /*!< TIM1 counter stopped when core is halted */
994 #define DBGMCU_APB2_FZ_DBG_TIM15_STOP_Pos            (16U)                     
995 #define DBGMCU_APB2_FZ_DBG_TIM15_STOP_Msk            (0x1U << DBGMCU_APB2_FZ_DBG_TIM15_STOP_Pos) /*!< 0x00010000 */
996 #define DBGMCU_APB2_FZ_DBG_TIM15_STOP                DBGMCU_APB2_FZ_DBG_TIM15_STOP_Msk /*!< TIM15 counter stopped when core is halted  */
997 #define DBGMCU_APB2_FZ_DBG_TIM16_STOP_Pos            (17U)                     
998 #define DBGMCU_APB2_FZ_DBG_TIM16_STOP_Msk            (0x1U << DBGMCU_APB2_FZ_DBG_TIM16_STOP_Pos) /*!< 0x00020000 */
999 #define DBGMCU_APB2_FZ_DBG_TIM16_STOP                DBGMCU_APB2_FZ_DBG_TIM16_STOP_Msk /*!< TIM16 counter stopped when core is halted */
1000 #define DBGMCU_APB2_FZ_DBG_TIM17_STOP_Pos            (18U)                     
1001 #define DBGMCU_APB2_FZ_DBG_TIM17_STOP_Msk            (0x1U << DBGMCU_APB2_FZ_DBG_TIM17_STOP_Pos) /*!< 0x00040000 */
1002 #define DBGMCU_APB2_FZ_DBG_TIM17_STOP                DBGMCU_APB2_FZ_DBG_TIM17_STOP_Msk /*!< TIM17 counter stopped when core is halted */
1003
1004 /******************************************************************************/
1005 /*                                                                            */
1006 /*                           DMA Controller (DMA)                             */
1007 /*                                                                            */
1008 /******************************************************************************/
1009 /*******************  Bit definition for DMA_ISR register  ********************/
1010 #define DMA_ISR_GIF1_Pos       (0U)                                            
1011 #define DMA_ISR_GIF1_Msk       (0x1U << DMA_ISR_GIF1_Pos)                      /*!< 0x00000001 */
1012 #define DMA_ISR_GIF1           DMA_ISR_GIF1_Msk                                /*!< Channel 1 Global interrupt flag    */
1013 #define DMA_ISR_TCIF1_Pos      (1U)                                            
1014 #define DMA_ISR_TCIF1_Msk      (0x1U << DMA_ISR_TCIF1_Pos)                     /*!< 0x00000002 */
1015 #define DMA_ISR_TCIF1          DMA_ISR_TCIF1_Msk                               /*!< Channel 1 Transfer Complete flag   */
1016 #define DMA_ISR_HTIF1_Pos      (2U)                                            
1017 #define DMA_ISR_HTIF1_Msk      (0x1U << DMA_ISR_HTIF1_Pos)                     /*!< 0x00000004 */
1018 #define DMA_ISR_HTIF1          DMA_ISR_HTIF1_Msk                               /*!< Channel 1 Half Transfer flag       */
1019 #define DMA_ISR_TEIF1_Pos      (3U)                                            
1020 #define DMA_ISR_TEIF1_Msk      (0x1U << DMA_ISR_TEIF1_Pos)                     /*!< 0x00000008 */
1021 #define DMA_ISR_TEIF1          DMA_ISR_TEIF1_Msk                               /*!< Channel 1 Transfer Error flag      */
1022 #define DMA_ISR_GIF2_Pos       (4U)                                            
1023 #define DMA_ISR_GIF2_Msk       (0x1U << DMA_ISR_GIF2_Pos)                      /*!< 0x00000010 */
1024 #define DMA_ISR_GIF2           DMA_ISR_GIF2_Msk                                /*!< Channel 2 Global interrupt flag    */
1025 #define DMA_ISR_TCIF2_Pos      (5U)                                            
1026 #define DMA_ISR_TCIF2_Msk      (0x1U << DMA_ISR_TCIF2_Pos)                     /*!< 0x00000020 */
1027 #define DMA_ISR_TCIF2          DMA_ISR_TCIF2_Msk                               /*!< Channel 2 Transfer Complete flag   */
1028 #define DMA_ISR_HTIF2_Pos      (6U)                                            
1029 #define DMA_ISR_HTIF2_Msk      (0x1U << DMA_ISR_HTIF2_Pos)                     /*!< 0x00000040 */
1030 #define DMA_ISR_HTIF2          DMA_ISR_HTIF2_Msk                               /*!< Channel 2 Half Transfer flag       */
1031 #define DMA_ISR_TEIF2_Pos      (7U)                                            
1032 #define DMA_ISR_TEIF2_Msk      (0x1U << DMA_ISR_TEIF2_Pos)                     /*!< 0x00000080 */
1033 #define DMA_ISR_TEIF2          DMA_ISR_TEIF2_Msk                               /*!< Channel 2 Transfer Error flag      */
1034 #define DMA_ISR_GIF3_Pos       (8U)                                            
1035 #define DMA_ISR_GIF3_Msk       (0x1U << DMA_ISR_GIF3_Pos)                      /*!< 0x00000100 */
1036 #define DMA_ISR_GIF3           DMA_ISR_GIF3_Msk                                /*!< Channel 3 Global interrupt flag    */
1037 #define DMA_ISR_TCIF3_Pos      (9U)                                            
1038 #define DMA_ISR_TCIF3_Msk      (0x1U << DMA_ISR_TCIF3_Pos)                     /*!< 0x00000200 */
1039 #define DMA_ISR_TCIF3          DMA_ISR_TCIF3_Msk                               /*!< Channel 3 Transfer Complete flag   */
1040 #define DMA_ISR_HTIF3_Pos      (10U)                                           
1041 #define DMA_ISR_HTIF3_Msk      (0x1U << DMA_ISR_HTIF3_Pos)                     /*!< 0x00000400 */
1042 #define DMA_ISR_HTIF3          DMA_ISR_HTIF3_Msk                               /*!< Channel 3 Half Transfer flag       */
1043 #define DMA_ISR_TEIF3_Pos      (11U)                                           
1044 #define DMA_ISR_TEIF3_Msk      (0x1U << DMA_ISR_TEIF3_Pos)                     /*!< 0x00000800 */
1045 #define DMA_ISR_TEIF3          DMA_ISR_TEIF3_Msk                               /*!< Channel 3 Transfer Error flag      */
1046 #define DMA_ISR_GIF4_Pos       (12U)                                           
1047 #define DMA_ISR_GIF4_Msk       (0x1U << DMA_ISR_GIF4_Pos)                      /*!< 0x00001000 */
1048 #define DMA_ISR_GIF4           DMA_ISR_GIF4_Msk                                /*!< Channel 4 Global interrupt flag    */
1049 #define DMA_ISR_TCIF4_Pos      (13U)                                           
1050 #define DMA_ISR_TCIF4_Msk      (0x1U << DMA_ISR_TCIF4_Pos)                     /*!< 0x00002000 */
1051 #define DMA_ISR_TCIF4          DMA_ISR_TCIF4_Msk                               /*!< Channel 4 Transfer Complete flag   */
1052 #define DMA_ISR_HTIF4_Pos      (14U)                                           
1053 #define DMA_ISR_HTIF4_Msk      (0x1U << DMA_ISR_HTIF4_Pos)                     /*!< 0x00004000 */
1054 #define DMA_ISR_HTIF4          DMA_ISR_HTIF4_Msk                               /*!< Channel 4 Half Transfer flag       */
1055 #define DMA_ISR_TEIF4_Pos      (15U)                                           
1056 #define DMA_ISR_TEIF4_Msk      (0x1U << DMA_ISR_TEIF4_Pos)                     /*!< 0x00008000 */
1057 #define DMA_ISR_TEIF4          DMA_ISR_TEIF4_Msk                               /*!< Channel 4 Transfer Error flag      */
1058 #define DMA_ISR_GIF5_Pos       (16U)                                           
1059 #define DMA_ISR_GIF5_Msk       (0x1U << DMA_ISR_GIF5_Pos)                      /*!< 0x00010000 */
1060 #define DMA_ISR_GIF5           DMA_ISR_GIF5_Msk                                /*!< Channel 5 Global interrupt flag    */
1061 #define DMA_ISR_TCIF5_Pos      (17U)                                           
1062 #define DMA_ISR_TCIF5_Msk      (0x1U << DMA_ISR_TCIF5_Pos)                     /*!< 0x00020000 */
1063 #define DMA_ISR_TCIF5          DMA_ISR_TCIF5_Msk                               /*!< Channel 5 Transfer Complete flag   */
1064 #define DMA_ISR_HTIF5_Pos      (18U)                                           
1065 #define DMA_ISR_HTIF5_Msk      (0x1U << DMA_ISR_HTIF5_Pos)                     /*!< 0x00040000 */
1066 #define DMA_ISR_HTIF5          DMA_ISR_HTIF5_Msk                               /*!< Channel 5 Half Transfer flag       */
1067 #define DMA_ISR_TEIF5_Pos      (19U)                                           
1068 #define DMA_ISR_TEIF5_Msk      (0x1U << DMA_ISR_TEIF5_Pos)                     /*!< 0x00080000 */
1069 #define DMA_ISR_TEIF5          DMA_ISR_TEIF5_Msk                               /*!< Channel 5 Transfer Error flag      */
1070
1071 /*******************  Bit definition for DMA_IFCR register  *******************/
1072 #define DMA_IFCR_CGIF1_Pos     (0U)                                            
1073 #define DMA_IFCR_CGIF1_Msk     (0x1U << DMA_IFCR_CGIF1_Pos)                    /*!< 0x00000001 */
1074 #define DMA_IFCR_CGIF1         DMA_IFCR_CGIF1_Msk                              /*!< Channel 1 Global interrupt clear    */
1075 #define DMA_IFCR_CTCIF1_Pos    (1U)                                            
1076 #define DMA_IFCR_CTCIF1_Msk    (0x1U << DMA_IFCR_CTCIF1_Pos)                   /*!< 0x00000002 */
1077 #define DMA_IFCR_CTCIF1        DMA_IFCR_CTCIF1_Msk                             /*!< Channel 1 Transfer Complete clear   */
1078 #define DMA_IFCR_CHTIF1_Pos    (2U)                                            
1079 #define DMA_IFCR_CHTIF1_Msk    (0x1U << DMA_IFCR_CHTIF1_Pos)                   /*!< 0x00000004 */
1080 #define DMA_IFCR_CHTIF1        DMA_IFCR_CHTIF1_Msk                             /*!< Channel 1 Half Transfer clear       */
1081 #define DMA_IFCR_CTEIF1_Pos    (3U)                                            
1082 #define DMA_IFCR_CTEIF1_Msk    (0x1U << DMA_IFCR_CTEIF1_Pos)                   /*!< 0x00000008 */
1083 #define DMA_IFCR_CTEIF1        DMA_IFCR_CTEIF1_Msk                             /*!< Channel 1 Transfer Error clear      */
1084 #define DMA_IFCR_CGIF2_Pos     (4U)                                            
1085 #define DMA_IFCR_CGIF2_Msk     (0x1U << DMA_IFCR_CGIF2_Pos)                    /*!< 0x00000010 */
1086 #define DMA_IFCR_CGIF2         DMA_IFCR_CGIF2_Msk                              /*!< Channel 2 Global interrupt clear    */
1087 #define DMA_IFCR_CTCIF2_Pos    (5U)                                            
1088 #define DMA_IFCR_CTCIF2_Msk    (0x1U << DMA_IFCR_CTCIF2_Pos)                   /*!< 0x00000020 */
1089 #define DMA_IFCR_CTCIF2        DMA_IFCR_CTCIF2_Msk                             /*!< Channel 2 Transfer Complete clear   */
1090 #define DMA_IFCR_CHTIF2_Pos    (6U)                                            
1091 #define DMA_IFCR_CHTIF2_Msk    (0x1U << DMA_IFCR_CHTIF2_Pos)                   /*!< 0x00000040 */
1092 #define DMA_IFCR_CHTIF2        DMA_IFCR_CHTIF2_Msk                             /*!< Channel 2 Half Transfer clear       */
1093 #define DMA_IFCR_CTEIF2_Pos    (7U)                                            
1094 #define DMA_IFCR_CTEIF2_Msk    (0x1U << DMA_IFCR_CTEIF2_Pos)                   /*!< 0x00000080 */
1095 #define DMA_IFCR_CTEIF2        DMA_IFCR_CTEIF2_Msk                             /*!< Channel 2 Transfer Error clear      */
1096 #define DMA_IFCR_CGIF3_Pos     (8U)                                            
1097 #define DMA_IFCR_CGIF3_Msk     (0x1U << DMA_IFCR_CGIF3_Pos)                    /*!< 0x00000100 */
1098 #define DMA_IFCR_CGIF3         DMA_IFCR_CGIF3_Msk                              /*!< Channel 3 Global interrupt clear    */
1099 #define DMA_IFCR_CTCIF3_Pos    (9U)                                            
1100 #define DMA_IFCR_CTCIF3_Msk    (0x1U << DMA_IFCR_CTCIF3_Pos)                   /*!< 0x00000200 */
1101 #define DMA_IFCR_CTCIF3        DMA_IFCR_CTCIF3_Msk                             /*!< Channel 3 Transfer Complete clear   */
1102 #define DMA_IFCR_CHTIF3_Pos    (10U)                                           
1103 #define DMA_IFCR_CHTIF3_Msk    (0x1U << DMA_IFCR_CHTIF3_Pos)                   /*!< 0x00000400 */
1104 #define DMA_IFCR_CHTIF3        DMA_IFCR_CHTIF3_Msk                             /*!< Channel 3 Half Transfer clear       */
1105 #define DMA_IFCR_CTEIF3_Pos    (11U)                                           
1106 #define DMA_IFCR_CTEIF3_Msk    (0x1U << DMA_IFCR_CTEIF3_Pos)                   /*!< 0x00000800 */
1107 #define DMA_IFCR_CTEIF3        DMA_IFCR_CTEIF3_Msk                             /*!< Channel 3 Transfer Error clear      */
1108 #define DMA_IFCR_CGIF4_Pos     (12U)                                           
1109 #define DMA_IFCR_CGIF4_Msk     (0x1U << DMA_IFCR_CGIF4_Pos)                    /*!< 0x00001000 */
1110 #define DMA_IFCR_CGIF4         DMA_IFCR_CGIF4_Msk                              /*!< Channel 4 Global interrupt clear    */
1111 #define DMA_IFCR_CTCIF4_Pos    (13U)                                           
1112 #define DMA_IFCR_CTCIF4_Msk    (0x1U << DMA_IFCR_CTCIF4_Pos)                   /*!< 0x00002000 */
1113 #define DMA_IFCR_CTCIF4        DMA_IFCR_CTCIF4_Msk                             /*!< Channel 4 Transfer Complete clear   */
1114 #define DMA_IFCR_CHTIF4_Pos    (14U)                                           
1115 #define DMA_IFCR_CHTIF4_Msk    (0x1U << DMA_IFCR_CHTIF4_Pos)                   /*!< 0x00004000 */
1116 #define DMA_IFCR_CHTIF4        DMA_IFCR_CHTIF4_Msk                             /*!< Channel 4 Half Transfer clear       */
1117 #define DMA_IFCR_CTEIF4_Pos    (15U)                                           
1118 #define DMA_IFCR_CTEIF4_Msk    (0x1U << DMA_IFCR_CTEIF4_Pos)                   /*!< 0x00008000 */
1119 #define DMA_IFCR_CTEIF4        DMA_IFCR_CTEIF4_Msk                             /*!< Channel 4 Transfer Error clear      */
1120 #define DMA_IFCR_CGIF5_Pos     (16U)                                           
1121 #define DMA_IFCR_CGIF5_Msk     (0x1U << DMA_IFCR_CGIF5_Pos)                    /*!< 0x00010000 */
1122 #define DMA_IFCR_CGIF5         DMA_IFCR_CGIF5_Msk                              /*!< Channel 5 Global interrupt clear    */
1123 #define DMA_IFCR_CTCIF5_Pos    (17U)                                           
1124 #define DMA_IFCR_CTCIF5_Msk    (0x1U << DMA_IFCR_CTCIF5_Pos)                   /*!< 0x00020000 */
1125 #define DMA_IFCR_CTCIF5        DMA_IFCR_CTCIF5_Msk                             /*!< Channel 5 Transfer Complete clear   */
1126 #define DMA_IFCR_CHTIF5_Pos    (18U)                                           
1127 #define DMA_IFCR_CHTIF5_Msk    (0x1U << DMA_IFCR_CHTIF5_Pos)                   /*!< 0x00040000 */
1128 #define DMA_IFCR_CHTIF5        DMA_IFCR_CHTIF5_Msk                             /*!< Channel 5 Half Transfer clear       */
1129 #define DMA_IFCR_CTEIF5_Pos    (19U)                                           
1130 #define DMA_IFCR_CTEIF5_Msk    (0x1U << DMA_IFCR_CTEIF5_Pos)                   /*!< 0x00080000 */
1131 #define DMA_IFCR_CTEIF5        DMA_IFCR_CTEIF5_Msk                             /*!< Channel 5 Transfer Error clear      */
1132
1133 /*******************  Bit definition for DMA_CCR register  ********************/
1134 #define DMA_CCR_EN_Pos         (0U)                                            
1135 #define DMA_CCR_EN_Msk         (0x1U << DMA_CCR_EN_Pos)                        /*!< 0x00000001 */
1136 #define DMA_CCR_EN             DMA_CCR_EN_Msk                                  /*!< Channel enable                      */
1137 #define DMA_CCR_TCIE_Pos       (1U)                                            
1138 #define DMA_CCR_TCIE_Msk       (0x1U << DMA_CCR_TCIE_Pos)                      /*!< 0x00000002 */
1139 #define DMA_CCR_TCIE           DMA_CCR_TCIE_Msk                                /*!< Transfer complete interrupt enable  */
1140 #define DMA_CCR_HTIE_Pos       (2U)                                            
1141 #define DMA_CCR_HTIE_Msk       (0x1U << DMA_CCR_HTIE_Pos)                      /*!< 0x00000004 */
1142 #define DMA_CCR_HTIE           DMA_CCR_HTIE_Msk                                /*!< Half Transfer interrupt enable      */
1143 #define DMA_CCR_TEIE_Pos       (3U)                                            
1144 #define DMA_CCR_TEIE_Msk       (0x1U << DMA_CCR_TEIE_Pos)                      /*!< 0x00000008 */
1145 #define DMA_CCR_TEIE           DMA_CCR_TEIE_Msk                                /*!< Transfer error interrupt enable     */
1146 #define DMA_CCR_DIR_Pos        (4U)                                            
1147 #define DMA_CCR_DIR_Msk        (0x1U << DMA_CCR_DIR_Pos)                       /*!< 0x00000010 */
1148 #define DMA_CCR_DIR            DMA_CCR_DIR_Msk                                 /*!< Data transfer direction             */
1149 #define DMA_CCR_CIRC_Pos       (5U)                                            
1150 #define DMA_CCR_CIRC_Msk       (0x1U << DMA_CCR_CIRC_Pos)                      /*!< 0x00000020 */
1151 #define DMA_CCR_CIRC           DMA_CCR_CIRC_Msk                                /*!< Circular mode                       */
1152 #define DMA_CCR_PINC_Pos       (6U)                                            
1153 #define DMA_CCR_PINC_Msk       (0x1U << DMA_CCR_PINC_Pos)                      /*!< 0x00000040 */
1154 #define DMA_CCR_PINC           DMA_CCR_PINC_Msk                                /*!< Peripheral increment mode           */
1155 #define DMA_CCR_MINC_Pos       (7U)                                            
1156 #define DMA_CCR_MINC_Msk       (0x1U << DMA_CCR_MINC_Pos)                      /*!< 0x00000080 */
1157 #define DMA_CCR_MINC           DMA_CCR_MINC_Msk                                /*!< Memory increment mode               */
1158
1159 #define DMA_CCR_PSIZE_Pos      (8U)                                            
1160 #define DMA_CCR_PSIZE_Msk      (0x3U << DMA_CCR_PSIZE_Pos)                     /*!< 0x00000300 */
1161 #define DMA_CCR_PSIZE          DMA_CCR_PSIZE_Msk                               /*!< PSIZE[1:0] bits (Peripheral size)   */
1162 #define DMA_CCR_PSIZE_0        (0x1U << DMA_CCR_PSIZE_Pos)                     /*!< 0x00000100 */
1163 #define DMA_CCR_PSIZE_1        (0x2U << DMA_CCR_PSIZE_Pos)                     /*!< 0x00000200 */
1164
1165 #define DMA_CCR_MSIZE_Pos      (10U)                                           
1166 #define DMA_CCR_MSIZE_Msk      (0x3U << DMA_CCR_MSIZE_Pos)                     /*!< 0x00000C00 */
1167 #define DMA_CCR_MSIZE          DMA_CCR_MSIZE_Msk                               /*!< MSIZE[1:0] bits (Memory size)       */
1168 #define DMA_CCR_MSIZE_0        (0x1U << DMA_CCR_MSIZE_Pos)                     /*!< 0x00000400 */
1169 #define DMA_CCR_MSIZE_1        (0x2U << DMA_CCR_MSIZE_Pos)                     /*!< 0x00000800 */
1170
1171 #define DMA_CCR_PL_Pos         (12U)                                           
1172 #define DMA_CCR_PL_Msk         (0x3U << DMA_CCR_PL_Pos)                        /*!< 0x00003000 */
1173 #define DMA_CCR_PL             DMA_CCR_PL_Msk                                  /*!< PL[1:0] bits(Channel Priority level)*/
1174 #define DMA_CCR_PL_0           (0x1U << DMA_CCR_PL_Pos)                        /*!< 0x00001000 */
1175 #define DMA_CCR_PL_1           (0x2U << DMA_CCR_PL_Pos)                        /*!< 0x00002000 */
1176
1177 #define DMA_CCR_MEM2MEM_Pos    (14U)                                           
1178 #define DMA_CCR_MEM2MEM_Msk    (0x1U << DMA_CCR_MEM2MEM_Pos)                   /*!< 0x00004000 */
1179 #define DMA_CCR_MEM2MEM        DMA_CCR_MEM2MEM_Msk                             /*!< Memory to memory mode               */
1180
1181 /******************  Bit definition for DMA_CNDTR register  *******************/
1182 #define DMA_CNDTR_NDT_Pos      (0U)                                            
1183 #define DMA_CNDTR_NDT_Msk      (0xFFFFU << DMA_CNDTR_NDT_Pos)                  /*!< 0x0000FFFF */
1184 #define DMA_CNDTR_NDT          DMA_CNDTR_NDT_Msk                               /*!< Number of data to Transfer          */
1185
1186 /******************  Bit definition for DMA_CPAR register  ********************/
1187 #define DMA_CPAR_PA_Pos        (0U)                                            
1188 #define DMA_CPAR_PA_Msk        (0xFFFFFFFFU << DMA_CPAR_PA_Pos)                /*!< 0xFFFFFFFF */
1189 #define DMA_CPAR_PA            DMA_CPAR_PA_Msk                                 /*!< Peripheral Address                  */
1190
1191 /******************  Bit definition for DMA_CMAR register  ********************/
1192 #define DMA_CMAR_MA_Pos        (0U)                                            
1193 #define DMA_CMAR_MA_Msk        (0xFFFFFFFFU << DMA_CMAR_MA_Pos)                /*!< 0xFFFFFFFF */
1194 #define DMA_CMAR_MA            DMA_CMAR_MA_Msk                                 /*!< Memory Address                      */
1195
1196 /******************  Bit definition for DMA1_CSELR register  ********************/
1197 #define DMA_CSELR_C1S_Pos      (0U)                                            
1198 #define DMA_CSELR_C1S_Msk      (0xFU << DMA_CSELR_C1S_Pos)                     /*!< 0x0000000F */
1199 #define DMA_CSELR_C1S          DMA_CSELR_C1S_Msk                               /*!< Channel 1 Selection */
1200 #define DMA_CSELR_C2S_Pos      (4U)                                            
1201 #define DMA_CSELR_C2S_Msk      (0xFU << DMA_CSELR_C2S_Pos)                     /*!< 0x000000F0 */
1202 #define DMA_CSELR_C2S          DMA_CSELR_C2S_Msk                               /*!< Channel 2 Selection */
1203 #define DMA_CSELR_C3S_Pos      (8U)                                            
1204 #define DMA_CSELR_C3S_Msk      (0xFU << DMA_CSELR_C3S_Pos)                     /*!< 0x00000F00 */
1205 #define DMA_CSELR_C3S          DMA_CSELR_C3S_Msk                               /*!< Channel 3 Selection */
1206 #define DMA_CSELR_C4S_Pos      (12U)                                           
1207 #define DMA_CSELR_C4S_Msk      (0xFU << DMA_CSELR_C4S_Pos)                     /*!< 0x0000F000 */
1208 #define DMA_CSELR_C4S          DMA_CSELR_C4S_Msk                               /*!< Channel 4 Selection */
1209 #define DMA_CSELR_C5S_Pos      (16U)                                           
1210 #define DMA_CSELR_C5S_Msk      (0xFU << DMA_CSELR_C5S_Pos)                     /*!< 0x000F0000 */
1211 #define DMA_CSELR_C5S          DMA_CSELR_C5S_Msk                               /*!< Channel 5 Selection */
1212 #define DMA_CSELR_C6S_Pos      (20U)                                           
1213 #define DMA_CSELR_C6S_Msk      (0xFU << DMA_CSELR_C6S_Pos)                     /*!< 0x00F00000 */
1214 #define DMA_CSELR_C6S          DMA_CSELR_C6S_Msk                               /*!< Channel 6 Selection */
1215 #define DMA_CSELR_C7S_Pos      (24U)                                           
1216 #define DMA_CSELR_C7S_Msk      (0xFU << DMA_CSELR_C7S_Pos)                     /*!< 0x0F000000 */
1217 #define DMA_CSELR_C7S          DMA_CSELR_C7S_Msk                               /*!< Channel 7 Selection */
1218
1219 #define DMA1_CSELR_DEFAULT              (0x00000000U)                          /*!< Default remap position for DMA1 */
1220 #define DMA1_CSELR_CH1_ADC_Pos          (0U)                                   
1221 #define DMA1_CSELR_CH1_ADC_Msk          (0x1U << DMA1_CSELR_CH1_ADC_Pos)       /*!< 0x00000001 */
1222 #define DMA1_CSELR_CH1_ADC              DMA1_CSELR_CH1_ADC_Msk                 /*!< Remap ADC on DMA1 Channel 1*/
1223 #define DMA1_CSELR_CH1_TIM17_CH1_Pos    (0U)                                   
1224 #define DMA1_CSELR_CH1_TIM17_CH1_Msk    (0x7U << DMA1_CSELR_CH1_TIM17_CH1_Pos) /*!< 0x00000007 */
1225 #define DMA1_CSELR_CH1_TIM17_CH1        DMA1_CSELR_CH1_TIM17_CH1_Msk           /*!< Remap TIM17 channel 1 on DMA1 channel 1 */
1226 #define DMA1_CSELR_CH1_TIM17_UP_Pos     (0U)                                   
1227 #define DMA1_CSELR_CH1_TIM17_UP_Msk     (0x7U << DMA1_CSELR_CH1_TIM17_UP_Pos)  /*!< 0x00000007 */
1228 #define DMA1_CSELR_CH1_TIM17_UP         DMA1_CSELR_CH1_TIM17_UP_Msk            /*!< Remap TIM17 up on DMA1 channel 1 */
1229 #define DMA1_CSELR_CH1_USART1_RX_Pos    (3U)                                   
1230 #define DMA1_CSELR_CH1_USART1_RX_Msk    (0x1U << DMA1_CSELR_CH1_USART1_RX_Pos) /*!< 0x00000008 */
1231 #define DMA1_CSELR_CH1_USART1_RX        DMA1_CSELR_CH1_USART1_RX_Msk           /*!< Remap USART1 Rx on DMA1 channel 1 */
1232 #define DMA1_CSELR_CH1_USART2_RX_Pos    (0U)                                   
1233 #define DMA1_CSELR_CH1_USART2_RX_Msk    (0x9U << DMA1_CSELR_CH1_USART2_RX_Pos) /*!< 0x00000009 */
1234 #define DMA1_CSELR_CH1_USART2_RX        DMA1_CSELR_CH1_USART2_RX_Msk           /*!< Remap USART2 Rx on DMA1 channel 1 */
1235 #define DMA1_CSELR_CH1_USART3_RX_Pos    (1U)                                   
1236 #define DMA1_CSELR_CH1_USART3_RX_Msk    (0x5U << DMA1_CSELR_CH1_USART3_RX_Pos) /*!< 0x0000000A */
1237 #define DMA1_CSELR_CH1_USART3_RX        DMA1_CSELR_CH1_USART3_RX_Msk           /*!< Remap USART3 Rx on DMA1 channel 1 */
1238 #define DMA1_CSELR_CH1_USART4_RX_Pos    (0U)                                   
1239 #define DMA1_CSELR_CH1_USART4_RX_Msk    (0xBU << DMA1_CSELR_CH1_USART4_RX_Pos) /*!< 0x0000000B */
1240 #define DMA1_CSELR_CH1_USART4_RX        DMA1_CSELR_CH1_USART4_RX_Msk           /*!< Remap USART4 Rx on DMA1 channel 1 */
1241 #define DMA1_CSELR_CH1_USART5_RX_Pos    (2U)                                   
1242 #define DMA1_CSELR_CH1_USART5_RX_Msk    (0x3U << DMA1_CSELR_CH1_USART5_RX_Pos) /*!< 0x0000000C */
1243 #define DMA1_CSELR_CH1_USART5_RX        DMA1_CSELR_CH1_USART5_RX_Msk           /*!< Remap USART5 Rx on DMA1 channel 1 */
1244 #define DMA1_CSELR_CH1_USART6_RX_Pos    (0U)                                   
1245 #define DMA1_CSELR_CH1_USART6_RX_Msk    (0xDU << DMA1_CSELR_CH1_USART6_RX_Pos) /*!< 0x0000000D */
1246 #define DMA1_CSELR_CH1_USART6_RX        DMA1_CSELR_CH1_USART6_RX_Msk           /*!< Remap USART6 Rx on DMA1 channel 1 */
1247 #define DMA1_CSELR_CH2_ADC_Pos          (4U)                                   
1248 #define DMA1_CSELR_CH2_ADC_Msk          (0x1U << DMA1_CSELR_CH2_ADC_Pos)       /*!< 0x00000010 */
1249 #define DMA1_CSELR_CH2_ADC              DMA1_CSELR_CH2_ADC_Msk                 /*!< Remap ADC on DMA1 channel 2 */
1250 #define DMA1_CSELR_CH2_I2C1_TX_Pos      (5U)                                   
1251 #define DMA1_CSELR_CH2_I2C1_TX_Msk      (0x1U << DMA1_CSELR_CH2_I2C1_TX_Pos)   /*!< 0x00000020 */
1252 #define DMA1_CSELR_CH2_I2C1_TX          DMA1_CSELR_CH2_I2C1_TX_Msk             /*!< Remap I2C1 Tx on DMA1 channel 2 */
1253 #define DMA1_CSELR_CH2_SPI1_RX_Pos      (4U)                                   
1254 #define DMA1_CSELR_CH2_SPI1_RX_Msk      (0x3U << DMA1_CSELR_CH2_SPI1_RX_Pos)   /*!< 0x00000030 */
1255 #define DMA1_CSELR_CH2_SPI1_RX          DMA1_CSELR_CH2_SPI1_RX_Msk             /*!< Remap SPI1 Rx on DMA1 channel 2 */
1256 #define DMA1_CSELR_CH2_TIM1_CH1_Pos     (6U)                                   
1257 #define DMA1_CSELR_CH2_TIM1_CH1_Msk     (0x1U << DMA1_CSELR_CH2_TIM1_CH1_Pos)  /*!< 0x00000040 */
1258 #define DMA1_CSELR_CH2_TIM1_CH1         DMA1_CSELR_CH2_TIM1_CH1_Msk            /*!< Remap TIM1 channel 1 on DMA1 channel 2 */
1259 #define DMA1_CSELR_CH2_TIM17_CH1_Pos    (4U)                                   
1260 #define DMA1_CSELR_CH2_TIM17_CH1_Msk    (0x7U << DMA1_CSELR_CH2_TIM17_CH1_Pos) /*!< 0x00000070 */
1261 #define DMA1_CSELR_CH2_TIM17_CH1        DMA1_CSELR_CH2_TIM17_CH1_Msk           /*!< Remap TIM17 channel 1 on DMA1 channel 2 */
1262 #define DMA1_CSELR_CH2_TIM17_UP_Pos     (4U)                                   
1263 #define DMA1_CSELR_CH2_TIM17_UP_Msk     (0x7U << DMA1_CSELR_CH2_TIM17_UP_Pos)  /*!< 0x00000070 */
1264 #define DMA1_CSELR_CH2_TIM17_UP         DMA1_CSELR_CH2_TIM17_UP_Msk            /*!< Remap TIM17 up on DMA1 channel 2 */
1265 #define DMA1_CSELR_CH2_USART1_TX_Pos    (7U)                                   
1266 #define DMA1_CSELR_CH2_USART1_TX_Msk    (0x1U << DMA1_CSELR_CH2_USART1_TX_Pos) /*!< 0x00000080 */
1267 #define DMA1_CSELR_CH2_USART1_TX        DMA1_CSELR_CH2_USART1_TX_Msk           /*!< Remap USART1 Tx on DMA1 channel 2 */
1268 #define DMA1_CSELR_CH2_USART2_TX_Pos    (4U)                                   
1269 #define DMA1_CSELR_CH2_USART2_TX_Msk    (0x9U << DMA1_CSELR_CH2_USART2_TX_Pos) /*!< 0x00000090 */
1270 #define DMA1_CSELR_CH2_USART2_TX        DMA1_CSELR_CH2_USART2_TX_Msk           /*!< Remap USART2 Tx on DMA1 channel 2 */
1271 #define DMA1_CSELR_CH2_USART3_TX_Pos    (5U)                                   
1272 #define DMA1_CSELR_CH2_USART3_TX_Msk    (0x5U << DMA1_CSELR_CH2_USART3_TX_Pos) /*!< 0x000000A0 */
1273 #define DMA1_CSELR_CH2_USART3_TX        DMA1_CSELR_CH2_USART3_TX_Msk           /*!< Remap USART3 Tx on DMA1 channel 2 */
1274 #define DMA1_CSELR_CH2_USART4_TX_Pos    (4U)                                   
1275 #define DMA1_CSELR_CH2_USART4_TX_Msk    (0xBU << DMA1_CSELR_CH2_USART4_TX_Pos) /*!< 0x000000B0 */
1276 #define DMA1_CSELR_CH2_USART4_TX        DMA1_CSELR_CH2_USART4_TX_Msk           /*!< Remap USART4 Tx on DMA1 channel 2 */
1277 #define DMA1_CSELR_CH2_USART5_TX_Pos    (6U)                                   
1278 #define DMA1_CSELR_CH2_USART5_TX_Msk    (0x3U << DMA1_CSELR_CH2_USART5_TX_Pos) /*!< 0x000000C0 */
1279 #define DMA1_CSELR_CH2_USART5_TX        DMA1_CSELR_CH2_USART5_TX_Msk           /*!< Remap USART5 Tx on DMA1 channel 2 */
1280 #define DMA1_CSELR_CH2_USART6_TX_Pos    (4U)                                   
1281 #define DMA1_CSELR_CH2_USART6_TX_Msk    (0xDU << DMA1_CSELR_CH2_USART6_TX_Pos) /*!< 0x000000D0 */
1282 #define DMA1_CSELR_CH2_USART6_TX        DMA1_CSELR_CH2_USART6_TX_Msk           /*!< Remap USART6 Tx on DMA1 channel 2 */
1283 #define DMA1_CSELR_CH3_TIM6_UP_Pos      (8U)                                   
1284 #define DMA1_CSELR_CH3_TIM6_UP_Msk      (0x1U << DMA1_CSELR_CH3_TIM6_UP_Pos)   /*!< 0x00000100 */
1285 #define DMA1_CSELR_CH3_TIM6_UP          DMA1_CSELR_CH3_TIM6_UP_Msk             /*!< Remap TIM6 up on DMA1 channel 3 */
1286 #define DMA1_CSELR_CH3_I2C1_RX_Pos      (9U)                                   
1287 #define DMA1_CSELR_CH3_I2C1_RX_Msk      (0x1U << DMA1_CSELR_CH3_I2C1_RX_Pos)   /*!< 0x00000200 */
1288 #define DMA1_CSELR_CH3_I2C1_RX          DMA1_CSELR_CH3_I2C1_RX_Msk             /*!< Remap I2C1 Rx on DMA1 channel 3 */
1289 #define DMA1_CSELR_CH3_SPI1_TX_Pos      (8U)                                   
1290 #define DMA1_CSELR_CH3_SPI1_TX_Msk      (0x3U << DMA1_CSELR_CH3_SPI1_TX_Pos)   /*!< 0x00000300 */
1291 #define DMA1_CSELR_CH3_SPI1_TX          DMA1_CSELR_CH3_SPI1_TX_Msk             /*!< Remap SPI1 Tx on DMA1 channel 3 */
1292 #define DMA1_CSELR_CH3_TIM1_CH2_Pos     (10U)                                  
1293 #define DMA1_CSELR_CH3_TIM1_CH2_Msk     (0x1U << DMA1_CSELR_CH3_TIM1_CH2_Pos)  /*!< 0x00000400 */
1294 #define DMA1_CSELR_CH3_TIM1_CH2         DMA1_CSELR_CH3_TIM1_CH2_Msk            /*!< Remap TIM1 channel 2 on DMA1 channel 3 */
1295 #define DMA1_CSELR_CH3_TIM16_CH1_Pos    (8U)                                   
1296 #define DMA1_CSELR_CH3_TIM16_CH1_Msk    (0x7U << DMA1_CSELR_CH3_TIM16_CH1_Pos) /*!< 0x00000700 */
1297 #define DMA1_CSELR_CH3_TIM16_CH1        DMA1_CSELR_CH3_TIM16_CH1_Msk           /*!< Remap TIM16 channel 1 on DMA1 channel 3 */
1298 #define DMA1_CSELR_CH3_TIM16_UP_Pos     (8U)                                   
1299 #define DMA1_CSELR_CH3_TIM16_UP_Msk     (0x7U << DMA1_CSELR_CH3_TIM16_UP_Pos)  /*!< 0x00000700 */
1300 #define DMA1_CSELR_CH3_TIM16_UP         DMA1_CSELR_CH3_TIM16_UP_Msk            /*!< Remap TIM16 up on DMA1 channel 3 */
1301 #define DMA1_CSELR_CH3_USART1_RX_Pos    (11U)                                  
1302 #define DMA1_CSELR_CH3_USART1_RX_Msk    (0x1U << DMA1_CSELR_CH3_USART1_RX_Pos) /*!< 0x00000800 */
1303 #define DMA1_CSELR_CH3_USART1_RX        DMA1_CSELR_CH3_USART1_RX_Msk           /*!< Remap USART1 Rx on DMA1 channel 3 */
1304 #define DMA1_CSELR_CH3_USART2_RX_Pos    (8U)                                   
1305 #define DMA1_CSELR_CH3_USART2_RX_Msk    (0x9U << DMA1_CSELR_CH3_USART2_RX_Pos) /*!< 0x00000900 */
1306 #define DMA1_CSELR_CH3_USART2_RX        DMA1_CSELR_CH3_USART2_RX_Msk           /*!< Remap USART2 Rx on DMA1 channel 3 */
1307 #define DMA1_CSELR_CH3_USART3_RX_Pos    (9U)                                   
1308 #define DMA1_CSELR_CH3_USART3_RX_Msk    (0x5U << DMA1_CSELR_CH3_USART3_RX_Pos) /*!< 0x00000A00 */
1309 #define DMA1_CSELR_CH3_USART3_RX        DMA1_CSELR_CH3_USART3_RX_Msk           /*!< Remap USART3 Rx on DMA1 channel 3 */
1310 #define DMA1_CSELR_CH3_USART4_RX_Pos    (8U)                                   
1311 #define DMA1_CSELR_CH3_USART4_RX_Msk    (0xBU << DMA1_CSELR_CH3_USART4_RX_Pos) /*!< 0x00000B00 */
1312 #define DMA1_CSELR_CH3_USART4_RX        DMA1_CSELR_CH3_USART4_RX_Msk           /*!< Remap USART4 Rx on DMA1 channel 3 */
1313 #define DMA1_CSELR_CH3_USART5_RX_Pos    (10U)                                  
1314 #define DMA1_CSELR_CH3_USART5_RX_Msk    (0x3U << DMA1_CSELR_CH3_USART5_RX_Pos) /*!< 0x00000C00 */
1315 #define DMA1_CSELR_CH3_USART5_RX        DMA1_CSELR_CH3_USART5_RX_Msk           /*!< Remap USART5 Rx on DMA1 channel 3 */
1316 #define DMA1_CSELR_CH3_USART6_RX_Pos    (8U)                                   
1317 #define DMA1_CSELR_CH3_USART6_RX_Msk    (0xDU << DMA1_CSELR_CH3_USART6_RX_Pos) /*!< 0x00000D00 */
1318 #define DMA1_CSELR_CH3_USART6_RX        DMA1_CSELR_CH3_USART6_RX_Msk           /*!< Remap USART6 Rx on DMA1 channel 3 */
1319 #define DMA1_CSELR_CH4_TIM7_UP_Pos      (12U)                                  
1320 #define DMA1_CSELR_CH4_TIM7_UP_Msk      (0x1U << DMA1_CSELR_CH4_TIM7_UP_Pos)   /*!< 0x00001000 */
1321 #define DMA1_CSELR_CH4_TIM7_UP          DMA1_CSELR_CH4_TIM7_UP_Msk             /*!< Remap TIM7 up on DMA1 channel 4 */
1322 #define DMA1_CSELR_CH4_I2C2_TX_Pos      (13U)                                  
1323 #define DMA1_CSELR_CH4_I2C2_TX_Msk      (0x1U << DMA1_CSELR_CH4_I2C2_TX_Pos)   /*!< 0x00002000 */
1324 #define DMA1_CSELR_CH4_I2C2_TX          DMA1_CSELR_CH4_I2C2_TX_Msk             /*!< Remap I2C2 Tx on DMA1 channel 4 */
1325 #define DMA1_CSELR_CH4_SPI2_RX_Pos      (12U)                                  
1326 #define DMA1_CSELR_CH4_SPI2_RX_Msk      (0x3U << DMA1_CSELR_CH4_SPI2_RX_Pos)   /*!< 0x00003000 */
1327 #define DMA1_CSELR_CH4_SPI2_RX          DMA1_CSELR_CH4_SPI2_RX_Msk             /*!< Remap SPI2 Rx on DMA1 channel 4 */
1328 #define DMA1_CSELR_CH4_TIM2_CH4_Pos     (12U)                                  
1329 #define DMA1_CSELR_CH4_TIM2_CH4_Msk     (0x5U << DMA1_CSELR_CH4_TIM2_CH4_Pos)  /*!< 0x00005000 */
1330 #define DMA1_CSELR_CH4_TIM2_CH4         DMA1_CSELR_CH4_TIM2_CH4_Msk            /*!< Remap TIM2 channel 4 on DMA1 channel 4 */
1331 #define DMA1_CSELR_CH4_TIM3_CH1_Pos     (13U)                                  
1332 #define DMA1_CSELR_CH4_TIM3_CH1_Msk     (0x3U << DMA1_CSELR_CH4_TIM3_CH1_Pos)  /*!< 0x00006000 */
1333 #define DMA1_CSELR_CH4_TIM3_CH1         DMA1_CSELR_CH4_TIM3_CH1_Msk            /*!< Remap TIM3 channel 1 on DMA1 channel 4 */
1334 #define DMA1_CSELR_CH4_TIM3_TRIG_Pos    (13U)                                  
1335 #define DMA1_CSELR_CH4_TIM3_TRIG_Msk    (0x3U << DMA1_CSELR_CH4_TIM3_TRIG_Pos) /*!< 0x00006000 */
1336 #define DMA1_CSELR_CH4_TIM3_TRIG        DMA1_CSELR_CH4_TIM3_TRIG_Msk           /*!< Remap TIM3 Trig on DMA1 channel 4 */
1337 #define DMA1_CSELR_CH4_TIM16_CH1_Pos    (12U)                                  
1338 #define DMA1_CSELR_CH4_TIM16_CH1_Msk    (0x7U << DMA1_CSELR_CH4_TIM16_CH1_Pos) /*!< 0x00007000 */
1339 #define DMA1_CSELR_CH4_TIM16_CH1        DMA1_CSELR_CH4_TIM16_CH1_Msk           /*!< Remap TIM16 channel 1 on DMA1 channel 4 */
1340 #define DMA1_CSELR_CH4_TIM16_UP_Pos     (12U)                                  
1341 #define DMA1_CSELR_CH4_TIM16_UP_Msk     (0x7U << DMA1_CSELR_CH4_TIM16_UP_Pos)  /*!< 0x00007000 */
1342 #define DMA1_CSELR_CH4_TIM16_UP         DMA1_CSELR_CH4_TIM16_UP_Msk            /*!< Remap TIM16 up on DMA1 channel 4 */
1343 #define DMA1_CSELR_CH4_USART1_TX_Pos    (15U)                                  
1344 #define DMA1_CSELR_CH4_USART1_TX_Msk    (0x1U << DMA1_CSELR_CH4_USART1_TX_Pos) /*!< 0x00008000 */
1345 #define DMA1_CSELR_CH4_USART1_TX        DMA1_CSELR_CH4_USART1_TX_Msk           /*!< Remap USART1 Tx on DMA1 channel 4 */
1346 #define DMA1_CSELR_CH4_USART2_TX_Pos    (12U)                                  
1347 #define DMA1_CSELR_CH4_USART2_TX_Msk    (0x9U << DMA1_CSELR_CH4_USART2_TX_Pos) /*!< 0x00009000 */
1348 #define DMA1_CSELR_CH4_USART2_TX        DMA1_CSELR_CH4_USART2_TX_Msk           /*!< Remap USART2 Tx on DMA1 channel 4 */
1349 #define DMA1_CSELR_CH4_USART3_TX_Pos    (13U)                                  
1350 #define DMA1_CSELR_CH4_USART3_TX_Msk    (0x5U << DMA1_CSELR_CH4_USART3_TX_Pos) /*!< 0x0000A000 */
1351 #define DMA1_CSELR_CH4_USART3_TX        DMA1_CSELR_CH4_USART3_TX_Msk           /*!< Remap USART3 Tx on DMA1 channel 4 */
1352 #define DMA1_CSELR_CH4_USART4_TX_Pos    (12U)                                  
1353 #define DMA1_CSELR_CH4_USART4_TX_Msk    (0xBU << DMA1_CSELR_CH4_USART4_TX_Pos) /*!< 0x0000B000 */
1354 #define DMA1_CSELR_CH4_USART4_TX        DMA1_CSELR_CH4_USART4_TX_Msk           /*!< Remap USART4 Tx on DMA1 channel 4 */
1355 #define DMA1_CSELR_CH4_USART5_TX_Pos    (14U)                                  
1356 #define DMA1_CSELR_CH4_USART5_TX_Msk    (0x3U << DMA1_CSELR_CH4_USART5_TX_Pos) /*!< 0x0000C000 */
1357 #define DMA1_CSELR_CH4_USART5_TX        DMA1_CSELR_CH4_USART5_TX_Msk           /*!< Remap USART5 Tx on DMA1 channel 4 */
1358 #define DMA1_CSELR_CH4_USART6_TX_Pos    (12U)                                  
1359 #define DMA1_CSELR_CH4_USART6_TX_Msk    (0xDU << DMA1_CSELR_CH4_USART6_TX_Pos) /*!< 0x0000D000 */
1360 #define DMA1_CSELR_CH4_USART6_TX        DMA1_CSELR_CH4_USART6_TX_Msk           /*!< Remap USART6 Tx on DMA1 channel 4 */
1361 #define DMA1_CSELR_CH5_I2C2_RX_Pos      (17U)                                  
1362 #define DMA1_CSELR_CH5_I2C2_RX_Msk      (0x1U << DMA1_CSELR_CH5_I2C2_RX_Pos)   /*!< 0x00020000 */
1363 #define DMA1_CSELR_CH5_I2C2_RX          DMA1_CSELR_CH5_I2C2_RX_Msk             /*!< Remap I2C2 Rx on DMA1 channel 5 */
1364 #define DMA1_CSELR_CH5_SPI2_TX_Pos      (16U)                                  
1365 #define DMA1_CSELR_CH5_SPI2_TX_Msk      (0x3U << DMA1_CSELR_CH5_SPI2_TX_Pos)   /*!< 0x00030000 */
1366 #define DMA1_CSELR_CH5_SPI2_TX          DMA1_CSELR_CH5_SPI2_TX_Msk             /*!< Remap SPI1 Tx on DMA1 channel 5 */
1367 #define DMA1_CSELR_CH5_TIM1_CH3_Pos     (18U)                                  
1368 #define DMA1_CSELR_CH5_TIM1_CH3_Msk     (0x1U << DMA1_CSELR_CH5_TIM1_CH3_Pos)  /*!< 0x00040000 */
1369 #define DMA1_CSELR_CH5_TIM1_CH3         DMA1_CSELR_CH5_TIM1_CH3_Msk            /*!< Remap TIM1 channel 3 on DMA1 channel 5 */
1370 #define DMA1_CSELR_CH5_USART1_RX_Pos    (19U)                                  
1371 #define DMA1_CSELR_CH5_USART1_RX_Msk    (0x1U << DMA1_CSELR_CH5_USART1_RX_Pos) /*!< 0x00080000 */
1372 #define DMA1_CSELR_CH5_USART1_RX        DMA1_CSELR_CH5_USART1_RX_Msk           /*!< Remap USART1 Rx on DMA1 channel 5 */
1373 #define DMA1_CSELR_CH5_USART2_RX_Pos    (16U)                                  
1374 #define DMA1_CSELR_CH5_USART2_RX_Msk    (0x9U << DMA1_CSELR_CH5_USART2_RX_Pos) /*!< 0x00090000 */
1375 #define DMA1_CSELR_CH5_USART2_RX        DMA1_CSELR_CH5_USART2_RX_Msk           /*!< Remap USART2 Rx on DMA1 channel 5 */
1376 #define DMA1_CSELR_CH5_USART3_RX_Pos    (17U)                                  
1377 #define DMA1_CSELR_CH5_USART3_RX_Msk    (0x5U << DMA1_CSELR_CH5_USART3_RX_Pos) /*!< 0x000A0000 */
1378 #define DMA1_CSELR_CH5_USART3_RX        DMA1_CSELR_CH5_USART3_RX_Msk           /*!< Remap USART3 Rx on DMA1 channel 5 */
1379 #define DMA1_CSELR_CH5_USART4_RX_Pos    (16U)                                  
1380 #define DMA1_CSELR_CH5_USART4_RX_Msk    (0xBU << DMA1_CSELR_CH5_USART4_RX_Pos) /*!< 0x000B0000 */
1381 #define DMA1_CSELR_CH5_USART4_RX        DMA1_CSELR_CH5_USART4_RX_Msk           /*!< Remap USART4 Rx on DMA1 channel 5 */
1382 #define DMA1_CSELR_CH5_USART5_RX_Pos    (18U)                                  
1383 #define DMA1_CSELR_CH5_USART5_RX_Msk    (0x3U << DMA1_CSELR_CH5_USART5_RX_Pos) /*!< 0x000C0000 */
1384 #define DMA1_CSELR_CH5_USART5_RX        DMA1_CSELR_CH5_USART5_RX_Msk           /*!< Remap USART5 Rx on DMA1 channel 5 */
1385 #define DMA1_CSELR_CH5_USART6_RX_Pos    (16U)                                  
1386 #define DMA1_CSELR_CH5_USART6_RX_Msk    (0xDU << DMA1_CSELR_CH5_USART6_RX_Pos) /*!< 0x000D0000 */
1387 #define DMA1_CSELR_CH5_USART6_RX        DMA1_CSELR_CH5_USART6_RX_Msk           /*!< Remap USART6 Rx on DMA1 channel 5 */
1388 /******************************************************************************/
1389 /*                                                                            */
1390 /*                 External Interrupt/Event Controller (EXTI)                 */
1391 /*                                                                            */
1392 /******************************************************************************/
1393 /*******************  Bit definition for EXTI_IMR register  *******************/
1394 #define EXTI_IMR_MR0_Pos          (0U)                                         
1395 #define EXTI_IMR_MR0_Msk          (0x1U << EXTI_IMR_MR0_Pos)                   /*!< 0x00000001 */
1396 #define EXTI_IMR_MR0              EXTI_IMR_MR0_Msk                             /*!< Interrupt Mask on line 0  */
1397 #define EXTI_IMR_MR1_Pos          (1U)                                         
1398 #define EXTI_IMR_MR1_Msk          (0x1U << EXTI_IMR_MR1_Pos)                   /*!< 0x00000002 */
1399 #define EXTI_IMR_MR1              EXTI_IMR_MR1_Msk                             /*!< Interrupt Mask on line 1  */
1400 #define EXTI_IMR_MR2_Pos          (2U)                                         
1401 #define EXTI_IMR_MR2_Msk          (0x1U << EXTI_IMR_MR2_Pos)                   /*!< 0x00000004 */
1402 #define EXTI_IMR_MR2              EXTI_IMR_MR2_Msk                             /*!< Interrupt Mask on line 2  */
1403 #define EXTI_IMR_MR3_Pos          (3U)                                         
1404 #define EXTI_IMR_MR3_Msk          (0x1U << EXTI_IMR_MR3_Pos)                   /*!< 0x00000008 */
1405 #define EXTI_IMR_MR3              EXTI_IMR_MR3_Msk                             /*!< Interrupt Mask on line 3  */
1406 #define EXTI_IMR_MR4_Pos          (4U)                                         
1407 #define EXTI_IMR_MR4_Msk          (0x1U << EXTI_IMR_MR4_Pos)                   /*!< 0x00000010 */
1408 #define EXTI_IMR_MR4              EXTI_IMR_MR4_Msk                             /*!< Interrupt Mask on line 4  */
1409 #define EXTI_IMR_MR5_Pos          (5U)                                         
1410 #define EXTI_IMR_MR5_Msk          (0x1U << EXTI_IMR_MR5_Pos)                   /*!< 0x00000020 */
1411 #define EXTI_IMR_MR5              EXTI_IMR_MR5_Msk                             /*!< Interrupt Mask on line 5  */
1412 #define EXTI_IMR_MR6_Pos          (6U)                                         
1413 #define EXTI_IMR_MR6_Msk          (0x1U << EXTI_IMR_MR6_Pos)                   /*!< 0x00000040 */
1414 #define EXTI_IMR_MR6              EXTI_IMR_MR6_Msk                             /*!< Interrupt Mask on line 6  */
1415 #define EXTI_IMR_MR7_Pos          (7U)                                         
1416 #define EXTI_IMR_MR7_Msk          (0x1U << EXTI_IMR_MR7_Pos)                   /*!< 0x00000080 */
1417 #define EXTI_IMR_MR7              EXTI_IMR_MR7_Msk                             /*!< Interrupt Mask on line 7  */
1418 #define EXTI_IMR_MR8_Pos          (8U)                                         
1419 #define EXTI_IMR_MR8_Msk          (0x1U << EXTI_IMR_MR8_Pos)                   /*!< 0x00000100 */
1420 #define EXTI_IMR_MR8              EXTI_IMR_MR8_Msk                             /*!< Interrupt Mask on line 8  */
1421 #define EXTI_IMR_MR9_Pos          (9U)                                         
1422 #define EXTI_IMR_MR9_Msk          (0x1U << EXTI_IMR_MR9_Pos)                   /*!< 0x00000200 */
1423 #define EXTI_IMR_MR9              EXTI_IMR_MR9_Msk                             /*!< Interrupt Mask on line 9  */
1424 #define EXTI_IMR_MR10_Pos         (10U)                                        
1425 #define EXTI_IMR_MR10_Msk         (0x1U << EXTI_IMR_MR10_Pos)                  /*!< 0x00000400 */
1426 #define EXTI_IMR_MR10             EXTI_IMR_MR10_Msk                            /*!< Interrupt Mask on line 10 */
1427 #define EXTI_IMR_MR11_Pos         (11U)                                        
1428 #define EXTI_IMR_MR11_Msk         (0x1U << EXTI_IMR_MR11_Pos)                  /*!< 0x00000800 */
1429 #define EXTI_IMR_MR11             EXTI_IMR_MR11_Msk                            /*!< Interrupt Mask on line 11 */
1430 #define EXTI_IMR_MR12_Pos         (12U)                                        
1431 #define EXTI_IMR_MR12_Msk         (0x1U << EXTI_IMR_MR12_Pos)                  /*!< 0x00001000 */
1432 #define EXTI_IMR_MR12             EXTI_IMR_MR12_Msk                            /*!< Interrupt Mask on line 12 */
1433 #define EXTI_IMR_MR13_Pos         (13U)                                        
1434 #define EXTI_IMR_MR13_Msk         (0x1U << EXTI_IMR_MR13_Pos)                  /*!< 0x00002000 */
1435 #define EXTI_IMR_MR13             EXTI_IMR_MR13_Msk                            /*!< Interrupt Mask on line 13 */
1436 #define EXTI_IMR_MR14_Pos         (14U)                                        
1437 #define EXTI_IMR_MR14_Msk         (0x1U << EXTI_IMR_MR14_Pos)                  /*!< 0x00004000 */
1438 #define EXTI_IMR_MR14             EXTI_IMR_MR14_Msk                            /*!< Interrupt Mask on line 14 */
1439 #define EXTI_IMR_MR15_Pos         (15U)                                        
1440 #define EXTI_IMR_MR15_Msk         (0x1U << EXTI_IMR_MR15_Pos)                  /*!< 0x00008000 */
1441 #define EXTI_IMR_MR15             EXTI_IMR_MR15_Msk                            /*!< Interrupt Mask on line 15 */
1442 #define EXTI_IMR_MR17_Pos         (17U)                                        
1443 #define EXTI_IMR_MR17_Msk         (0x1U << EXTI_IMR_MR17_Pos)                  /*!< 0x00020000 */
1444 #define EXTI_IMR_MR17             EXTI_IMR_MR17_Msk                            /*!< Interrupt Mask on line 17 */
1445 #define EXTI_IMR_MR18_Pos         (18U)                                        
1446 #define EXTI_IMR_MR18_Msk         (0x1U << EXTI_IMR_MR18_Pos)                  /*!< 0x00040000 */
1447 #define EXTI_IMR_MR18             EXTI_IMR_MR18_Msk                            /*!< Interrupt Mask on line 18 */
1448 #define EXTI_IMR_MR19_Pos         (19U)                                        
1449 #define EXTI_IMR_MR19_Msk         (0x1U << EXTI_IMR_MR19_Pos)                  /*!< 0x00080000 */
1450 #define EXTI_IMR_MR19             EXTI_IMR_MR19_Msk                            /*!< Interrupt Mask on line 19 */
1451 #define EXTI_IMR_MR20_Pos         (20U)                                        
1452 #define EXTI_IMR_MR20_Msk         (0x1U << EXTI_IMR_MR20_Pos)                  /*!< 0x00100000 */
1453 #define EXTI_IMR_MR20             EXTI_IMR_MR20_Msk                            /*!< Interrupt Mask on line 20 */
1454 #define EXTI_IMR_MR23_Pos         (23U)                                        
1455 #define EXTI_IMR_MR23_Msk         (0x1U << EXTI_IMR_MR23_Pos)                  /*!< 0x00800000 */
1456 #define EXTI_IMR_MR23             EXTI_IMR_MR23_Msk                            /*!< Interrupt Mask on line 23 */
1457
1458 /* References Defines */
1459 #define  EXTI_IMR_IM0 EXTI_IMR_MR0
1460 #define  EXTI_IMR_IM1 EXTI_IMR_MR1
1461 #define  EXTI_IMR_IM2 EXTI_IMR_MR2
1462 #define  EXTI_IMR_IM3 EXTI_IMR_MR3
1463 #define  EXTI_IMR_IM4 EXTI_IMR_MR4
1464 #define  EXTI_IMR_IM5 EXTI_IMR_MR5
1465 #define  EXTI_IMR_IM6 EXTI_IMR_MR6
1466 #define  EXTI_IMR_IM7 EXTI_IMR_MR7
1467 #define  EXTI_IMR_IM8 EXTI_IMR_MR8
1468 #define  EXTI_IMR_IM9 EXTI_IMR_MR9
1469 #define  EXTI_IMR_IM10 EXTI_IMR_MR10
1470 #define  EXTI_IMR_IM11 EXTI_IMR_MR11
1471 #define  EXTI_IMR_IM12 EXTI_IMR_MR12
1472 #define  EXTI_IMR_IM13 EXTI_IMR_MR13
1473 #define  EXTI_IMR_IM14 EXTI_IMR_MR14
1474 #define  EXTI_IMR_IM15 EXTI_IMR_MR15
1475 #define  EXTI_IMR_IM17 EXTI_IMR_MR17
1476 #define  EXTI_IMR_IM18 EXTI_IMR_MR18
1477 #define  EXTI_IMR_IM19 EXTI_IMR_MR19
1478 #define  EXTI_IMR_IM20 EXTI_IMR_MR20
1479 #define  EXTI_IMR_IM23 EXTI_IMR_MR23
1480
1481 #define EXTI_IMR_IM_Pos           (0U)                                         
1482 #define EXTI_IMR_IM_Msk           (0x9EFFFFU << EXTI_IMR_IM_Pos)               /*!< 0x009EFFFF */
1483 #define EXTI_IMR_IM               EXTI_IMR_IM_Msk                              /*!< Interrupt Mask All */
1484
1485
1486 /******************  Bit definition for EXTI_EMR register  ********************/
1487 #define EXTI_EMR_MR0_Pos          (0U)                                         
1488 #define EXTI_EMR_MR0_Msk          (0x1U << EXTI_EMR_MR0_Pos)                   /*!< 0x00000001 */
1489 #define EXTI_EMR_MR0              EXTI_EMR_MR0_Msk                             /*!< Event Mask on line 0  */
1490 #define EXTI_EMR_MR1_Pos          (1U)                                         
1491 #define EXTI_EMR_MR1_Msk          (0x1U << EXTI_EMR_MR1_Pos)                   /*!< 0x00000002 */
1492 #define EXTI_EMR_MR1              EXTI_EMR_MR1_Msk                             /*!< Event Mask on line 1  */
1493 #define EXTI_EMR_MR2_Pos          (2U)                                         
1494 #define EXTI_EMR_MR2_Msk          (0x1U << EXTI_EMR_MR2_Pos)                   /*!< 0x00000004 */
1495 #define EXTI_EMR_MR2              EXTI_EMR_MR2_Msk                             /*!< Event Mask on line 2  */
1496 #define EXTI_EMR_MR3_Pos          (3U)                                         
1497 #define EXTI_EMR_MR3_Msk          (0x1U << EXTI_EMR_MR3_Pos)                   /*!< 0x00000008 */
1498 #define EXTI_EMR_MR3              EXTI_EMR_MR3_Msk                             /*!< Event Mask on line 3  */
1499 #define EXTI_EMR_MR4_Pos          (4U)                                         
1500 #define EXTI_EMR_MR4_Msk          (0x1U << EXTI_EMR_MR4_Pos)                   /*!< 0x00000010 */
1501 #define EXTI_EMR_MR4              EXTI_EMR_MR4_Msk                             /*!< Event Mask on line 4  */
1502 #define EXTI_EMR_MR5_Pos          (5U)                                         
1503 #define EXTI_EMR_MR5_Msk          (0x1U << EXTI_EMR_MR5_Pos)                   /*!< 0x00000020 */
1504 #define EXTI_EMR_MR5              EXTI_EMR_MR5_Msk                             /*!< Event Mask on line 5  */
1505 #define EXTI_EMR_MR6_Pos          (6U)                                         
1506 #define EXTI_EMR_MR6_Msk          (0x1U << EXTI_EMR_MR6_Pos)                   /*!< 0x00000040 */
1507 #define EXTI_EMR_MR6              EXTI_EMR_MR6_Msk                             /*!< Event Mask on line 6  */
1508 #define EXTI_EMR_MR7_Pos          (7U)                                         
1509 #define EXTI_EMR_MR7_Msk          (0x1U << EXTI_EMR_MR7_Pos)                   /*!< 0x00000080 */
1510 #define EXTI_EMR_MR7              EXTI_EMR_MR7_Msk                             /*!< Event Mask on line 7  */
1511 #define EXTI_EMR_MR8_Pos          (8U)                                         
1512 #define EXTI_EMR_MR8_Msk          (0x1U << EXTI_EMR_MR8_Pos)                   /*!< 0x00000100 */
1513 #define EXTI_EMR_MR8              EXTI_EMR_MR8_Msk                             /*!< Event Mask on line 8  */
1514 #define EXTI_EMR_MR9_Pos          (9U)                                         
1515 #define EXTI_EMR_MR9_Msk          (0x1U << EXTI_EMR_MR9_Pos)                   /*!< 0x00000200 */
1516 #define EXTI_EMR_MR9              EXTI_EMR_MR9_Msk                             /*!< Event Mask on line 9  */
1517 #define EXTI_EMR_MR10_Pos         (10U)                                        
1518 #define EXTI_EMR_MR10_Msk         (0x1U << EXTI_EMR_MR10_Pos)                  /*!< 0x00000400 */
1519 #define EXTI_EMR_MR10             EXTI_EMR_MR10_Msk                            /*!< Event Mask on line 10 */
1520 #define EXTI_EMR_MR11_Pos         (11U)                                        
1521 #define EXTI_EMR_MR11_Msk         (0x1U << EXTI_EMR_MR11_Pos)                  /*!< 0x00000800 */
1522 #define EXTI_EMR_MR11             EXTI_EMR_MR11_Msk                            /*!< Event Mask on line 11 */
1523 #define EXTI_EMR_MR12_Pos         (12U)                                        
1524 #define EXTI_EMR_MR12_Msk         (0x1U << EXTI_EMR_MR12_Pos)                  /*!< 0x00001000 */
1525 #define EXTI_EMR_MR12             EXTI_EMR_MR12_Msk                            /*!< Event Mask on line 12 */
1526 #define EXTI_EMR_MR13_Pos         (13U)                                        
1527 #define EXTI_EMR_MR13_Msk         (0x1U << EXTI_EMR_MR13_Pos)                  /*!< 0x00002000 */
1528 #define EXTI_EMR_MR13             EXTI_EMR_MR13_Msk                            /*!< Event Mask on line 13 */
1529 #define EXTI_EMR_MR14_Pos         (14U)                                        
1530 #define EXTI_EMR_MR14_Msk         (0x1U << EXTI_EMR_MR14_Pos)                  /*!< 0x00004000 */
1531 #define EXTI_EMR_MR14             EXTI_EMR_MR14_Msk                            /*!< Event Mask on line 14 */
1532 #define EXTI_EMR_MR15_Pos         (15U)                                        
1533 #define EXTI_EMR_MR15_Msk         (0x1U << EXTI_EMR_MR15_Pos)                  /*!< 0x00008000 */
1534 #define EXTI_EMR_MR15             EXTI_EMR_MR15_Msk                            /*!< Event Mask on line 15 */
1535 #define EXTI_EMR_MR17_Pos         (17U)                                        
1536 #define EXTI_EMR_MR17_Msk         (0x1U << EXTI_EMR_MR17_Pos)                  /*!< 0x00020000 */
1537 #define EXTI_EMR_MR17             EXTI_EMR_MR17_Msk                            /*!< Event Mask on line 17 */
1538 #define EXTI_EMR_MR18_Pos         (18U)                                        
1539 #define EXTI_EMR_MR18_Msk         (0x1U << EXTI_EMR_MR18_Pos)                  /*!< 0x00040000 */
1540 #define EXTI_EMR_MR18             EXTI_EMR_MR18_Msk                            /*!< Event Mask on line 18 */
1541 #define EXTI_EMR_MR19_Pos         (19U)                                        
1542 #define EXTI_EMR_MR19_Msk         (0x1U << EXTI_EMR_MR19_Pos)                  /*!< 0x00080000 */
1543 #define EXTI_EMR_MR19             EXTI_EMR_MR19_Msk                            /*!< Event Mask on line 19 */
1544 #define EXTI_EMR_MR20_Pos         (20U)                                        
1545 #define EXTI_EMR_MR20_Msk         (0x1U << EXTI_EMR_MR20_Pos)                  /*!< 0x00100000 */
1546 #define EXTI_EMR_MR20             EXTI_EMR_MR20_Msk                            /*!< Event Mask on line 20 */
1547 #define EXTI_EMR_MR23_Pos         (23U)                                        
1548 #define EXTI_EMR_MR23_Msk         (0x1U << EXTI_EMR_MR23_Pos)                  /*!< 0x00800000 */
1549 #define EXTI_EMR_MR23             EXTI_EMR_MR23_Msk                            /*!< Event Mask on line 23 */
1550
1551 /* References Defines */
1552 #define  EXTI_EMR_EM0 EXTI_EMR_MR0
1553 #define  EXTI_EMR_EM1 EXTI_EMR_MR1
1554 #define  EXTI_EMR_EM2 EXTI_EMR_MR2
1555 #define  EXTI_EMR_EM3 EXTI_EMR_MR3
1556 #define  EXTI_EMR_EM4 EXTI_EMR_MR4
1557 #define  EXTI_EMR_EM5 EXTI_EMR_MR5
1558 #define  EXTI_EMR_EM6 EXTI_EMR_MR6
1559 #define  EXTI_EMR_EM7 EXTI_EMR_MR7
1560 #define  EXTI_EMR_EM8 EXTI_EMR_MR8
1561 #define  EXTI_EMR_EM9 EXTI_EMR_MR9
1562 #define  EXTI_EMR_EM10 EXTI_EMR_MR10
1563 #define  EXTI_EMR_EM11 EXTI_EMR_MR11
1564 #define  EXTI_EMR_EM12 EXTI_EMR_MR12
1565 #define  EXTI_EMR_EM13 EXTI_EMR_MR13
1566 #define  EXTI_EMR_EM14 EXTI_EMR_MR14
1567 #define  EXTI_EMR_EM15 EXTI_EMR_MR15
1568 #define  EXTI_EMR_EM17 EXTI_EMR_MR17
1569 #define  EXTI_EMR_EM18 EXTI_EMR_MR18
1570 #define  EXTI_EMR_EM19 EXTI_EMR_MR19
1571 #define  EXTI_EMR_EM20 EXTI_EMR_MR20
1572 #define  EXTI_EMR_EM23 EXTI_EMR_MR23
1573
1574 /*******************  Bit definition for EXTI_RTSR register  ******************/
1575 #define EXTI_RTSR_TR0_Pos         (0U)                                         
1576 #define EXTI_RTSR_TR0_Msk         (0x1U << EXTI_RTSR_TR0_Pos)                  /*!< 0x00000001 */
1577 #define EXTI_RTSR_TR0             EXTI_RTSR_TR0_Msk                            /*!< Rising trigger event configuration bit of line 0 */
1578 #define EXTI_RTSR_TR1_Pos         (1U)                                         
1579 #define EXTI_RTSR_TR1_Msk         (0x1U << EXTI_RTSR_TR1_Pos)                  /*!< 0x00000002 */
1580 #define EXTI_RTSR_TR1             EXTI_RTSR_TR1_Msk                            /*!< Rising trigger event configuration bit of line 1 */
1581 #define EXTI_RTSR_TR2_Pos         (2U)                                         
1582 #define EXTI_RTSR_TR2_Msk         (0x1U << EXTI_RTSR_TR2_Pos)                  /*!< 0x00000004 */
1583 #define EXTI_RTSR_TR2             EXTI_RTSR_TR2_Msk                            /*!< Rising trigger event configuration bit of line 2 */
1584 #define EXTI_RTSR_TR3_Pos         (3U)                                         
1585 #define EXTI_RTSR_TR3_Msk         (0x1U << EXTI_RTSR_TR3_Pos)                  /*!< 0x00000008 */
1586 #define EXTI_RTSR_TR3             EXTI_RTSR_TR3_Msk                            /*!< Rising trigger event configuration bit of line 3 */
1587 #define EXTI_RTSR_TR4_Pos         (4U)                                         
1588 #define EXTI_RTSR_TR4_Msk         (0x1U << EXTI_RTSR_TR4_Pos)                  /*!< 0x00000010 */
1589 #define EXTI_RTSR_TR4             EXTI_RTSR_TR4_Msk                            /*!< Rising trigger event configuration bit of line 4 */
1590 #define EXTI_RTSR_TR5_Pos         (5U)                                         
1591 #define EXTI_RTSR_TR5_Msk         (0x1U << EXTI_RTSR_TR5_Pos)                  /*!< 0x00000020 */
1592 #define EXTI_RTSR_TR5             EXTI_RTSR_TR5_Msk                            /*!< Rising trigger event configuration bit of line 5 */
1593 #define EXTI_RTSR_TR6_Pos         (6U)                                         
1594 #define EXTI_RTSR_TR6_Msk         (0x1U << EXTI_RTSR_TR6_Pos)                  /*!< 0x00000040 */
1595 #define EXTI_RTSR_TR6             EXTI_RTSR_TR6_Msk                            /*!< Rising trigger event configuration bit of line 6 */
1596 #define EXTI_RTSR_TR7_Pos         (7U)                                         
1597 #define EXTI_RTSR_TR7_Msk         (0x1U << EXTI_RTSR_TR7_Pos)                  /*!< 0x00000080 */
1598 #define EXTI_RTSR_TR7             EXTI_RTSR_TR7_Msk                            /*!< Rising trigger event configuration bit of line 7 */
1599 #define EXTI_RTSR_TR8_Pos         (8U)                                         
1600 #define EXTI_RTSR_TR8_Msk         (0x1U << EXTI_RTSR_TR8_Pos)                  /*!< 0x00000100 */
1601 #define EXTI_RTSR_TR8             EXTI_RTSR_TR8_Msk                            /*!< Rising trigger event configuration bit of line 8 */
1602 #define EXTI_RTSR_TR9_Pos         (9U)                                         
1603 #define EXTI_RTSR_TR9_Msk         (0x1U << EXTI_RTSR_TR9_Pos)                  /*!< 0x00000200 */
1604 #define EXTI_RTSR_TR9             EXTI_RTSR_TR9_Msk                            /*!< Rising trigger event configuration bit of line 9 */
1605 #define EXTI_RTSR_TR10_Pos        (10U)                                        
1606 #define EXTI_RTSR_TR10_Msk        (0x1U << EXTI_RTSR_TR10_Pos)                 /*!< 0x00000400 */
1607 #define EXTI_RTSR_TR10            EXTI_RTSR_TR10_Msk                           /*!< Rising trigger event configuration bit of line 10 */
1608 #define EXTI_RTSR_TR11_Pos        (11U)                                        
1609 #define EXTI_RTSR_TR11_Msk        (0x1U << EXTI_RTSR_TR11_Pos)                 /*!< 0x00000800 */
1610 #define EXTI_RTSR_TR11            EXTI_RTSR_TR11_Msk                           /*!< Rising trigger event configuration bit of line 11 */
1611 #define EXTI_RTSR_TR12_Pos        (12U)                                        
1612 #define EXTI_RTSR_TR12_Msk        (0x1U << EXTI_RTSR_TR12_Pos)                 /*!< 0x00001000 */
1613 #define EXTI_RTSR_TR12            EXTI_RTSR_TR12_Msk                           /*!< Rising trigger event configuration bit of line 12 */
1614 #define EXTI_RTSR_TR13_Pos        (13U)                                        
1615 #define EXTI_RTSR_TR13_Msk        (0x1U << EXTI_RTSR_TR13_Pos)                 /*!< 0x00002000 */
1616 #define EXTI_RTSR_TR13            EXTI_RTSR_TR13_Msk                           /*!< Rising trigger event configuration bit of line 13 */
1617 #define EXTI_RTSR_TR14_Pos        (14U)                                        
1618 #define EXTI_RTSR_TR14_Msk        (0x1U << EXTI_RTSR_TR14_Pos)                 /*!< 0x00004000 */
1619 #define EXTI_RTSR_TR14            EXTI_RTSR_TR14_Msk                           /*!< Rising trigger event configuration bit of line 14 */
1620 #define EXTI_RTSR_TR15_Pos        (15U)                                        
1621 #define EXTI_RTSR_TR15_Msk        (0x1U << EXTI_RTSR_TR15_Pos)                 /*!< 0x00008000 */
1622 #define EXTI_RTSR_TR15            EXTI_RTSR_TR15_Msk                           /*!< Rising trigger event configuration bit of line 15 */
1623 #define EXTI_RTSR_TR16_Pos        (16U)                                        
1624 #define EXTI_RTSR_TR16_Msk        (0x1U << EXTI_RTSR_TR16_Pos)                 /*!< 0x00010000 */
1625 #define EXTI_RTSR_TR16            EXTI_RTSR_TR16_Msk                           /*!< Rising trigger event configuration bit of line 16 */
1626 #define EXTI_RTSR_TR17_Pos        (17U)                                        
1627 #define EXTI_RTSR_TR17_Msk        (0x1U << EXTI_RTSR_TR17_Pos)                 /*!< 0x00020000 */
1628 #define EXTI_RTSR_TR17            EXTI_RTSR_TR17_Msk                           /*!< Rising trigger event configuration bit of line 17 */
1629 #define EXTI_RTSR_TR19_Pos        (19U)                                        
1630 #define EXTI_RTSR_TR19_Msk        (0x1U << EXTI_RTSR_TR19_Pos)                 /*!< 0x00080000 */
1631 #define EXTI_RTSR_TR19            EXTI_RTSR_TR19_Msk                           /*!< Rising trigger event configuration bit of line 19 */
1632 #define EXTI_RTSR_TR20_Pos        (20U)                                        
1633 #define EXTI_RTSR_TR20_Msk        (0x1U << EXTI_RTSR_TR20_Pos)                 /*!< 0x00100000 */
1634 #define EXTI_RTSR_TR20            EXTI_RTSR_TR20_Msk                           /*!< Rising trigger event configuration bit of line 20 */
1635
1636 /* References Defines */
1637 #define EXTI_RTSR_RT0 EXTI_RTSR_TR0
1638 #define EXTI_RTSR_RT1 EXTI_RTSR_TR1
1639 #define EXTI_RTSR_RT2 EXTI_RTSR_TR2
1640 #define EXTI_RTSR_RT3 EXTI_RTSR_TR3
1641 #define EXTI_RTSR_RT4 EXTI_RTSR_TR4
1642 #define EXTI_RTSR_RT5 EXTI_RTSR_TR5
1643 #define EXTI_RTSR_RT6 EXTI_RTSR_TR6
1644 #define EXTI_RTSR_RT7 EXTI_RTSR_TR7
1645 #define EXTI_RTSR_RT8 EXTI_RTSR_TR8
1646 #define EXTI_RTSR_RT9 EXTI_RTSR_TR9
1647 #define EXTI_RTSR_RT10 EXTI_RTSR_TR10
1648 #define EXTI_RTSR_RT11 EXTI_RTSR_TR11
1649 #define EXTI_RTSR_RT12 EXTI_RTSR_TR12
1650 #define EXTI_RTSR_RT13 EXTI_RTSR_TR13
1651 #define EXTI_RTSR_RT14 EXTI_RTSR_TR14
1652 #define EXTI_RTSR_RT15 EXTI_RTSR_TR15
1653 #define EXTI_RTSR_RT16 EXTI_RTSR_TR16
1654 #define EXTI_RTSR_RT17 EXTI_RTSR_TR17
1655 #define EXTI_RTSR_RT19 EXTI_RTSR_TR19
1656 #define EXTI_RTSR_RT20 EXTI_RTSR_TR20
1657
1658 /*******************  Bit definition for EXTI_FTSR register *******************/
1659 #define EXTI_FTSR_TR0_Pos         (0U)                                         
1660 #define EXTI_FTSR_TR0_Msk         (0x1U << EXTI_FTSR_TR0_Pos)                  /*!< 0x00000001 */
1661 #define EXTI_FTSR_TR0             EXTI_FTSR_TR0_Msk                            /*!< Falling trigger event configuration bit of line 0 */
1662 #define EXTI_FTSR_TR1_Pos         (1U)                                         
1663 #define EXTI_FTSR_TR1_Msk         (0x1U << EXTI_FTSR_TR1_Pos)                  /*!< 0x00000002 */
1664 #define EXTI_FTSR_TR1             EXTI_FTSR_TR1_Msk                            /*!< Falling trigger event configuration bit of line 1 */
1665 #define EXTI_FTSR_TR2_Pos         (2U)                                         
1666 #define EXTI_FTSR_TR2_Msk         (0x1U << EXTI_FTSR_TR2_Pos)                  /*!< 0x00000004 */
1667 #define EXTI_FTSR_TR2             EXTI_FTSR_TR2_Msk                            /*!< Falling trigger event configuration bit of line 2 */
1668 #define EXTI_FTSR_TR3_Pos         (3U)                                         
1669 #define EXTI_FTSR_TR3_Msk         (0x1U << EXTI_FTSR_TR3_Pos)                  /*!< 0x00000008 */
1670 #define EXTI_FTSR_TR3             EXTI_FTSR_TR3_Msk                            /*!< Falling trigger event configuration bit of line 3 */
1671 #define EXTI_FTSR_TR4_Pos         (4U)                                         
1672 #define EXTI_FTSR_TR4_Msk         (0x1U << EXTI_FTSR_TR4_Pos)                  /*!< 0x00000010 */
1673 #define EXTI_FTSR_TR4             EXTI_FTSR_TR4_Msk                            /*!< Falling trigger event configuration bit of line 4 */
1674 #define EXTI_FTSR_TR5_Pos         (5U)                                         
1675 #define EXTI_FTSR_TR5_Msk         (0x1U << EXTI_FTSR_TR5_Pos)                  /*!< 0x00000020 */
1676 #define EXTI_FTSR_TR5             EXTI_FTSR_TR5_Msk                            /*!< Falling trigger event configuration bit of line 5 */
1677 #define EXTI_FTSR_TR6_Pos         (6U)                                         
1678 #define EXTI_FTSR_TR6_Msk         (0x1U << EXTI_FTSR_TR6_Pos)                  /*!< 0x00000040 */
1679 #define EXTI_FTSR_TR6             EXTI_FTSR_TR6_Msk                            /*!< Falling trigger event configuration bit of line 6 */
1680 #define EXTI_FTSR_TR7_Pos         (7U)                                         
1681 #define EXTI_FTSR_TR7_Msk         (0x1U << EXTI_FTSR_TR7_Pos)                  /*!< 0x00000080 */
1682 #define EXTI_FTSR_TR7             EXTI_FTSR_TR7_Msk                            /*!< Falling trigger event configuration bit of line 7 */
1683 #define EXTI_FTSR_TR8_Pos         (8U)                                         
1684 #define EXTI_FTSR_TR8_Msk         (0x1U << EXTI_FTSR_TR8_Pos)                  /*!< 0x00000100 */
1685 #define EXTI_FTSR_TR8             EXTI_FTSR_TR8_Msk                            /*!< Falling trigger event configuration bit of line 8 */
1686 #define EXTI_FTSR_TR9_Pos         (9U)                                         
1687 #define EXTI_FTSR_TR9_Msk         (0x1U << EXTI_FTSR_TR9_Pos)                  /*!< 0x00000200 */
1688 #define EXTI_FTSR_TR9             EXTI_FTSR_TR9_Msk                            /*!< Falling trigger event configuration bit of line 9 */
1689 #define EXTI_FTSR_TR10_Pos        (10U)                                        
1690 #define EXTI_FTSR_TR10_Msk        (0x1U << EXTI_FTSR_TR10_Pos)                 /*!< 0x00000400 */
1691 #define EXTI_FTSR_TR10            EXTI_FTSR_TR10_Msk                           /*!< Falling trigger event configuration bit of line 10 */
1692 #define EXTI_FTSR_TR11_Pos        (11U)                                        
1693 #define EXTI_FTSR_TR11_Msk        (0x1U << EXTI_FTSR_TR11_Pos)                 /*!< 0x00000800 */
1694 #define EXTI_FTSR_TR11            EXTI_FTSR_TR11_Msk                           /*!< Falling trigger event configuration bit of line 11 */
1695 #define EXTI_FTSR_TR12_Pos        (12U)                                        
1696 #define EXTI_FTSR_TR12_Msk        (0x1U << EXTI_FTSR_TR12_Pos)                 /*!< 0x00001000 */
1697 #define EXTI_FTSR_TR12            EXTI_FTSR_TR12_Msk                           /*!< Falling trigger event configuration bit of line 12 */
1698 #define EXTI_FTSR_TR13_Pos        (13U)                                        
1699 #define EXTI_FTSR_TR13_Msk        (0x1U << EXTI_FTSR_TR13_Pos)                 /*!< 0x00002000 */
1700 #define EXTI_FTSR_TR13            EXTI_FTSR_TR13_Msk                           /*!< Falling trigger event configuration bit of line 13 */
1701 #define EXTI_FTSR_TR14_Pos        (14U)                                        
1702 #define EXTI_FTSR_TR14_Msk        (0x1U << EXTI_FTSR_TR14_Pos)                 /*!< 0x00004000 */
1703 #define EXTI_FTSR_TR14            EXTI_FTSR_TR14_Msk                           /*!< Falling trigger event configuration bit of line 14 */
1704 #define EXTI_FTSR_TR15_Pos        (15U)                                        
1705 #define EXTI_FTSR_TR15_Msk        (0x1U << EXTI_FTSR_TR15_Pos)                 /*!< 0x00008000 */
1706 #define EXTI_FTSR_TR15            EXTI_FTSR_TR15_Msk                           /*!< Falling trigger event configuration bit of line 15 */
1707 #define EXTI_FTSR_TR16_Pos        (16U)                                        
1708 #define EXTI_FTSR_TR16_Msk        (0x1U << EXTI_FTSR_TR16_Pos)                 /*!< 0x00010000 */
1709 #define EXTI_FTSR_TR16            EXTI_FTSR_TR16_Msk                           /*!< Falling trigger event configuration bit of line 16 */
1710 #define EXTI_FTSR_TR17_Pos        (17U)                                        
1711 #define EXTI_FTSR_TR17_Msk        (0x1U << EXTI_FTSR_TR17_Pos)                 /*!< 0x00020000 */
1712 #define EXTI_FTSR_TR17            EXTI_FTSR_TR17_Msk                           /*!< Falling trigger event configuration bit of line 17 */
1713 #define EXTI_FTSR_TR19_Pos        (19U)                                        
1714 #define EXTI_FTSR_TR19_Msk        (0x1U << EXTI_FTSR_TR19_Pos)                 /*!< 0x00080000 */
1715 #define EXTI_FTSR_TR19            EXTI_FTSR_TR19_Msk                           /*!< Falling trigger event configuration bit of line 19 */
1716 #define EXTI_FTSR_TR20_Pos        (20U)                                        
1717 #define EXTI_FTSR_TR20_Msk        (0x1U << EXTI_FTSR_TR20_Pos)                 /*!< 0x00100000 */
1718 #define EXTI_FTSR_TR20            EXTI_FTSR_TR20_Msk                           /*!< Falling trigger event configuration bit of line 20 */
1719
1720 /* References Defines */
1721 #define EXTI_FTSR_FT0 EXTI_FTSR_TR0
1722 #define EXTI_FTSR_FT1 EXTI_FTSR_TR1
1723 #define EXTI_FTSR_FT2 EXTI_FTSR_TR2
1724 #define EXTI_FTSR_FT3 EXTI_FTSR_TR3
1725 #define EXTI_FTSR_FT4 EXTI_FTSR_TR4
1726 #define EXTI_FTSR_FT5 EXTI_FTSR_TR5
1727 #define EXTI_FTSR_FT6 EXTI_FTSR_TR6
1728 #define EXTI_FTSR_FT7 EXTI_FTSR_TR7
1729 #define EXTI_FTSR_FT8 EXTI_FTSR_TR8
1730 #define EXTI_FTSR_FT9 EXTI_FTSR_TR9
1731 #define EXTI_FTSR_FT10 EXTI_FTSR_TR10
1732 #define EXTI_FTSR_FT11 EXTI_FTSR_TR11
1733 #define EXTI_FTSR_FT12 EXTI_FTSR_TR12
1734 #define EXTI_FTSR_FT13 EXTI_FTSR_TR13
1735 #define EXTI_FTSR_FT14 EXTI_FTSR_TR14
1736 #define EXTI_FTSR_FT15 EXTI_FTSR_TR15
1737 #define EXTI_FTSR_FT16 EXTI_FTSR_TR16
1738 #define EXTI_FTSR_FT17 EXTI_FTSR_TR17
1739 #define EXTI_FTSR_FT19 EXTI_FTSR_TR19
1740 #define EXTI_FTSR_FT20 EXTI_FTSR_TR20
1741
1742 /******************* Bit definition for EXTI_SWIER register *******************/
1743 #define EXTI_SWIER_SWIER0_Pos     (0U)                                         
1744 #define EXTI_SWIER_SWIER0_Msk     (0x1U << EXTI_SWIER_SWIER0_Pos)              /*!< 0x00000001 */
1745 #define EXTI_SWIER_SWIER0         EXTI_SWIER_SWIER0_Msk                        /*!< Software Interrupt on line 0  */
1746 #define EXTI_SWIER_SWIER1_Pos     (1U)                                         
1747 #define EXTI_SWIER_SWIER1_Msk     (0x1U << EXTI_SWIER_SWIER1_Pos)              /*!< 0x00000002 */
1748 #define EXTI_SWIER_SWIER1         EXTI_SWIER_SWIER1_Msk                        /*!< Software Interrupt on line 1  */
1749 #define EXTI_SWIER_SWIER2_Pos     (2U)                                         
1750 #define EXTI_SWIER_SWIER2_Msk     (0x1U << EXTI_SWIER_SWIER2_Pos)              /*!< 0x00000004 */
1751 #define EXTI_SWIER_SWIER2         EXTI_SWIER_SWIER2_Msk                        /*!< Software Interrupt on line 2  */
1752 #define EXTI_SWIER_SWIER3_Pos     (3U)                                         
1753 #define EXTI_SWIER_SWIER3_Msk     (0x1U << EXTI_SWIER_SWIER3_Pos)              /*!< 0x00000008 */
1754 #define EXTI_SWIER_SWIER3         EXTI_SWIER_SWIER3_Msk                        /*!< Software Interrupt on line 3  */
1755 #define EXTI_SWIER_SWIER4_Pos     (4U)                                         
1756 #define EXTI_SWIER_SWIER4_Msk     (0x1U << EXTI_SWIER_SWIER4_Pos)              /*!< 0x00000010 */
1757 #define EXTI_SWIER_SWIER4         EXTI_SWIER_SWIER4_Msk                        /*!< Software Interrupt on line 4  */
1758 #define EXTI_SWIER_SWIER5_Pos     (5U)                                         
1759 #define EXTI_SWIER_SWIER5_Msk     (0x1U << EXTI_SWIER_SWIER5_Pos)              /*!< 0x00000020 */
1760 #define EXTI_SWIER_SWIER5         EXTI_SWIER_SWIER5_Msk                        /*!< Software Interrupt on line 5  */
1761 #define EXTI_SWIER_SWIER6_Pos     (6U)                                         
1762 #define EXTI_SWIER_SWIER6_Msk     (0x1U << EXTI_SWIER_SWIER6_Pos)              /*!< 0x00000040 */
1763 #define EXTI_SWIER_SWIER6         EXTI_SWIER_SWIER6_Msk                        /*!< Software Interrupt on line 6  */
1764 #define EXTI_SWIER_SWIER7_Pos     (7U)                                         
1765 #define EXTI_SWIER_SWIER7_Msk     (0x1U << EXTI_SWIER_SWIER7_Pos)              /*!< 0x00000080 */
1766 #define EXTI_SWIER_SWIER7         EXTI_SWIER_SWIER7_Msk                        /*!< Software Interrupt on line 7  */
1767 #define EXTI_SWIER_SWIER8_Pos     (8U)                                         
1768 #define EXTI_SWIER_SWIER8_Msk     (0x1U << EXTI_SWIER_SWIER8_Pos)              /*!< 0x00000100 */
1769 #define EXTI_SWIER_SWIER8         EXTI_SWIER_SWIER8_Msk                        /*!< Software Interrupt on line 8  */
1770 #define EXTI_SWIER_SWIER9_Pos     (9U)                                         
1771 #define EXTI_SWIER_SWIER9_Msk     (0x1U << EXTI_SWIER_SWIER9_Pos)              /*!< 0x00000200 */
1772 #define EXTI_SWIER_SWIER9         EXTI_SWIER_SWIER9_Msk                        /*!< Software Interrupt on line 9  */
1773 #define EXTI_SWIER_SWIER10_Pos    (10U)                                        
1774 #define EXTI_SWIER_SWIER10_Msk    (0x1U << EXTI_SWIER_SWIER10_Pos)             /*!< 0x00000400 */
1775 #define EXTI_SWIER_SWIER10        EXTI_SWIER_SWIER10_Msk                       /*!< Software Interrupt on line 10 */
1776 #define EXTI_SWIER_SWIER11_Pos    (11U)                                        
1777 #define EXTI_SWIER_SWIER11_Msk    (0x1U << EXTI_SWIER_SWIER11_Pos)             /*!< 0x00000800 */
1778 #define EXTI_SWIER_SWIER11        EXTI_SWIER_SWIER11_Msk                       /*!< Software Interrupt on line 11 */
1779 #define EXTI_SWIER_SWIER12_Pos    (12U)                                        
1780 #define EXTI_SWIER_SWIER12_Msk    (0x1U << EXTI_SWIER_SWIER12_Pos)             /*!< 0x00001000 */
1781 #define EXTI_SWIER_SWIER12        EXTI_SWIER_SWIER12_Msk                       /*!< Software Interrupt on line 12 */
1782 #define EXTI_SWIER_SWIER13_Pos    (13U)                                        
1783 #define EXTI_SWIER_SWIER13_Msk    (0x1U << EXTI_SWIER_SWIER13_Pos)             /*!< 0x00002000 */
1784 #define EXTI_SWIER_SWIER13        EXTI_SWIER_SWIER13_Msk                       /*!< Software Interrupt on line 13 */
1785 #define EXTI_SWIER_SWIER14_Pos    (14U)                                        
1786 #define EXTI_SWIER_SWIER14_Msk    (0x1U << EXTI_SWIER_SWIER14_Pos)             /*!< 0x00004000 */
1787 #define EXTI_SWIER_SWIER14        EXTI_SWIER_SWIER14_Msk                       /*!< Software Interrupt on line 14 */
1788 #define EXTI_SWIER_SWIER15_Pos    (15U)                                        
1789 #define EXTI_SWIER_SWIER15_Msk    (0x1U << EXTI_SWIER_SWIER15_Pos)             /*!< 0x00008000 */
1790 #define EXTI_SWIER_SWIER15        EXTI_SWIER_SWIER15_Msk                       /*!< Software Interrupt on line 15 */
1791 #define EXTI_SWIER_SWIER16_Pos    (16U)                                        
1792 #define EXTI_SWIER_SWIER16_Msk    (0x1U << EXTI_SWIER_SWIER16_Pos)             /*!< 0x00010000 */
1793 #define EXTI_SWIER_SWIER16        EXTI_SWIER_SWIER16_Msk                       /*!< Software Interrupt on line 16 */
1794 #define EXTI_SWIER_SWIER17_Pos    (17U)                                        
1795 #define EXTI_SWIER_SWIER17_Msk    (0x1U << EXTI_SWIER_SWIER17_Pos)             /*!< 0x00020000 */
1796 #define EXTI_SWIER_SWIER17        EXTI_SWIER_SWIER17_Msk                       /*!< Software Interrupt on line 17 */
1797 #define EXTI_SWIER_SWIER19_Pos    (19U)                                        
1798 #define EXTI_SWIER_SWIER19_Msk    (0x1U << EXTI_SWIER_SWIER19_Pos)             /*!< 0x00080000 */
1799 #define EXTI_SWIER_SWIER19        EXTI_SWIER_SWIER19_Msk                       /*!< Software Interrupt on line 19 */
1800 #define EXTI_SWIER_SWIER20_Pos    (20U)                                        
1801 #define EXTI_SWIER_SWIER20_Msk    (0x1U << EXTI_SWIER_SWIER20_Pos)             /*!< 0x00100000 */
1802 #define EXTI_SWIER_SWIER20        EXTI_SWIER_SWIER20_Msk                       /*!< Software Interrupt on line 20 */
1803
1804 /* References Defines */
1805 #define EXTI_SWIER_SWI0 EXTI_SWIER_SWIER0
1806 #define EXTI_SWIER_SWI1 EXTI_SWIER_SWIER1
1807 #define EXTI_SWIER_SWI2 EXTI_SWIER_SWIER2
1808 #define EXTI_SWIER_SWI3 EXTI_SWIER_SWIER3
1809 #define EXTI_SWIER_SWI4 EXTI_SWIER_SWIER4
1810 #define EXTI_SWIER_SWI5 EXTI_SWIER_SWIER5
1811 #define EXTI_SWIER_SWI6 EXTI_SWIER_SWIER6
1812 #define EXTI_SWIER_SWI7 EXTI_SWIER_SWIER7
1813 #define EXTI_SWIER_SWI8 EXTI_SWIER_SWIER8
1814 #define EXTI_SWIER_SWI9 EXTI_SWIER_SWIER9
1815 #define EXTI_SWIER_SWI10 EXTI_SWIER_SWIER10
1816 #define EXTI_SWIER_SWI11 EXTI_SWIER_SWIER11
1817 #define EXTI_SWIER_SWI12 EXTI_SWIER_SWIER12
1818 #define EXTI_SWIER_SWI13 EXTI_SWIER_SWIER13
1819 #define EXTI_SWIER_SWI14 EXTI_SWIER_SWIER14
1820 #define EXTI_SWIER_SWI15 EXTI_SWIER_SWIER15
1821 #define EXTI_SWIER_SWI16 EXTI_SWIER_SWIER16
1822 #define EXTI_SWIER_SWI17 EXTI_SWIER_SWIER17
1823 #define EXTI_SWIER_SWI19 EXTI_SWIER_SWIER19
1824 #define EXTI_SWIER_SWI20 EXTI_SWIER_SWIER20
1825
1826 /******************  Bit definition for EXTI_PR register  *********************/
1827 #define EXTI_PR_PR0_Pos           (0U)                                         
1828 #define EXTI_PR_PR0_Msk           (0x1U << EXTI_PR_PR0_Pos)                    /*!< 0x00000001 */
1829 #define EXTI_PR_PR0               EXTI_PR_PR0_Msk                              /*!< Pending bit 0  */
1830 #define EXTI_PR_PR1_Pos           (1U)                                         
1831 #define EXTI_PR_PR1_Msk           (0x1U << EXTI_PR_PR1_Pos)                    /*!< 0x00000002 */
1832 #define EXTI_PR_PR1               EXTI_PR_PR1_Msk                              /*!< Pending bit 1  */
1833 #define EXTI_PR_PR2_Pos           (2U)                                         
1834 #define EXTI_PR_PR2_Msk           (0x1U << EXTI_PR_PR2_Pos)                    /*!< 0x00000004 */
1835 #define EXTI_PR_PR2               EXTI_PR_PR2_Msk                              /*!< Pending bit 2  */
1836 #define EXTI_PR_PR3_Pos           (3U)                                         
1837 #define EXTI_PR_PR3_Msk           (0x1U << EXTI_PR_PR3_Pos)                    /*!< 0x00000008 */
1838 #define EXTI_PR_PR3               EXTI_PR_PR3_Msk                              /*!< Pending bit 3  */
1839 #define EXTI_PR_PR4_Pos           (4U)                                         
1840 #define EXTI_PR_PR4_Msk           (0x1U << EXTI_PR_PR4_Pos)                    /*!< 0x00000010 */
1841 #define EXTI_PR_PR4               EXTI_PR_PR4_Msk                              /*!< Pending bit 4  */
1842 #define EXTI_PR_PR5_Pos           (5U)                                         
1843 #define EXTI_PR_PR5_Msk           (0x1U << EXTI_PR_PR5_Pos)                    /*!< 0x00000020 */
1844 #define EXTI_PR_PR5               EXTI_PR_PR5_Msk                              /*!< Pending bit 5  */
1845 #define EXTI_PR_PR6_Pos           (6U)                                         
1846 #define EXTI_PR_PR6_Msk           (0x1U << EXTI_PR_PR6_Pos)                    /*!< 0x00000040 */
1847 #define EXTI_PR_PR6               EXTI_PR_PR6_Msk                              /*!< Pending bit 6  */
1848 #define EXTI_PR_PR7_Pos           (7U)                                         
1849 #define EXTI_PR_PR7_Msk           (0x1U << EXTI_PR_PR7_Pos)                    /*!< 0x00000080 */
1850 #define EXTI_PR_PR7               EXTI_PR_PR7_Msk                              /*!< Pending bit 7  */
1851 #define EXTI_PR_PR8_Pos           (8U)                                         
1852 #define EXTI_PR_PR8_Msk           (0x1U << EXTI_PR_PR8_Pos)                    /*!< 0x00000100 */
1853 #define EXTI_PR_PR8               EXTI_PR_PR8_Msk                              /*!< Pending bit 8  */
1854 #define EXTI_PR_PR9_Pos           (9U)                                         
1855 #define EXTI_PR_PR9_Msk           (0x1U << EXTI_PR_PR9_Pos)                    /*!< 0x00000200 */
1856 #define EXTI_PR_PR9               EXTI_PR_PR9_Msk                              /*!< Pending bit 9  */
1857 #define EXTI_PR_PR10_Pos          (10U)                                        
1858 #define EXTI_PR_PR10_Msk          (0x1U << EXTI_PR_PR10_Pos)                   /*!< 0x00000400 */
1859 #define EXTI_PR_PR10              EXTI_PR_PR10_Msk                             /*!< Pending bit 10 */
1860 #define EXTI_PR_PR11_Pos          (11U)                                        
1861 #define EXTI_PR_PR11_Msk          (0x1U << EXTI_PR_PR11_Pos)                   /*!< 0x00000800 */
1862 #define EXTI_PR_PR11              EXTI_PR_PR11_Msk                             /*!< Pending bit 11 */
1863 #define EXTI_PR_PR12_Pos          (12U)                                        
1864 #define EXTI_PR_PR12_Msk          (0x1U << EXTI_PR_PR12_Pos)                   /*!< 0x00001000 */
1865 #define EXTI_PR_PR12              EXTI_PR_PR12_Msk                             /*!< Pending bit 12 */
1866 #define EXTI_PR_PR13_Pos          (13U)                                        
1867 #define EXTI_PR_PR13_Msk          (0x1U << EXTI_PR_PR13_Pos)                   /*!< 0x00002000 */
1868 #define EXTI_PR_PR13              EXTI_PR_PR13_Msk                             /*!< Pending bit 13 */
1869 #define EXTI_PR_PR14_Pos          (14U)                                        
1870 #define EXTI_PR_PR14_Msk          (0x1U << EXTI_PR_PR14_Pos)                   /*!< 0x00004000 */
1871 #define EXTI_PR_PR14              EXTI_PR_PR14_Msk                             /*!< Pending bit 14 */
1872 #define EXTI_PR_PR15_Pos          (15U)                                        
1873 #define EXTI_PR_PR15_Msk          (0x1U << EXTI_PR_PR15_Pos)                   /*!< 0x00008000 */
1874 #define EXTI_PR_PR15              EXTI_PR_PR15_Msk                             /*!< Pending bit 15 */
1875 #define EXTI_PR_PR16_Pos          (16U)                                        
1876 #define EXTI_PR_PR16_Msk          (0x1U << EXTI_PR_PR16_Pos)                   /*!< 0x00010000 */
1877 #define EXTI_PR_PR16              EXTI_PR_PR16_Msk                             /*!< Pending bit 16 */
1878 #define EXTI_PR_PR17_Pos          (17U)                                        
1879 #define EXTI_PR_PR17_Msk          (0x1U << EXTI_PR_PR17_Pos)                   /*!< 0x00020000 */
1880 #define EXTI_PR_PR17              EXTI_PR_PR17_Msk                             /*!< Pending bit 17 */
1881 #define EXTI_PR_PR19_Pos          (19U)                                        
1882 #define EXTI_PR_PR19_Msk          (0x1U << EXTI_PR_PR19_Pos)                   /*!< 0x00080000 */
1883 #define EXTI_PR_PR19              EXTI_PR_PR19_Msk                             /*!< Pending bit 19 */
1884 #define EXTI_PR_PR20_Pos          (20U)                                        
1885 #define EXTI_PR_PR20_Msk          (0x1U << EXTI_PR_PR20_Pos)                   /*!< 0x00100000 */
1886 #define EXTI_PR_PR20              EXTI_PR_PR20_Msk                             /*!< Pending bit 20 */
1887
1888 /* References Defines */
1889 #define EXTI_PR_PIF0 EXTI_PR_PR0
1890 #define EXTI_PR_PIF1 EXTI_PR_PR1
1891 #define EXTI_PR_PIF2 EXTI_PR_PR2
1892 #define EXTI_PR_PIF3 EXTI_PR_PR3
1893 #define EXTI_PR_PIF4 EXTI_PR_PR4
1894 #define EXTI_PR_PIF5 EXTI_PR_PR5
1895 #define EXTI_PR_PIF6 EXTI_PR_PR6
1896 #define EXTI_PR_PIF7 EXTI_PR_PR7
1897 #define EXTI_PR_PIF8 EXTI_PR_PR8
1898 #define EXTI_PR_PIF9 EXTI_PR_PR9
1899 #define EXTI_PR_PIF10 EXTI_PR_PR10
1900 #define EXTI_PR_PIF11 EXTI_PR_PR11
1901 #define EXTI_PR_PIF12 EXTI_PR_PR12
1902 #define EXTI_PR_PIF13 EXTI_PR_PR13
1903 #define EXTI_PR_PIF14 EXTI_PR_PR14
1904 #define EXTI_PR_PIF15 EXTI_PR_PR15
1905 #define EXTI_PR_PIF16 EXTI_PR_PR16
1906 #define EXTI_PR_PIF17 EXTI_PR_PR17
1907 #define EXTI_PR_PIF19 EXTI_PR_PR19
1908 #define EXTI_PR_PIF20 EXTI_PR_PR20
1909
1910 /******************************************************************************/
1911 /*                                                                            */
1912 /*                      FLASH and Option Bytes Registers                      */
1913 /*                                                                            */
1914 /******************************************************************************/
1915
1916 /*******************  Bit definition for FLASH_ACR register  ******************/
1917 #define FLASH_ACR_LATENCY_Pos             (0U)                                 
1918 #define FLASH_ACR_LATENCY_Msk             (0x1U << FLASH_ACR_LATENCY_Pos)      /*!< 0x00000001 */
1919 #define FLASH_ACR_LATENCY                 FLASH_ACR_LATENCY_Msk                /*!< LATENCY bit (Latency) */
1920
1921 #define FLASH_ACR_PRFTBE_Pos              (4U)                                 
1922 #define FLASH_ACR_PRFTBE_Msk              (0x1U << FLASH_ACR_PRFTBE_Pos)       /*!< 0x00000010 */
1923 #define FLASH_ACR_PRFTBE                  FLASH_ACR_PRFTBE_Msk                 /*!< Prefetch Buffer Enable */
1924 #define FLASH_ACR_PRFTBS_Pos              (5U)                                 
1925 #define FLASH_ACR_PRFTBS_Msk              (0x1U << FLASH_ACR_PRFTBS_Pos)       /*!< 0x00000020 */
1926 #define FLASH_ACR_PRFTBS                  FLASH_ACR_PRFTBS_Msk                 /*!< Prefetch Buffer Status */
1927
1928 /******************  Bit definition for FLASH_KEYR register  ******************/
1929 #define FLASH_KEYR_FKEYR_Pos              (0U)                                 
1930 #define FLASH_KEYR_FKEYR_Msk              (0xFFFFFFFFU << FLASH_KEYR_FKEYR_Pos) /*!< 0xFFFFFFFF */
1931 #define FLASH_KEYR_FKEYR                  FLASH_KEYR_FKEYR_Msk                 /*!< FPEC Key */
1932
1933 /*****************  Bit definition for FLASH_OPTKEYR register  ****************/
1934 #define FLASH_OPTKEYR_OPTKEYR_Pos         (0U)                                 
1935 #define FLASH_OPTKEYR_OPTKEYR_Msk         (0xFFFFFFFFU << FLASH_OPTKEYR_OPTKEYR_Pos) /*!< 0xFFFFFFFF */
1936 #define FLASH_OPTKEYR_OPTKEYR             FLASH_OPTKEYR_OPTKEYR_Msk            /*!< Option Byte Key */
1937
1938 /******************  FLASH Keys  **********************************************/
1939 #define FLASH_KEY1_Pos                    (0U)                                 
1940 #define FLASH_KEY1_Msk                    (0x45670123U << FLASH_KEY1_Pos)      /*!< 0x45670123 */
1941 #define FLASH_KEY1                        FLASH_KEY1_Msk                       /*!< Flash program erase key1 */
1942 #define FLASH_KEY2_Pos                    (0U)                                 
1943 #define FLASH_KEY2_Msk                    (0xCDEF89ABU << FLASH_KEY2_Pos)      /*!< 0xCDEF89AB */
1944 #define FLASH_KEY2                        FLASH_KEY2_Msk                       /*!< Flash program erase key2: used with FLASH_PEKEY1
1945                                                                                 to unlock the write access to the FPEC. */
1946                                                                
1947 #define FLASH_OPTKEY1_Pos                 (0U)                                 
1948 #define FLASH_OPTKEY1_Msk                 (0x45670123U << FLASH_OPTKEY1_Pos)   /*!< 0x45670123 */
1949 #define FLASH_OPTKEY1                     FLASH_OPTKEY1_Msk                    /*!< Flash option key1 */
1950 #define FLASH_OPTKEY2_Pos                 (0U)                                 
1951 #define FLASH_OPTKEY2_Msk                 (0xCDEF89ABU << FLASH_OPTKEY2_Pos)   /*!< 0xCDEF89AB */
1952 #define FLASH_OPTKEY2                     FLASH_OPTKEY2_Msk                    /*!< Flash option key2: used with FLASH_OPTKEY1 to
1953                                                                                 unlock the write access to the option byte block */
1954
1955 /******************  Bit definition for FLASH_SR register  *******************/
1956 #define FLASH_SR_BSY_Pos                  (0U)                                 
1957 #define FLASH_SR_BSY_Msk                  (0x1U << FLASH_SR_BSY_Pos)           /*!< 0x00000001 */
1958 #define FLASH_SR_BSY                      FLASH_SR_BSY_Msk                     /*!< Busy */
1959 #define FLASH_SR_PGERR_Pos                (2U)                                 
1960 #define FLASH_SR_PGERR_Msk                (0x1U << FLASH_SR_PGERR_Pos)         /*!< 0x00000004 */
1961 #define FLASH_SR_PGERR                    FLASH_SR_PGERR_Msk                   /*!< Programming Error */
1962 #define FLASH_SR_WRPRTERR_Pos             (4U)                                 
1963 #define FLASH_SR_WRPRTERR_Msk             (0x1U << FLASH_SR_WRPRTERR_Pos)      /*!< 0x00000010 */
1964 #define FLASH_SR_WRPRTERR                 FLASH_SR_WRPRTERR_Msk                /*!< Write Protection Error */
1965 #define FLASH_SR_EOP_Pos                  (5U)                                 
1966 #define FLASH_SR_EOP_Msk                  (0x1U << FLASH_SR_EOP_Pos)           /*!< 0x00000020 */
1967 #define FLASH_SR_EOP                      FLASH_SR_EOP_Msk                     /*!< End of operation */
1968 #define  FLASH_SR_WRPERR                     FLASH_SR_WRPRTERR             /*!< Legacy of Write Protection Error */
1969
1970 /*******************  Bit definition for FLASH_CR register  *******************/
1971 #define FLASH_CR_PG_Pos                   (0U)                                 
1972 #define FLASH_CR_PG_Msk                   (0x1U << FLASH_CR_PG_Pos)            /*!< 0x00000001 */
1973 #define FLASH_CR_PG                       FLASH_CR_PG_Msk                      /*!< Programming */
1974 #define FLASH_CR_PER_Pos                  (1U)                                 
1975 #define FLASH_CR_PER_Msk                  (0x1U << FLASH_CR_PER_Pos)           /*!< 0x00000002 */
1976 #define FLASH_CR_PER                      FLASH_CR_PER_Msk                     /*!< Page Erase */
1977 #define FLASH_CR_MER_Pos                  (2U)                                 
1978 #define FLASH_CR_MER_Msk                  (0x1U << FLASH_CR_MER_Pos)           /*!< 0x00000004 */
1979 #define FLASH_CR_MER                      FLASH_CR_MER_Msk                     /*!< Mass Erase */
1980 #define FLASH_CR_OPTPG_Pos                (4U)                                 
1981 #define FLASH_CR_OPTPG_Msk                (0x1U << FLASH_CR_OPTPG_Pos)         /*!< 0x00000010 */
1982 #define FLASH_CR_OPTPG                    FLASH_CR_OPTPG_Msk                   /*!< Option Byte Programming */
1983 #define FLASH_CR_OPTER_Pos                (5U)                                 
1984 #define FLASH_CR_OPTER_Msk                (0x1U << FLASH_CR_OPTER_Pos)         /*!< 0x00000020 */
1985 #define FLASH_CR_OPTER                    FLASH_CR_OPTER_Msk                   /*!< Option Byte Erase */
1986 #define FLASH_CR_STRT_Pos                 (6U)                                 
1987 #define FLASH_CR_STRT_Msk                 (0x1U << FLASH_CR_STRT_Pos)          /*!< 0x00000040 */
1988 #define FLASH_CR_STRT                     FLASH_CR_STRT_Msk                    /*!< Start */
1989 #define FLASH_CR_LOCK_Pos                 (7U)                                 
1990 #define FLASH_CR_LOCK_Msk                 (0x1U << FLASH_CR_LOCK_Pos)          /*!< 0x00000080 */
1991 #define FLASH_CR_LOCK                     FLASH_CR_LOCK_Msk                    /*!< Lock */
1992 #define FLASH_CR_OPTWRE_Pos               (9U)                                 
1993 #define FLASH_CR_OPTWRE_Msk               (0x1U << FLASH_CR_OPTWRE_Pos)        /*!< 0x00000200 */
1994 #define FLASH_CR_OPTWRE                   FLASH_CR_OPTWRE_Msk                  /*!< Option Bytes Write Enable */
1995 #define FLASH_CR_ERRIE_Pos                (10U)                                
1996 #define FLASH_CR_ERRIE_Msk                (0x1U << FLASH_CR_ERRIE_Pos)         /*!< 0x00000400 */
1997 #define FLASH_CR_ERRIE                    FLASH_CR_ERRIE_Msk                   /*!< Error Interrupt Enable */
1998 #define FLASH_CR_EOPIE_Pos                (12U)                                
1999 #define FLASH_CR_EOPIE_Msk                (0x1U << FLASH_CR_EOPIE_Pos)         /*!< 0x00001000 */
2000 #define FLASH_CR_EOPIE                    FLASH_CR_EOPIE_Msk                   /*!< End of operation interrupt enable */
2001 #define FLASH_CR_OBL_LAUNCH_Pos           (13U)                                
2002 #define FLASH_CR_OBL_LAUNCH_Msk           (0x1U << FLASH_CR_OBL_LAUNCH_Pos)    /*!< 0x00002000 */
2003 #define FLASH_CR_OBL_LAUNCH               FLASH_CR_OBL_LAUNCH_Msk              /*!< Option Bytes Loader Launch */
2004
2005 /*******************  Bit definition for FLASH_AR register  *******************/
2006 #define FLASH_AR_FAR_Pos                  (0U)                                 
2007 #define FLASH_AR_FAR_Msk                  (0xFFFFFFFFU << FLASH_AR_FAR_Pos)    /*!< 0xFFFFFFFF */
2008 #define FLASH_AR_FAR                      FLASH_AR_FAR_Msk                     /*!< Flash Address */
2009
2010 /******************  Bit definition for FLASH_OBR register  *******************/
2011 #define FLASH_OBR_OPTERR_Pos              (0U)                                 
2012 #define FLASH_OBR_OPTERR_Msk              (0x1U << FLASH_OBR_OPTERR_Pos)       /*!< 0x00000001 */
2013 #define FLASH_OBR_OPTERR                  FLASH_OBR_OPTERR_Msk                 /*!< Option Byte Error */
2014 #define FLASH_OBR_RDPRT1_Pos              (1U)                                 
2015 #define FLASH_OBR_RDPRT1_Msk              (0x1U << FLASH_OBR_RDPRT1_Pos)       /*!< 0x00000002 */
2016 #define FLASH_OBR_RDPRT1                  FLASH_OBR_RDPRT1_Msk                 /*!< Read protection Level 1 */
2017 #define FLASH_OBR_RDPRT2_Pos              (2U)                                 
2018 #define FLASH_OBR_RDPRT2_Msk              (0x1U << FLASH_OBR_RDPRT2_Pos)       /*!< 0x00000004 */
2019 #define FLASH_OBR_RDPRT2                  FLASH_OBR_RDPRT2_Msk                 /*!< Read protection Level 2 */
2020
2021 #define FLASH_OBR_USER_Pos                (8U)                                 
2022 #define FLASH_OBR_USER_Msk                (0x77U << FLASH_OBR_USER_Pos)        /*!< 0x00007700 */
2023 #define FLASH_OBR_USER                    FLASH_OBR_USER_Msk                   /*!< User Option Bytes */
2024 #define FLASH_OBR_IWDG_SW_Pos             (8U)                                 
2025 #define FLASH_OBR_IWDG_SW_Msk             (0x1U << FLASH_OBR_IWDG_SW_Pos)      /*!< 0x00000100 */
2026 #define FLASH_OBR_IWDG_SW                 FLASH_OBR_IWDG_SW_Msk                /*!< IWDG SW */
2027 #define FLASH_OBR_nRST_STOP_Pos           (9U)                                 
2028 #define FLASH_OBR_nRST_STOP_Msk           (0x1U << FLASH_OBR_nRST_STOP_Pos)    /*!< 0x00000200 */
2029 #define FLASH_OBR_nRST_STOP               FLASH_OBR_nRST_STOP_Msk              /*!< nRST_STOP */
2030 #define FLASH_OBR_nRST_STDBY_Pos          (10U)                                
2031 #define FLASH_OBR_nRST_STDBY_Msk          (0x1U << FLASH_OBR_nRST_STDBY_Pos)   /*!< 0x00000400 */
2032 #define FLASH_OBR_nRST_STDBY              FLASH_OBR_nRST_STDBY_Msk             /*!< nRST_STDBY */
2033 #define FLASH_OBR_nBOOT1_Pos              (12U)                                
2034 #define FLASH_OBR_nBOOT1_Msk              (0x1U << FLASH_OBR_nBOOT1_Pos)       /*!< 0x00001000 */
2035 #define FLASH_OBR_nBOOT1                  FLASH_OBR_nBOOT1_Msk                 /*!< nBOOT1 */
2036 #define FLASH_OBR_VDDA_MONITOR_Pos        (13U)                                
2037 #define FLASH_OBR_VDDA_MONITOR_Msk        (0x1U << FLASH_OBR_VDDA_MONITOR_Pos) /*!< 0x00002000 */
2038 #define FLASH_OBR_VDDA_MONITOR            FLASH_OBR_VDDA_MONITOR_Msk           /*!< VDDA power supply supervisor */
2039 #define FLASH_OBR_RAM_PARITY_CHECK_Pos    (14U)                                
2040 #define FLASH_OBR_RAM_PARITY_CHECK_Msk    (0x1U << FLASH_OBR_RAM_PARITY_CHECK_Pos) /*!< 0x00004000 */
2041 #define FLASH_OBR_RAM_PARITY_CHECK        FLASH_OBR_RAM_PARITY_CHECK_Msk       /*!< RAM parity check */
2042 #define FLASH_OBR_DATA0_Pos               (16U)                                
2043 #define FLASH_OBR_DATA0_Msk               (0xFFU << FLASH_OBR_DATA0_Pos)       /*!< 0x00FF0000 */
2044 #define FLASH_OBR_DATA0                   FLASH_OBR_DATA0_Msk                  /*!< Data0 */
2045 #define FLASH_OBR_DATA1_Pos               (24U)                                
2046 #define FLASH_OBR_DATA1_Msk               (0xFFU << FLASH_OBR_DATA1_Pos)       /*!< 0xFF000000 */
2047 #define FLASH_OBR_DATA1                   FLASH_OBR_DATA1_Msk                  /*!< Data1 */
2048
2049 /* Old BOOT1 bit definition, maintained for legacy purpose */
2050 #define FLASH_OBR_BOOT1                      FLASH_OBR_nBOOT1
2051
2052 /* Old OBR_VDDA bit definition, maintained for legacy purpose */
2053 #define FLASH_OBR_VDDA_ANALOG                FLASH_OBR_VDDA_MONITOR
2054
2055 /******************  Bit definition for FLASH_WRPR register  ******************/
2056 #define FLASH_WRPR_WRP_Pos                (0U)                                 
2057 #define FLASH_WRPR_WRP_Msk                (0xFFFFU << FLASH_WRPR_WRP_Pos)      /*!< 0x0000FFFF */
2058 #define FLASH_WRPR_WRP                    FLASH_WRPR_WRP_Msk                   /*!< Write Protect */
2059
2060 /*----------------------------------------------------------------------------*/
2061
2062 /******************  Bit definition for OB_RDP register  **********************/
2063 #define OB_RDP_RDP_Pos       (0U)                                              
2064 #define OB_RDP_RDP_Msk       (0xFFU << OB_RDP_RDP_Pos)                         /*!< 0x000000FF */
2065 #define OB_RDP_RDP           OB_RDP_RDP_Msk                                    /*!< Read protection option byte */
2066 #define OB_RDP_nRDP_Pos      (8U)                                              
2067 #define OB_RDP_nRDP_Msk      (0xFFU << OB_RDP_nRDP_Pos)                        /*!< 0x0000FF00 */
2068 #define OB_RDP_nRDP          OB_RDP_nRDP_Msk                                   /*!< Read protection complemented option byte */
2069
2070 /******************  Bit definition for OB_USER register  *********************/
2071 #define OB_USER_USER_Pos     (16U)                                             
2072 #define OB_USER_USER_Msk     (0xFFU << OB_USER_USER_Pos)                       /*!< 0x00FF0000 */
2073 #define OB_USER_USER         OB_USER_USER_Msk                                  /*!< User option byte */
2074 #define OB_USER_nUSER_Pos    (24U)                                             
2075 #define OB_USER_nUSER_Msk    (0xFFU << OB_USER_nUSER_Pos)                      /*!< 0xFF000000 */
2076 #define OB_USER_nUSER        OB_USER_nUSER_Msk                                 /*!< User complemented option byte */
2077
2078 /******************  Bit definition for OB_WRP0 register  *********************/
2079 #define OB_WRP0_WRP0_Pos     (0U)                                              
2080 #define OB_WRP0_WRP0_Msk     (0xFFU << OB_WRP0_WRP0_Pos)                       /*!< 0x000000FF */
2081 #define OB_WRP0_WRP0         OB_WRP0_WRP0_Msk                                  /*!< Flash memory write protection option bytes */
2082 #define OB_WRP0_nWRP0_Pos    (8U)                                              
2083 #define OB_WRP0_nWRP0_Msk    (0xFFU << OB_WRP0_nWRP0_Pos)                      /*!< 0x0000FF00 */
2084 #define OB_WRP0_nWRP0        OB_WRP0_nWRP0_Msk                                 /*!< Flash memory write protection complemented option bytes */
2085
2086 /******************  Bit definition for OB_WRP1 register  *********************/
2087 #define OB_WRP1_WRP1_Pos     (16U)                                             
2088 #define OB_WRP1_WRP1_Msk     (0xFFU << OB_WRP1_WRP1_Pos)                       /*!< 0x00FF0000 */
2089 #define OB_WRP1_WRP1         OB_WRP1_WRP1_Msk                                  /*!< Flash memory write protection option bytes */
2090 #define OB_WRP1_nWRP1_Pos    (24U)                                             
2091 #define OB_WRP1_nWRP1_Msk    (0xFFU << OB_WRP1_nWRP1_Pos)                      /*!< 0xFF000000 */
2092 #define OB_WRP1_nWRP1        OB_WRP1_nWRP1_Msk                                 /*!< Flash memory write protection complemented option bytes */
2093
2094 /******************  Bit definition for OB_WRP2 register  *********************/
2095 #define OB_WRP2_WRP2_Pos     (0U)                                              
2096 #define OB_WRP2_WRP2_Msk     (0xFFU << OB_WRP2_WRP2_Pos)                       /*!< 0x000000FF */
2097 #define OB_WRP2_WRP2         OB_WRP2_WRP2_Msk                                  /*!< Flash memory write protection option bytes */
2098 #define OB_WRP2_nWRP2_Pos    (8U)                                              
2099 #define OB_WRP2_nWRP2_Msk    (0xFFU << OB_WRP2_nWRP2_Pos)                      /*!< 0x0000FF00 */
2100 #define OB_WRP2_nWRP2        OB_WRP2_nWRP2_Msk                                 /*!< Flash memory write protection complemented option bytes */
2101
2102 /******************  Bit definition for OB_WRP3 register  *********************/
2103 #define OB_WRP3_WRP3_Pos     (16U)                                             
2104 #define OB_WRP3_WRP3_Msk     (0xFFU << OB_WRP3_WRP3_Pos)                       /*!< 0x00FF0000 */
2105 #define OB_WRP3_WRP3         OB_WRP3_WRP3_Msk                                  /*!< Flash memory write protection option bytes */
2106 #define OB_WRP3_nWRP3_Pos    (24U)                                             
2107 #define OB_WRP3_nWRP3_Msk    (0xFFU << OB_WRP3_nWRP3_Pos)                      /*!< 0xFF000000 */
2108 #define OB_WRP3_nWRP3        OB_WRP3_nWRP3_Msk                                 /*!< Flash memory write protection complemented option bytes */
2109
2110 /******************************************************************************/
2111 /*                                                                            */
2112 /*                       General Purpose IOs (GPIO)                           */
2113 /*                                                                            */
2114 /******************************************************************************/
2115 /*******************  Bit definition for GPIO_MODER register  *****************/
2116 #define GPIO_MODER_MODER0_Pos           (0U)                                   
2117 #define GPIO_MODER_MODER0_Msk           (0x3U << GPIO_MODER_MODER0_Pos)        /*!< 0x00000003 */
2118 #define GPIO_MODER_MODER0               GPIO_MODER_MODER0_Msk                  
2119 #define GPIO_MODER_MODER0_0             (0x1U << GPIO_MODER_MODER0_Pos)        /*!< 0x00000001 */
2120 #define GPIO_MODER_MODER0_1             (0x2U << GPIO_MODER_MODER0_Pos)        /*!< 0x00000002 */
2121 #define GPIO_MODER_MODER1_Pos           (2U)                                   
2122 #define GPIO_MODER_MODER1_Msk           (0x3U << GPIO_MODER_MODER1_Pos)        /*!< 0x0000000C */
2123 #define GPIO_MODER_MODER1               GPIO_MODER_MODER1_Msk                  
2124 #define GPIO_MODER_MODER1_0             (0x1U << GPIO_MODER_MODER1_Pos)        /*!< 0x00000004 */
2125 #define GPIO_MODER_MODER1_1             (0x2U << GPIO_MODER_MODER1_Pos)        /*!< 0x00000008 */
2126 #define GPIO_MODER_MODER2_Pos           (4U)                                   
2127 #define GPIO_MODER_MODER2_Msk           (0x3U << GPIO_MODER_MODER2_Pos)        /*!< 0x00000030 */
2128 #define GPIO_MODER_MODER2               GPIO_MODER_MODER2_Msk                  
2129 #define GPIO_MODER_MODER2_0             (0x1U << GPIO_MODER_MODER2_Pos)        /*!< 0x00000010 */
2130 #define GPIO_MODER_MODER2_1             (0x2U << GPIO_MODER_MODER2_Pos)        /*!< 0x00000020 */
2131 #define GPIO_MODER_MODER3_Pos           (6U)                                   
2132 #define GPIO_MODER_MODER3_Msk           (0x3U << GPIO_MODER_MODER3_Pos)        /*!< 0x000000C0 */
2133 #define GPIO_MODER_MODER3               GPIO_MODER_MODER3_Msk                  
2134 #define GPIO_MODER_MODER3_0             (0x1U << GPIO_MODER_MODER3_Pos)        /*!< 0x00000040 */
2135 #define GPIO_MODER_MODER3_1             (0x2U << GPIO_MODER_MODER3_Pos)        /*!< 0x00000080 */
2136 #define GPIO_MODER_MODER4_Pos           (8U)                                   
2137 #define GPIO_MODER_MODER4_Msk           (0x3U << GPIO_MODER_MODER4_Pos)        /*!< 0x00000300 */
2138 #define GPIO_MODER_MODER4               GPIO_MODER_MODER4_Msk                  
2139 #define GPIO_MODER_MODER4_0             (0x1U << GPIO_MODER_MODER4_Pos)        /*!< 0x00000100 */
2140 #define GPIO_MODER_MODER4_1             (0x2U << GPIO_MODER_MODER4_Pos)        /*!< 0x00000200 */
2141 #define GPIO_MODER_MODER5_Pos           (10U)                                  
2142 #define GPIO_MODER_MODER5_Msk           (0x3U << GPIO_MODER_MODER5_Pos)        /*!< 0x00000C00 */
2143 #define GPIO_MODER_MODER5               GPIO_MODER_MODER5_Msk                  
2144 #define GPIO_MODER_MODER5_0             (0x1U << GPIO_MODER_MODER5_Pos)        /*!< 0x00000400 */
2145 #define GPIO_MODER_MODER5_1             (0x2U << GPIO_MODER_MODER5_Pos)        /*!< 0x00000800 */
2146 #define GPIO_MODER_MODER6_Pos           (12U)                                  
2147 #define GPIO_MODER_MODER6_Msk           (0x3U << GPIO_MODER_MODER6_Pos)        /*!< 0x00003000 */
2148 #define GPIO_MODER_MODER6               GPIO_MODER_MODER6_Msk                  
2149 #define GPIO_MODER_MODER6_0             (0x1U << GPIO_MODER_MODER6_Pos)        /*!< 0x00001000 */
2150 #define GPIO_MODER_MODER6_1             (0x2U << GPIO_MODER_MODER6_Pos)        /*!< 0x00002000 */
2151 #define GPIO_MODER_MODER7_Pos           (14U)                                  
2152 #define GPIO_MODER_MODER7_Msk           (0x3U << GPIO_MODER_MODER7_Pos)        /*!< 0x0000C000 */
2153 #define GPIO_MODER_MODER7               GPIO_MODER_MODER7_Msk                  
2154 #define GPIO_MODER_MODER7_0             (0x1U << GPIO_MODER_MODER7_Pos)        /*!< 0x00004000 */
2155 #define GPIO_MODER_MODER7_1             (0x2U << GPIO_MODER_MODER7_Pos)        /*!< 0x00008000 */
2156 #define GPIO_MODER_MODER8_Pos           (16U)                                  
2157 #define GPIO_MODER_MODER8_Msk           (0x3U << GPIO_MODER_MODER8_Pos)        /*!< 0x00030000 */
2158 #define GPIO_MODER_MODER8               GPIO_MODER_MODER8_Msk                  
2159 #define GPIO_MODER_MODER8_0             (0x1U << GPIO_MODER_MODER8_Pos)        /*!< 0x00010000 */
2160 #define GPIO_MODER_MODER8_1             (0x2U << GPIO_MODER_MODER8_Pos)        /*!< 0x00020000 */
2161 #define GPIO_MODER_MODER9_Pos           (18U)                                  
2162 #define GPIO_MODER_MODER9_Msk           (0x3U << GPIO_MODER_MODER9_Pos)        /*!< 0x000C0000 */
2163 #define GPIO_MODER_MODER9               GPIO_MODER_MODER9_Msk                  
2164 #define GPIO_MODER_MODER9_0             (0x1U << GPIO_MODER_MODER9_Pos)        /*!< 0x00040000 */
2165 #define GPIO_MODER_MODER9_1             (0x2U << GPIO_MODER_MODER9_Pos)        /*!< 0x00080000 */
2166 #define GPIO_MODER_MODER10_Pos          (20U)                                  
2167 #define GPIO_MODER_MODER10_Msk          (0x3U << GPIO_MODER_MODER10_Pos)       /*!< 0x00300000 */
2168 #define GPIO_MODER_MODER10              GPIO_MODER_MODER10_Msk                 
2169 #define GPIO_MODER_MODER10_0            (0x1U << GPIO_MODER_MODER10_Pos)       /*!< 0x00100000 */
2170 #define GPIO_MODER_MODER10_1            (0x2U << GPIO_MODER_MODER10_Pos)       /*!< 0x00200000 */
2171 #define GPIO_MODER_MODER11_Pos          (22U)                                  
2172 #define GPIO_MODER_MODER11_Msk          (0x3U << GPIO_MODER_MODER11_Pos)       /*!< 0x00C00000 */
2173 #define GPIO_MODER_MODER11              GPIO_MODER_MODER11_Msk                 
2174 #define GPIO_MODER_MODER11_0            (0x1U << GPIO_MODER_MODER11_Pos)       /*!< 0x00400000 */
2175 #define GPIO_MODER_MODER11_1            (0x2U << GPIO_MODER_MODER11_Pos)       /*!< 0x00800000 */
2176 #define GPIO_MODER_MODER12_Pos          (24U)                                  
2177 #define GPIO_MODER_MODER12_Msk          (0x3U << GPIO_MODER_MODER12_Pos)       /*!< 0x03000000 */
2178 #define GPIO_MODER_MODER12              GPIO_MODER_MODER12_Msk                 
2179 #define GPIO_MODER_MODER12_0            (0x1U << GPIO_MODER_MODER12_Pos)       /*!< 0x01000000 */
2180 #define GPIO_MODER_MODER12_1            (0x2U << GPIO_MODER_MODER12_Pos)       /*!< 0x02000000 */
2181 #define GPIO_MODER_MODER13_Pos          (26U)                                  
2182 #define GPIO_MODER_MODER13_Msk          (0x3U << GPIO_MODER_MODER13_Pos)       /*!< 0x0C000000 */
2183 #define GPIO_MODER_MODER13              GPIO_MODER_MODER13_Msk                 
2184 #define GPIO_MODER_MODER13_0            (0x1U << GPIO_MODER_MODER13_Pos)       /*!< 0x04000000 */
2185 #define GPIO_MODER_MODER13_1            (0x2U << GPIO_MODER_MODER13_Pos)       /*!< 0x08000000 */
2186 #define GPIO_MODER_MODER14_Pos          (28U)                                  
2187 #define GPIO_MODER_MODER14_Msk          (0x3U << GPIO_MODER_MODER14_Pos)       /*!< 0x30000000 */
2188 #define GPIO_MODER_MODER14              GPIO_MODER_MODER14_Msk                 
2189 #define GPIO_MODER_MODER14_0            (0x1U << GPIO_MODER_MODER14_Pos)       /*!< 0x10000000 */
2190 #define GPIO_MODER_MODER14_1            (0x2U << GPIO_MODER_MODER14_Pos)       /*!< 0x20000000 */
2191 #define GPIO_MODER_MODER15_Pos          (30U)                                  
2192 #define GPIO_MODER_MODER15_Msk          (0x3U << GPIO_MODER_MODER15_Pos)       /*!< 0xC0000000 */
2193 #define GPIO_MODER_MODER15              GPIO_MODER_MODER15_Msk                 
2194 #define GPIO_MODER_MODER15_0            (0x1U << GPIO_MODER_MODER15_Pos)       /*!< 0x40000000 */
2195 #define GPIO_MODER_MODER15_1            (0x2U << GPIO_MODER_MODER15_Pos)       /*!< 0x80000000 */
2196
2197 /******************  Bit definition for GPIO_OTYPER register  *****************/
2198 #define GPIO_OTYPER_OT_0                (0x00000001U)                          
2199 #define GPIO_OTYPER_OT_1                (0x00000002U)                          
2200 #define GPIO_OTYPER_OT_2                (0x00000004U)                          
2201 #define GPIO_OTYPER_OT_3                (0x00000008U)                          
2202 #define GPIO_OTYPER_OT_4                (0x00000010U)                          
2203 #define GPIO_OTYPER_OT_5                (0x00000020U)                          
2204 #define GPIO_OTYPER_OT_6                (0x00000040U)                          
2205 #define GPIO_OTYPER_OT_7                (0x00000080U)                          
2206 #define GPIO_OTYPER_OT_8                (0x00000100U)                          
2207 #define GPIO_OTYPER_OT_9                (0x00000200U)                          
2208 #define GPIO_OTYPER_OT_10               (0x00000400U)                          
2209 #define GPIO_OTYPER_OT_11               (0x00000800U)                          
2210 #define GPIO_OTYPER_OT_12               (0x00001000U)                          
2211 #define GPIO_OTYPER_OT_13               (0x00002000U)                          
2212 #define GPIO_OTYPER_OT_14               (0x00004000U)                          
2213 #define GPIO_OTYPER_OT_15               (0x00008000U)                          
2214
2215 /****************  Bit definition for GPIO_OSPEEDR register  ******************/
2216 #define GPIO_OSPEEDR_OSPEEDR0_Pos       (0U)                                   
2217 #define GPIO_OSPEEDR_OSPEEDR0_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR0_Pos)    /*!< 0x00000003 */
2218 #define GPIO_OSPEEDR_OSPEEDR0           GPIO_OSPEEDR_OSPEEDR0_Msk              
2219 #define GPIO_OSPEEDR_OSPEEDR0_0         (0x1U << GPIO_OSPEEDR_OSPEEDR0_Pos)    /*!< 0x00000001 */
2220 #define GPIO_OSPEEDR_OSPEEDR0_1         (0x2U << GPIO_OSPEEDR_OSPEEDR0_Pos)    /*!< 0x00000002 */
2221 #define GPIO_OSPEEDR_OSPEEDR1_Pos       (2U)                                   
2222 #define GPIO_OSPEEDR_OSPEEDR1_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR1_Pos)    /*!< 0x0000000C */
2223 #define GPIO_OSPEEDR_OSPEEDR1           GPIO_OSPEEDR_OSPEEDR1_Msk              
2224 #define GPIO_OSPEEDR_OSPEEDR1_0         (0x1U << GPIO_OSPEEDR_OSPEEDR1_Pos)    /*!< 0x00000004 */
2225 #define GPIO_OSPEEDR_OSPEEDR1_1         (0x2U << GPIO_OSPEEDR_OSPEEDR1_Pos)    /*!< 0x00000008 */
2226 #define GPIO_OSPEEDR_OSPEEDR2_Pos       (4U)                                   
2227 #define GPIO_OSPEEDR_OSPEEDR2_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR2_Pos)    /*!< 0x00000030 */
2228 #define GPIO_OSPEEDR_OSPEEDR2           GPIO_OSPEEDR_OSPEEDR2_Msk              
2229 #define GPIO_OSPEEDR_OSPEEDR2_0         (0x1U << GPIO_OSPEEDR_OSPEEDR2_Pos)    /*!< 0x00000010 */
2230 #define GPIO_OSPEEDR_OSPEEDR2_1         (0x2U << GPIO_OSPEEDR_OSPEEDR2_Pos)    /*!< 0x00000020 */
2231 #define GPIO_OSPEEDR_OSPEEDR3_Pos       (6U)                                   
2232 #define GPIO_OSPEEDR_OSPEEDR3_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR3_Pos)    /*!< 0x000000C0 */
2233 #define GPIO_OSPEEDR_OSPEEDR3           GPIO_OSPEEDR_OSPEEDR3_Msk              
2234 #define GPIO_OSPEEDR_OSPEEDR3_0         (0x1U << GPIO_OSPEEDR_OSPEEDR3_Pos)    /*!< 0x00000040 */
2235 #define GPIO_OSPEEDR_OSPEEDR3_1         (0x2U << GPIO_OSPEEDR_OSPEEDR3_Pos)    /*!< 0x00000080 */
2236 #define GPIO_OSPEEDR_OSPEEDR4_Pos       (8U)                                   
2237 #define GPIO_OSPEEDR_OSPEEDR4_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR4_Pos)    /*!< 0x00000300 */
2238 #define GPIO_OSPEEDR_OSPEEDR4           GPIO_OSPEEDR_OSPEEDR4_Msk              
2239 #define GPIO_OSPEEDR_OSPEEDR4_0         (0x1U << GPIO_OSPEEDR_OSPEEDR4_Pos)    /*!< 0x00000100 */
2240 #define GPIO_OSPEEDR_OSPEEDR4_1         (0x2U << GPIO_OSPEEDR_OSPEEDR4_Pos)    /*!< 0x00000200 */
2241 #define GPIO_OSPEEDR_OSPEEDR5_Pos       (10U)                                  
2242 #define GPIO_OSPEEDR_OSPEEDR5_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR5_Pos)    /*!< 0x00000C00 */
2243 #define GPIO_OSPEEDR_OSPEEDR5           GPIO_OSPEEDR_OSPEEDR5_Msk              
2244 #define GPIO_OSPEEDR_OSPEEDR5_0         (0x1U << GPIO_OSPEEDR_OSPEEDR5_Pos)    /*!< 0x00000400 */
2245 #define GPIO_OSPEEDR_OSPEEDR5_1         (0x2U << GPIO_OSPEEDR_OSPEEDR5_Pos)    /*!< 0x00000800 */
2246 #define GPIO_OSPEEDR_OSPEEDR6_Pos       (12U)                                  
2247 #define GPIO_OSPEEDR_OSPEEDR6_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR6_Pos)    /*!< 0x00003000 */
2248 #define GPIO_OSPEEDR_OSPEEDR6           GPIO_OSPEEDR_OSPEEDR6_Msk              
2249 #define GPIO_OSPEEDR_OSPEEDR6_0         (0x1U << GPIO_OSPEEDR_OSPEEDR6_Pos)    /*!< 0x00001000 */
2250 #define GPIO_OSPEEDR_OSPEEDR6_1         (0x2U << GPIO_OSPEEDR_OSPEEDR6_Pos)    /*!< 0x00002000 */
2251 #define GPIO_OSPEEDR_OSPEEDR7_Pos       (14U)                                  
2252 #define GPIO_OSPEEDR_OSPEEDR7_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR7_Pos)    /*!< 0x0000C000 */
2253 #define GPIO_OSPEEDR_OSPEEDR7           GPIO_OSPEEDR_OSPEEDR7_Msk              
2254 #define GPIO_OSPEEDR_OSPEEDR7_0         (0x1U << GPIO_OSPEEDR_OSPEEDR7_Pos)    /*!< 0x00004000 */
2255 #define GPIO_OSPEEDR_OSPEEDR7_1         (0x2U << GPIO_OSPEEDR_OSPEEDR7_Pos)    /*!< 0x00008000 */
2256 #define GPIO_OSPEEDR_OSPEEDR8_Pos       (16U)                                  
2257 #define GPIO_OSPEEDR_OSPEEDR8_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR8_Pos)    /*!< 0x00030000 */
2258 #define GPIO_OSPEEDR_OSPEEDR8           GPIO_OSPEEDR_OSPEEDR8_Msk              
2259 #define GPIO_OSPEEDR_OSPEEDR8_0         (0x1U << GPIO_OSPEEDR_OSPEEDR8_Pos)    /*!< 0x00010000 */
2260 #define GPIO_OSPEEDR_OSPEEDR8_1         (0x2U << GPIO_OSPEEDR_OSPEEDR8_Pos)    /*!< 0x00020000 */
2261 #define GPIO_OSPEEDR_OSPEEDR9_Pos       (18U)                                  
2262 #define GPIO_OSPEEDR_OSPEEDR9_Msk       (0x3U << GPIO_OSPEEDR_OSPEEDR9_Pos)    /*!< 0x000C0000 */
2263 #define GPIO_OSPEEDR_OSPEEDR9           GPIO_OSPEEDR_OSPEEDR9_Msk              
2264 #define GPIO_OSPEEDR_OSPEEDR9_0         (0x1U << GPIO_OSPEEDR_OSPEEDR9_Pos)    /*!< 0x00040000 */
2265 #define GPIO_OSPEEDR_OSPEEDR9_1         (0x2U << GPIO_OSPEEDR_OSPEEDR9_Pos)    /*!< 0x00080000 */
2266 #define GPIO_OSPEEDR_OSPEEDR10_Pos      (20U)                                  
2267 #define GPIO_OSPEEDR_OSPEEDR10_Msk      (0x3U << GPIO_OSPEEDR_OSPEEDR10_Pos)   /*!< 0x00300000 */
2268 #define GPIO_OSPEEDR_OSPEEDR10          GPIO_OSPEEDR_OSPEEDR10_Msk             
2269 #define GPIO_OSPEEDR_OSPEEDR10_0        (0x1U << GPIO_OSPEEDR_OSPEEDR10_Pos)   /*!< 0x00100000 */
2270 #define GPIO_OSPEEDR_OSPEEDR10_1        (0x2U << GPIO_OSPEEDR_OSPEEDR10_Pos)   /*!< 0x00200000 */
2271 #define GPIO_OSPEEDR_OSPEEDR11_Pos      (22U)                                  
2272 #define GPIO_OSPEEDR_OSPEEDR11_Msk      (0x3U << GPIO_OSPEEDR_OSPEEDR11_Pos)   /*!< 0x00C00000 */
2273 #define GPIO_OSPEEDR_OSPEEDR11          GPIO_OSPEEDR_OSPEEDR11_Msk             
2274 #define GPIO_OSPEEDR_OSPEEDR11_0        (0x1U << GPIO_OSPEEDR_OSPEEDR11_Pos)   /*!< 0x00400000 */
2275 #define GPIO_OSPEEDR_OSPEEDR11_1        (0x2U << GPIO_OSPEEDR_OSPEEDR11_Pos)   /*!< 0x00800000 */
2276 #define GPIO_OSPEEDR_OSPEEDR12_Pos      (24U)                                  
2277 #define GPIO_OSPEEDR_OSPEEDR12_Msk      (0x3U << GPIO_OSPEEDR_OSPEEDR12_Pos)   /*!< 0x03000000 */
2278 #define GPIO_OSPEEDR_OSPEEDR12          GPIO_OSPEEDR_OSPEEDR12_Msk             
2279 #define GPIO_OSPEEDR_OSPEEDR12_0        (0x1U << GPIO_OSPEEDR_OSPEEDR12_Pos)   /*!< 0x01000000 */
2280 #define GPIO_OSPEEDR_OSPEEDR12_1        (0x2U << GPIO_OSPEEDR_OSPEEDR12_Pos)   /*!< 0x02000000 */
2281 #define GPIO_OSPEEDR_OSPEEDR13_Pos      (26U)                                  
2282 #define GPIO_OSPEEDR_OSPEEDR13_Msk      (0x3U << GPIO_OSPEEDR_OSPEEDR13_Pos)   /*!< 0x0C000000 */
2283 #define GPIO_OSPEEDR_OSPEEDR13          GPIO_OSPEEDR_OSPEEDR13_Msk             
2284 #define GPIO_OSPEEDR_OSPEEDR13_0        (0x1U << GPIO_OSPEEDR_OSPEEDR13_Pos)   /*!< 0x04000000 */
2285 #define GPIO_OSPEEDR_OSPEEDR13_1        (0x2U << GPIO_OSPEEDR_OSPEEDR13_Pos)   /*!< 0x08000000 */
2286 #define GPIO_OSPEEDR_OSPEEDR14_Pos      (28U)                                  
2287 #define GPIO_OSPEEDR_OSPEEDR14_Msk      (0x3U << GPIO_OSPEEDR_OSPEEDR14_Pos)   /*!< 0x30000000 */
2288 #define GPIO_OSPEEDR_OSPEEDR14          GPIO_OSPEEDR_OSPEEDR14_Msk             
2289 #define GPIO_OSPEEDR_OSPEEDR14_0        (0x1U << GPIO_OSPEEDR_OSPEEDR14_Pos)   /*!< 0x10000000 */
2290 #define GPIO_OSPEEDR_OSPEEDR14_1        (0x2U << GPIO_OSPEEDR_OSPEEDR14_Pos)   /*!< 0x20000000 */
2291 #define GPIO_OSPEEDR_OSPEEDR15_Pos      (30U)                                  
2292 #define GPIO_OSPEEDR_OSPEEDR15_Msk      (0x3U << GPIO_OSPEEDR_OSPEEDR15_Pos)   /*!< 0xC0000000 */
2293 #define GPIO_OSPEEDR_OSPEEDR15          GPIO_OSPEEDR_OSPEEDR15_Msk             
2294 #define GPIO_OSPEEDR_OSPEEDR15_0        (0x1U << GPIO_OSPEEDR_OSPEEDR15_Pos)   /*!< 0x40000000 */
2295 #define GPIO_OSPEEDR_OSPEEDR15_1        (0x2U << GPIO_OSPEEDR_OSPEEDR15_Pos)   /*!< 0x80000000 */
2296
2297 /* Old Bit definition for GPIO_OSPEEDR register maintained for legacy purpose */
2298 #define GPIO_OSPEEDER_OSPEEDR0     GPIO_OSPEEDR_OSPEEDR0
2299 #define GPIO_OSPEEDER_OSPEEDR0_0   GPIO_OSPEEDR_OSPEEDR0_0
2300 #define GPIO_OSPEEDER_OSPEEDR0_1   GPIO_OSPEEDR_OSPEEDR0_1
2301 #define GPIO_OSPEEDER_OSPEEDR1     GPIO_OSPEEDR_OSPEEDR1
2302 #define GPIO_OSPEEDER_OSPEEDR1_0   GPIO_OSPEEDR_OSPEEDR1_0
2303 #define GPIO_OSPEEDER_OSPEEDR1_1   GPIO_OSPEEDR_OSPEEDR1_1
2304 #define GPIO_OSPEEDER_OSPEEDR2     GPIO_OSPEEDR_OSPEEDR2
2305 #define GPIO_OSPEEDER_OSPEEDR2_0   GPIO_OSPEEDR_OSPEEDR2_0
2306 #define GPIO_OSPEEDER_OSPEEDR2_1   GPIO_OSPEEDR_OSPEEDR2_1
2307 #define GPIO_OSPEEDER_OSPEEDR3     GPIO_OSPEEDR_OSPEEDR3
2308 #define GPIO_OSPEEDER_OSPEEDR3_0   GPIO_OSPEEDR_OSPEEDR3_0
2309 #define GPIO_OSPEEDER_OSPEEDR3_1   GPIO_OSPEEDR_OSPEEDR3_1
2310 #define GPIO_OSPEEDER_OSPEEDR4     GPIO_OSPEEDR_OSPEEDR4
2311 #define GPIO_OSPEEDER_OSPEEDR4_0   GPIO_OSPEEDR_OSPEEDR4_0
2312 #define GPIO_OSPEEDER_OSPEEDR4_1   GPIO_OSPEEDR_OSPEEDR4_1
2313 #define GPIO_OSPEEDER_OSPEEDR5     GPIO_OSPEEDR_OSPEEDR5
2314 #define GPIO_OSPEEDER_OSPEEDR5_0   GPIO_OSPEEDR_OSPEEDR5_0
2315 #define GPIO_OSPEEDER_OSPEEDR5_1   GPIO_OSPEEDR_OSPEEDR5_1
2316 #define GPIO_OSPEEDER_OSPEEDR6     GPIO_OSPEEDR_OSPEEDR6
2317 #define GPIO_OSPEEDER_OSPEEDR6_0   GPIO_OSPEEDR_OSPEEDR6_0
2318 #define GPIO_OSPEEDER_OSPEEDR6_1   GPIO_OSPEEDR_OSPEEDR6_1
2319 #define GPIO_OSPEEDER_OSPEEDR7     GPIO_OSPEEDR_OSPEEDR7
2320 #define GPIO_OSPEEDER_OSPEEDR7_0   GPIO_OSPEEDR_OSPEEDR7_0
2321 #define GPIO_OSPEEDER_OSPEEDR7_1   GPIO_OSPEEDR_OSPEEDR7_1
2322 #define GPIO_OSPEEDER_OSPEEDR8     GPIO_OSPEEDR_OSPEEDR8
2323 #define GPIO_OSPEEDER_OSPEEDR8_0   GPIO_OSPEEDR_OSPEEDR8_0
2324 #define GPIO_OSPEEDER_OSPEEDR8_1   GPIO_OSPEEDR_OSPEEDR8_1
2325 #define GPIO_OSPEEDER_OSPEEDR9     GPIO_OSPEEDR_OSPEEDR9
2326 #define GPIO_OSPEEDER_OSPEEDR9_0   GPIO_OSPEEDR_OSPEEDR9_0
2327 #define GPIO_OSPEEDER_OSPEEDR9_1   GPIO_OSPEEDR_OSPEEDR9_1
2328 #define GPIO_OSPEEDER_OSPEEDR10    GPIO_OSPEEDR_OSPEEDR10
2329 #define GPIO_OSPEEDER_OSPEEDR10_0  GPIO_OSPEEDR_OSPEEDR10_0
2330 #define GPIO_OSPEEDER_OSPEEDR10_1  GPIO_OSPEEDR_OSPEEDR10_1
2331 #define GPIO_OSPEEDER_OSPEEDR11    GPIO_OSPEEDR_OSPEEDR11
2332 #define GPIO_OSPEEDER_OSPEEDR11_0  GPIO_OSPEEDR_OSPEEDR11_0
2333 #define GPIO_OSPEEDER_OSPEEDR11_1  GPIO_OSPEEDR_OSPEEDR11_1
2334 #define GPIO_OSPEEDER_OSPEEDR12    GPIO_OSPEEDR_OSPEEDR12
2335 #define GPIO_OSPEEDER_OSPEEDR12_0  GPIO_OSPEEDR_OSPEEDR12_0
2336 #define GPIO_OSPEEDER_OSPEEDR12_1  GPIO_OSPEEDR_OSPEEDR12_1
2337 #define GPIO_OSPEEDER_OSPEEDR13    GPIO_OSPEEDR_OSPEEDR13
2338 #define GPIO_OSPEEDER_OSPEEDR13_0  GPIO_OSPEEDR_OSPEEDR13_0
2339 #define GPIO_OSPEEDER_OSPEEDR13_1  GPIO_OSPEEDR_OSPEEDR13_1
2340 #define GPIO_OSPEEDER_OSPEEDR14    GPIO_OSPEEDR_OSPEEDR14
2341 #define GPIO_OSPEEDER_OSPEEDR14_0  GPIO_OSPEEDR_OSPEEDR14_0
2342 #define GPIO_OSPEEDER_OSPEEDR14_1  GPIO_OSPEEDR_OSPEEDR14_1
2343 #define GPIO_OSPEEDER_OSPEEDR15    GPIO_OSPEEDR_OSPEEDR15
2344 #define GPIO_OSPEEDER_OSPEEDR15_0  GPIO_OSPEEDR_OSPEEDR15_0
2345 #define GPIO_OSPEEDER_OSPEEDR15_1  GPIO_OSPEEDR_OSPEEDR15_1
2346
2347 /*******************  Bit definition for GPIO_PUPDR register ******************/
2348 #define GPIO_PUPDR_PUPDR0_Pos           (0U)                                   
2349 #define GPIO_PUPDR_PUPDR0_Msk           (0x3U << GPIO_PUPDR_PUPDR0_Pos)        /*!< 0x00000003 */
2350 #define GPIO_PUPDR_PUPDR0               GPIO_PUPDR_PUPDR0_Msk                  
2351 #define GPIO_PUPDR_PUPDR0_0             (0x1U << GPIO_PUPDR_PUPDR0_Pos)        /*!< 0x00000001 */
2352 #define GPIO_PUPDR_PUPDR0_1             (0x2U << GPIO_PUPDR_PUPDR0_Pos)        /*!< 0x00000002 */
2353 #define GPIO_PUPDR_PUPDR1_Pos           (2U)                                   
2354 #define GPIO_PUPDR_PUPDR1_Msk           (0x3U << GPIO_PUPDR_PUPDR1_Pos)        /*!< 0x0000000C */
2355 #define GPIO_PUPDR_PUPDR1               GPIO_PUPDR_PUPDR1_Msk                  
2356 #define GPIO_PUPDR_PUPDR1_0             (0x1U << GPIO_PUPDR_PUPDR1_Pos)        /*!< 0x00000004 */
2357 #define GPIO_PUPDR_PUPDR1_1             (0x2U << GPIO_PUPDR_PUPDR1_Pos)        /*!< 0x00000008 */
2358 #define GPIO_PUPDR_PUPDR2_Pos           (4U)                                   
2359 #define GPIO_PUPDR_PUPDR2_Msk           (0x3U << GPIO_PUPDR_PUPDR2_Pos)        /*!< 0x00000030 */
2360 #define GPIO_PUPDR_PUPDR2               GPIO_PUPDR_PUPDR2_Msk                  
2361 #define GPIO_PUPDR_PUPDR2_0             (0x1U << GPIO_PUPDR_PUPDR2_Pos)        /*!< 0x00000010 */
2362 #define GPIO_PUPDR_PUPDR2_1             (0x2U << GPIO_PUPDR_PUPDR2_Pos)        /*!< 0x00000020 */
2363 #define GPIO_PUPDR_PUPDR3_Pos           (6U)                                   
2364 #define GPIO_PUPDR_PUPDR3_Msk           (0x3U << GPIO_PUPDR_PUPDR3_Pos)        /*!< 0x000000C0 */
2365 #define GPIO_PUPDR_PUPDR3               GPIO_PUPDR_PUPDR3_Msk                  
2366 #define GPIO_PUPDR_PUPDR3_0             (0x1U << GPIO_PUPDR_PUPDR3_Pos)        /*!< 0x00000040 */
2367 #define GPIO_PUPDR_PUPDR3_1             (0x2U << GPIO_PUPDR_PUPDR3_Pos)        /*!< 0x00000080 */
2368 #define GPIO_PUPDR_PUPDR4_Pos           (8U)                                   
2369 #define GPIO_PUPDR_PUPDR4_Msk           (0x3U << GPIO_PUPDR_PUPDR4_Pos)        /*!< 0x00000300 */
2370 #define GPIO_PUPDR_PUPDR4               GPIO_PUPDR_PUPDR4_Msk                  
2371 #define GPIO_PUPDR_PUPDR4_0             (0x1U << GPIO_PUPDR_PUPDR4_Pos)        /*!< 0x00000100 */
2372 #define GPIO_PUPDR_PUPDR4_1             (0x2U << GPIO_PUPDR_PUPDR4_Pos)        /*!< 0x00000200 */
2373 #define GPIO_PUPDR_PUPDR5_Pos           (10U)                                  
2374 #define GPIO_PUPDR_PUPDR5_Msk           (0x3U << GPIO_PUPDR_PUPDR5_Pos)        /*!< 0x00000C00 */
2375 #define GPIO_PUPDR_PUPDR5               GPIO_PUPDR_PUPDR5_Msk                  
2376 #define GPIO_PUPDR_PUPDR5_0             (0x1U << GPIO_PUPDR_PUPDR5_Pos)        /*!< 0x00000400 */
2377 #define GPIO_PUPDR_PUPDR5_1             (0x2U << GPIO_PUPDR_PUPDR5_Pos)        /*!< 0x00000800 */
2378 #define GPIO_PUPDR_PUPDR6_Pos           (12U)                                  
2379 #define GPIO_PUPDR_PUPDR6_Msk           (0x3U << GPIO_PUPDR_PUPDR6_Pos)        /*!< 0x00003000 */
2380 #define GPIO_PUPDR_PUPDR6               GPIO_PUPDR_PUPDR6_Msk                  
2381 #define GPIO_PUPDR_PUPDR6_0             (0x1U << GPIO_PUPDR_PUPDR6_Pos)        /*!< 0x00001000 */
2382 #define GPIO_PUPDR_PUPDR6_1             (0x2U << GPIO_PUPDR_PUPDR6_Pos)        /*!< 0x00002000 */
2383 #define GPIO_PUPDR_PUPDR7_Pos           (14U)                                  
2384 #define GPIO_PUPDR_PUPDR7_Msk           (0x3U << GPIO_PUPDR_PUPDR7_Pos)        /*!< 0x0000C000 */
2385 #define GPIO_PUPDR_PUPDR7               GPIO_PUPDR_PUPDR7_Msk                  
2386 #define GPIO_PUPDR_PUPDR7_0             (0x1U << GPIO_PUPDR_PUPDR7_Pos)        /*!< 0x00004000 */
2387 #define GPIO_PUPDR_PUPDR7_1             (0x2U << GPIO_PUPDR_PUPDR7_Pos)        /*!< 0x00008000 */
2388 #define GPIO_PUPDR_PUPDR8_Pos           (16U)                                  
2389 #define GPIO_PUPDR_PUPDR8_Msk           (0x3U << GPIO_PUPDR_PUPDR8_Pos)        /*!< 0x00030000 */
2390 #define GPIO_PUPDR_PUPDR8               GPIO_PUPDR_PUPDR8_Msk                  
2391 #define GPIO_PUPDR_PUPDR8_0             (0x1U << GPIO_PUPDR_PUPDR8_Pos)        /*!< 0x00010000 */
2392 #define GPIO_PUPDR_PUPDR8_1             (0x2U << GPIO_PUPDR_PUPDR8_Pos)        /*!< 0x00020000 */
2393 #define GPIO_PUPDR_PUPDR9_Pos           (18U)                                  
2394 #define GPIO_PUPDR_PUPDR9_Msk           (0x3U << GPIO_PUPDR_PUPDR9_Pos)        /*!< 0x000C0000 */
2395 #define GPIO_PUPDR_PUPDR9               GPIO_PUPDR_PUPDR9_Msk                  
2396 #define GPIO_PUPDR_PUPDR9_0             (0x1U << GPIO_PUPDR_PUPDR9_Pos)        /*!< 0x00040000 */
2397 #define GPIO_PUPDR_PUPDR9_1             (0x2U << GPIO_PUPDR_PUPDR9_Pos)        /*!< 0x00080000 */
2398 #define GPIO_PUPDR_PUPDR10_Pos          (20U)                                  
2399 #define GPIO_PUPDR_PUPDR10_Msk          (0x3U << GPIO_PUPDR_PUPDR10_Pos)       /*!< 0x00300000 */
2400 #define GPIO_PUPDR_PUPDR10              GPIO_PUPDR_PUPDR10_Msk                 
2401 #define GPIO_PUPDR_PUPDR10_0            (0x1U << GPIO_PUPDR_PUPDR10_Pos)       /*!< 0x00100000 */
2402 #define GPIO_PUPDR_PUPDR10_1            (0x2U << GPIO_PUPDR_PUPDR10_Pos)       /*!< 0x00200000 */
2403 #define GPIO_PUPDR_PUPDR11_Pos          (22U)                                  
2404 #define GPIO_PUPDR_PUPDR11_Msk          (0x3U << GPIO_PUPDR_PUPDR11_Pos)       /*!< 0x00C00000 */
2405 #define GPIO_PUPDR_PUPDR11              GPIO_PUPDR_PUPDR11_Msk                 
2406 #define GPIO_PUPDR_PUPDR11_0            (0x1U << GPIO_PUPDR_PUPDR11_Pos)       /*!< 0x00400000 */
2407 #define GPIO_PUPDR_PUPDR11_1            (0x2U << GPIO_PUPDR_PUPDR11_Pos)       /*!< 0x00800000 */
2408 #define GPIO_PUPDR_PUPDR12_Pos          (24U)                                  
2409 #define GPIO_PUPDR_PUPDR12_Msk          (0x3U << GPIO_PUPDR_PUPDR12_Pos)       /*!< 0x03000000 */
2410 #define GPIO_PUPDR_PUPDR12              GPIO_PUPDR_PUPDR12_Msk                 
2411 #define GPIO_PUPDR_PUPDR12_0            (0x1U << GPIO_PUPDR_PUPDR12_Pos)       /*!< 0x01000000 */
2412 #define GPIO_PUPDR_PUPDR12_1            (0x2U << GPIO_PUPDR_PUPDR12_Pos)       /*!< 0x02000000 */
2413 #define GPIO_PUPDR_PUPDR13_Pos          (26U)                                  
2414 #define GPIO_PUPDR_PUPDR13_Msk          (0x3U << GPIO_PUPDR_PUPDR13_Pos)       /*!< 0x0C000000 */
2415 #define GPIO_PUPDR_PUPDR13              GPIO_PUPDR_PUPDR13_Msk                 
2416 #define GPIO_PUPDR_PUPDR13_0            (0x1U << GPIO_PUPDR_PUPDR13_Pos)       /*!< 0x04000000 */
2417 #define GPIO_PUPDR_PUPDR13_1            (0x2U << GPIO_PUPDR_PUPDR13_Pos)       /*!< 0x08000000 */
2418 #define GPIO_PUPDR_PUPDR14_Pos          (28U)                                  
2419 #define GPIO_PUPDR_PUPDR14_Msk          (0x3U << GPIO_PUPDR_PUPDR14_Pos)       /*!< 0x30000000 */
2420 #define GPIO_PUPDR_PUPDR14              GPIO_PUPDR_PUPDR14_Msk                 
2421 #define GPIO_PUPDR_PUPDR14_0            (0x1U << GPIO_PUPDR_PUPDR14_Pos)       /*!< 0x10000000 */
2422 #define GPIO_PUPDR_PUPDR14_1            (0x2U << GPIO_PUPDR_PUPDR14_Pos)       /*!< 0x20000000 */
2423 #define GPIO_PUPDR_PUPDR15_Pos          (30U)                                  
2424 #define GPIO_PUPDR_PUPDR15_Msk          (0x3U << GPIO_PUPDR_PUPDR15_Pos)       /*!< 0xC0000000 */
2425 #define GPIO_PUPDR_PUPDR15              GPIO_PUPDR_PUPDR15_Msk                 
2426 #define GPIO_PUPDR_PUPDR15_0            (0x1U << GPIO_PUPDR_PUPDR15_Pos)       /*!< 0x40000000 */
2427 #define GPIO_PUPDR_PUPDR15_1            (0x2U << GPIO_PUPDR_PUPDR15_Pos)       /*!< 0x80000000 */
2428
2429 /*******************  Bit definition for GPIO_IDR register  *******************/
2430 #define GPIO_IDR_0                      (0x00000001U)                          
2431 #define GPIO_IDR_1                      (0x00000002U)                          
2432 #define GPIO_IDR_2                      (0x00000004U)                          
2433 #define GPIO_IDR_3                      (0x00000008U)                          
2434 #define GPIO_IDR_4                      (0x00000010U)                          
2435 #define GPIO_IDR_5                      (0x00000020U)                          
2436 #define GPIO_IDR_6                      (0x00000040U)                          
2437 #define GPIO_IDR_7                      (0x00000080U)                          
2438 #define GPIO_IDR_8                      (0x00000100U)                          
2439 #define GPIO_IDR_9                      (0x00000200U)                          
2440 #define GPIO_IDR_10                     (0x00000400U)                          
2441 #define GPIO_IDR_11                     (0x00000800U)                          
2442 #define GPIO_IDR_12                     (0x00001000U)                          
2443 #define GPIO_IDR_13                     (0x00002000U)                          
2444 #define GPIO_IDR_14                     (0x00004000U)                          
2445 #define GPIO_IDR_15                     (0x00008000U)                          
2446
2447 /******************  Bit definition for GPIO_ODR register  ********************/
2448 #define GPIO_ODR_0                      (0x00000001U)                          
2449 #define GPIO_ODR_1                      (0x00000002U)                          
2450 #define GPIO_ODR_2                      (0x00000004U)                          
2451 #define GPIO_ODR_3                      (0x00000008U)                          
2452 #define GPIO_ODR_4                      (0x00000010U)                          
2453 #define GPIO_ODR_5                      (0x00000020U)                          
2454 #define GPIO_ODR_6                      (0x00000040U)                          
2455 #define GPIO_ODR_7                      (0x00000080U)                          
2456 #define GPIO_ODR_8                      (0x00000100U)                          
2457 #define GPIO_ODR_9                      (0x00000200U)                          
2458 #define GPIO_ODR_10                     (0x00000400U)                          
2459 #define GPIO_ODR_11                     (0x00000800U)                          
2460 #define GPIO_ODR_12                     (0x00001000U)                          
2461 #define GPIO_ODR_13                     (0x00002000U)                          
2462 #define GPIO_ODR_14                     (0x00004000U)                          
2463 #define GPIO_ODR_15                     (0x00008000U)                          
2464
2465 /****************** Bit definition for GPIO_BSRR register  ********************/
2466 #define GPIO_BSRR_BS_0                  (0x00000001U)                          
2467 #define GPIO_BSRR_BS_1                  (0x00000002U)                          
2468 #define GPIO_BSRR_BS_2                  (0x00000004U)                          
2469 #define GPIO_BSRR_BS_3                  (0x00000008U)                          
2470 #define GPIO_BSRR_BS_4                  (0x00000010U)                          
2471 #define GPIO_BSRR_BS_5                  (0x00000020U)                          
2472 #define GPIO_BSRR_BS_6                  (0x00000040U)                          
2473 #define GPIO_BSRR_BS_7                  (0x00000080U)                          
2474 #define GPIO_BSRR_BS_8                  (0x00000100U)                          
2475 #define GPIO_BSRR_BS_9                  (0x00000200U)                          
2476 #define GPIO_BSRR_BS_10                 (0x00000400U)                          
2477 #define GPIO_BSRR_BS_11                 (0x00000800U)                          
2478 #define GPIO_BSRR_BS_12                 (0x00001000U)                          
2479 #define GPIO_BSRR_BS_13                 (0x00002000U)                          
2480 #define GPIO_BSRR_BS_14                 (0x00004000U)                          
2481 #define GPIO_BSRR_BS_15                 (0x00008000U)                          
2482 #define GPIO_BSRR_BR_0                  (0x00010000U)                          
2483 #define GPIO_BSRR_BR_1                  (0x00020000U)                          
2484 #define GPIO_BSRR_BR_2                  (0x00040000U)                          
2485 #define GPIO_BSRR_BR_3                  (0x00080000U)                          
2486 #define GPIO_BSRR_BR_4                  (0x00100000U)                          
2487 #define GPIO_BSRR_BR_5                  (0x00200000U)                          
2488 #define GPIO_BSRR_BR_6                  (0x00400000U)                          
2489 #define GPIO_BSRR_BR_7                  (0x00800000U)                          
2490 #define GPIO_BSRR_BR_8                  (0x01000000U)                          
2491 #define GPIO_BSRR_BR_9                  (0x02000000U)                          
2492 #define GPIO_BSRR_BR_10                 (0x04000000U)                          
2493 #define GPIO_BSRR_BR_11                 (0x08000000U)                          
2494 #define GPIO_BSRR_BR_12                 (0x10000000U)                          
2495 #define GPIO_BSRR_BR_13                 (0x20000000U)                          
2496 #define GPIO_BSRR_BR_14                 (0x40000000U)                          
2497 #define GPIO_BSRR_BR_15                 (0x80000000U)                          
2498
2499 /****************** Bit definition for GPIO_LCKR register  ********************/
2500 #define GPIO_LCKR_LCK0_Pos              (0U)                                   
2501 #define GPIO_LCKR_LCK0_Msk              (0x1U << GPIO_LCKR_LCK0_Pos)           /*!< 0x00000001 */
2502 #define GPIO_LCKR_LCK0                  GPIO_LCKR_LCK0_Msk                     
2503 #define GPIO_LCKR_LCK1_Pos              (1U)                                   
2504 #define GPIO_LCKR_LCK1_Msk              (0x1U << GPIO_LCKR_LCK1_Pos)           /*!< 0x00000002 */
2505 #define GPIO_LCKR_LCK1                  GPIO_LCKR_LCK1_Msk                     
2506 #define GPIO_LCKR_LCK2_Pos              (2U)                                   
2507 #define GPIO_LCKR_LCK2_Msk              (0x1U << GPIO_LCKR_LCK2_Pos)           /*!< 0x00000004 */
2508 #define GPIO_LCKR_LCK2                  GPIO_LCKR_LCK2_Msk                     
2509 #define GPIO_LCKR_LCK3_Pos              (3U)                                   
2510 #define GPIO_LCKR_LCK3_Msk              (0x1U << GPIO_LCKR_LCK3_Pos)           /*!< 0x00000008 */
2511 #define GPIO_LCKR_LCK3                  GPIO_LCKR_LCK3_Msk                     
2512 #define GPIO_LCKR_LCK4_Pos              (4U)                                   
2513 #define GPIO_LCKR_LCK4_Msk              (0x1U << GPIO_LCKR_LCK4_Pos)           /*!< 0x00000010 */
2514 #define GPIO_LCKR_LCK4                  GPIO_LCKR_LCK4_Msk                     
2515 #define GPIO_LCKR_LCK5_Pos              (5U)                                   
2516 #define GPIO_LCKR_LCK5_Msk              (0x1U << GPIO_LCKR_LCK5_Pos)           /*!< 0x00000020 */
2517 #define GPIO_LCKR_LCK5                  GPIO_LCKR_LCK5_Msk                     
2518 #define GPIO_LCKR_LCK6_Pos              (6U)                                   
2519 #define GPIO_LCKR_LCK6_Msk              (0x1U << GPIO_LCKR_LCK6_Pos)           /*!< 0x00000040 */
2520 #define GPIO_LCKR_LCK6                  GPIO_LCKR_LCK6_Msk                     
2521 #define GPIO_LCKR_LCK7_Pos              (7U)                                   
2522 #define GPIO_LCKR_LCK7_Msk              (0x1U << GPIO_LCKR_LCK7_Pos)           /*!< 0x00000080 */
2523 #define GPIO_LCKR_LCK7                  GPIO_LCKR_LCK7_Msk                     
2524 #define GPIO_LCKR_LCK8_Pos              (8U)                                   
2525 #define GPIO_LCKR_LCK8_Msk              (0x1U << GPIO_LCKR_LCK8_Pos)           /*!< 0x00000100 */
2526 #define GPIO_LCKR_LCK8                  GPIO_LCKR_LCK8_Msk                     
2527 #define GPIO_LCKR_LCK9_Pos              (9U)                                   
2528 #define GPIO_LCKR_LCK9_Msk              (0x1U << GPIO_LCKR_LCK9_Pos)           /*!< 0x00000200 */
2529 #define GPIO_LCKR_LCK9                  GPIO_LCKR_LCK9_Msk                     
2530 #define GPIO_LCKR_LCK10_Pos             (10U)                                  
2531 #define GPIO_LCKR_LCK10_Msk             (0x1U << GPIO_LCKR_LCK10_Pos)          /*!< 0x00000400 */
2532 #define GPIO_LCKR_LCK10                 GPIO_LCKR_LCK10_Msk                    
2533 #define GPIO_LCKR_LCK11_Pos             (11U)                                  
2534 #define GPIO_LCKR_LCK11_Msk             (0x1U << GPIO_LCKR_LCK11_Pos)          /*!< 0x00000800 */
2535 #define GPIO_LCKR_LCK11                 GPIO_LCKR_LCK11_Msk                    
2536 #define GPIO_LCKR_LCK12_Pos             (12U)                                  
2537 #define GPIO_LCKR_LCK12_Msk             (0x1U << GPIO_LCKR_LCK12_Pos)          /*!< 0x00001000 */
2538 #define GPIO_LCKR_LCK12                 GPIO_LCKR_LCK12_Msk                    
2539 #define GPIO_LCKR_LCK13_Pos             (13U)                                  
2540 #define GPIO_LCKR_LCK13_Msk             (0x1U << GPIO_LCKR_LCK13_Pos)          /*!< 0x00002000 */
2541 #define GPIO_LCKR_LCK13                 GPIO_LCKR_LCK13_Msk                    
2542 #define GPIO_LCKR_LCK14_Pos             (14U)                                  
2543 #define GPIO_LCKR_LCK14_Msk             (0x1U << GPIO_LCKR_LCK14_Pos)          /*!< 0x00004000 */
2544 #define GPIO_LCKR_LCK14                 GPIO_LCKR_LCK14_Msk                    
2545 #define GPIO_LCKR_LCK15_Pos             (15U)                                  
2546 #define GPIO_LCKR_LCK15_Msk             (0x1U << GPIO_LCKR_LCK15_Pos)          /*!< 0x00008000 */
2547 #define GPIO_LCKR_LCK15                 GPIO_LCKR_LCK15_Msk                    
2548 #define GPIO_LCKR_LCKK_Pos              (16U)                                  
2549 #define GPIO_LCKR_LCKK_Msk              (0x1U << GPIO_LCKR_LCKK_Pos)           /*!< 0x00010000 */
2550 #define GPIO_LCKR_LCKK                  GPIO_LCKR_LCKK_Msk                     
2551
2552 /****************** Bit definition for GPIO_AFRL register  ********************/
2553 #define GPIO_AFRL_AFSEL0_Pos            (0U)                                   
2554 #define GPIO_AFRL_AFSEL0_Msk            (0xFU << GPIO_AFRL_AFSEL0_Pos)         /*!< 0x0000000F */
2555 #define GPIO_AFRL_AFSEL0                GPIO_AFRL_AFSEL0_Msk                    
2556 #define GPIO_AFRL_AFSEL1_Pos            (4U)                                   
2557 #define GPIO_AFRL_AFSEL1_Msk            (0xFU << GPIO_AFRL_AFSEL1_Pos)         /*!< 0x000000F0 */
2558 #define GPIO_AFRL_AFSEL1                GPIO_AFRL_AFSEL1_Msk                    
2559 #define GPIO_AFRL_AFSEL2_Pos            (8U)                                   
2560 #define GPIO_AFRL_AFSEL2_Msk            (0xFU << GPIO_AFRL_AFSEL2_Pos)         /*!< 0x00000F00 */
2561 #define GPIO_AFRL_AFSEL2                GPIO_AFRL_AFSEL2_Msk                    
2562 #define GPIO_AFRL_AFSEL3_Pos            (12U)                                  
2563 #define GPIO_AFRL_AFSEL3_Msk            (0xFU << GPIO_AFRL_AFSEL3_Pos)         /*!< 0x0000F000 */
2564 #define GPIO_AFRL_AFSEL3                GPIO_AFRL_AFSEL3_Msk                    
2565 #define GPIO_AFRL_AFSEL4_Pos            (16U)                                  
2566 #define GPIO_AFRL_AFSEL4_Msk            (0xFU << GPIO_AFRL_AFSEL4_Pos)         /*!< 0x000F0000 */
2567 #define GPIO_AFRL_AFSEL4                GPIO_AFRL_AFSEL4_Msk                    
2568 #define GPIO_AFRL_AFSEL5_Pos            (20U)                                  
2569 #define GPIO_AFRL_AFSEL5_Msk            (0xFU << GPIO_AFRL_AFSEL5_Pos)         /*!< 0x00F00000 */
2570 #define GPIO_AFRL_AFSEL5                GPIO_AFRL_AFSEL5_Msk                    
2571 #define GPIO_AFRL_AFSEL6_Pos            (24U)                                  
2572 #define GPIO_AFRL_AFSEL6_Msk            (0xFU << GPIO_AFRL_AFSEL6_Pos)         /*!< 0x0F000000 */
2573 #define GPIO_AFRL_AFSEL6                GPIO_AFRL_AFSEL6_Msk                    
2574 #define GPIO_AFRL_AFSEL7_Pos            (28U)                                  
2575 #define GPIO_AFRL_AFSEL7_Msk            (0xFU << GPIO_AFRL_AFSEL7_Pos)         /*!< 0xF0000000 */
2576 #define GPIO_AFRL_AFSEL7                GPIO_AFRL_AFSEL7_Msk  
2577
2578 /* Legacy aliases */                  
2579 #define GPIO_AFRL_AFRL0_Pos             GPIO_AFRL_AFSEL0_Pos                                  
2580 #define GPIO_AFRL_AFRL0_Msk             GPIO_AFRL_AFSEL0_Msk
2581 #define GPIO_AFRL_AFRL0                 GPIO_AFRL_AFSEL0
2582 #define GPIO_AFRL_AFRL1_Pos             GPIO_AFRL_AFSEL1_Pos
2583 #define GPIO_AFRL_AFRL1_Msk             GPIO_AFRL_AFSEL1_Msk
2584 #define GPIO_AFRL_AFRL1                 GPIO_AFRL_AFSEL1
2585 #define GPIO_AFRL_AFRL2_Pos             GPIO_AFRL_AFSEL2_Pos
2586 #define GPIO_AFRL_AFRL2_Msk             GPIO_AFRL_AFSEL2_Msk
2587 #define GPIO_AFRL_AFRL2                 GPIO_AFRL_AFSEL2
2588 #define GPIO_AFRL_AFRL3_Pos             GPIO_AFRL_AFSEL3_Pos
2589 #define GPIO_AFRL_AFRL3_Msk             GPIO_AFRL_AFSEL3_Msk
2590 #define GPIO_AFRL_AFRL3                 GPIO_AFRL_AFSEL3
2591 #define GPIO_AFRL_AFRL4_Pos             GPIO_AFRL_AFSEL4_Pos
2592 #define GPIO_AFRL_AFRL4_Msk             GPIO_AFRL_AFSEL4_Msk
2593 #define GPIO_AFRL_AFRL4                 GPIO_AFRL_AFSEL4
2594 #define GPIO_AFRL_AFRL5_Pos             GPIO_AFRL_AFSEL5_Pos
2595 #define GPIO_AFRL_AFRL5_Msk             GPIO_AFRL_AFSEL5_Msk
2596 #define GPIO_AFRL_AFRL5                 GPIO_AFRL_AFSEL5
2597 #define GPIO_AFRL_AFRL6_Pos             GPIO_AFRL_AFSEL6_Pos
2598 #define GPIO_AFRL_AFRL6_Msk             GPIO_AFRL_AFSEL6_Msk
2599 #define GPIO_AFRL_AFRL6                 GPIO_AFRL_AFSEL6
2600 #define GPIO_AFRL_AFRL7_Pos             GPIO_AFRL_AFSEL7_Pos
2601 #define GPIO_AFRL_AFRL7_Msk             GPIO_AFRL_AFSEL7_Msk
2602 #define GPIO_AFRL_AFRL7                 GPIO_AFRL_AFSEL7
2603  
2604 /****************** Bit definition for GPIO_AFRH register  ********************/
2605 #define GPIO_AFRH_AFSEL8_Pos            (0U)                                   
2606 #define GPIO_AFRH_AFSEL8_Msk            (0xFU << GPIO_AFRH_AFSEL8_Pos)         /*!< 0x0000000F */
2607 #define GPIO_AFRH_AFSEL8                GPIO_AFRH_AFSEL8_Msk                    
2608 #define GPIO_AFRH_AFSEL9_Pos            (4U)                                   
2609 #define GPIO_AFRH_AFSEL9_Msk            (0xFU << GPIO_AFRH_AFSEL9_Pos)         /*!< 0x000000F0 */
2610 #define GPIO_AFRH_AFSEL9                GPIO_AFRH_AFSEL9_Msk                    
2611 #define GPIO_AFRH_AFSEL10_Pos           (8U)                                   
2612 #define GPIO_AFRH_AFSEL10_Msk           (0xFU << GPIO_AFRH_AFSEL10_Pos)        /*!< 0x00000F00 */
2613 #define GPIO_AFRH_AFSEL10               GPIO_AFRH_AFSEL10_Msk                    
2614 #define GPIO_AFRH_AFSEL11_Pos           (12U)                                  
2615 #define GPIO_AFRH_AFSEL11_Msk           (0xFU << GPIO_AFRH_AFSEL11_Pos)        /*!< 0x0000F000 */
2616 #define GPIO_AFRH_AFSEL11               GPIO_AFRH_AFSEL11_Msk                    
2617 #define GPIO_AFRH_AFSEL12_Pos           (16U)                                  
2618 #define GPIO_AFRH_AFSEL12_Msk           (0xFU << GPIO_AFRH_AFSEL12_Pos)        /*!< 0x000F0000 */
2619 #define GPIO_AFRH_AFSEL12               GPIO_AFRH_AFSEL12_Msk                    
2620 #define GPIO_AFRH_AFSEL13_Pos           (20U)                                  
2621 #define GPIO_AFRH_AFSEL13_Msk           (0xFU << GPIO_AFRH_AFSEL13_Pos)        /*!< 0x00F00000 */
2622 #define GPIO_AFRH_AFSEL13               GPIO_AFRH_AFSEL13_Msk                    
2623 #define GPIO_AFRH_AFSEL14_Pos           (24U)                                  
2624 #define GPIO_AFRH_AFSEL14_Msk           (0xFU << GPIO_AFRH_AFSEL14_Pos)        /*!< 0x0F000000 */
2625 #define GPIO_AFRH_AFSEL14               GPIO_AFRH_AFSEL14_Msk                    
2626 #define GPIO_AFRH_AFSEL15_Pos           (28U)                                  
2627 #define GPIO_AFRH_AFSEL15_Msk           (0xFU << GPIO_AFRH_AFSEL15_Pos)        /*!< 0xF0000000 */
2628 #define GPIO_AFRH_AFSEL15               GPIO_AFRH_AFSEL15_Msk                    
2629
2630 /* Legacy aliases */                  
2631 #define GPIO_AFRH_AFRH0_Pos             GPIO_AFRH_AFSEL8_Pos
2632 #define GPIO_AFRH_AFRH0_Msk             GPIO_AFRH_AFSEL8_Msk
2633 #define GPIO_AFRH_AFRH0                 GPIO_AFRH_AFSEL8
2634 #define GPIO_AFRH_AFRH1_Pos             GPIO_AFRH_AFSEL9_Pos
2635 #define GPIO_AFRH_AFRH1_Msk             GPIO_AFRH_AFSEL9_Msk
2636 #define GPIO_AFRH_AFRH1                 GPIO_AFRH_AFSEL9
2637 #define GPIO_AFRH_AFRH2_Pos             GPIO_AFRH_AFSEL10_Pos
2638 #define GPIO_AFRH_AFRH2_Msk             GPIO_AFRH_AFSEL10_Msk
2639 #define GPIO_AFRH_AFRH2                 GPIO_AFRH_AFSEL10
2640 #define GPIO_AFRH_AFRH3_Pos             GPIO_AFRH_AFSEL11_Pos
2641 #define GPIO_AFRH_AFRH3_Msk             GPIO_AFRH_AFSEL11_Msk
2642 #define GPIO_AFRH_AFRH3                 GPIO_AFRH_AFSEL11
2643 #define GPIO_AFRH_AFRH4_Pos             GPIO_AFRH_AFSEL12_Pos
2644 #define GPIO_AFRH_AFRH4_Msk             GPIO_AFRH_AFSEL12_Msk
2645 #define GPIO_AFRH_AFRH4                 GPIO_AFRH_AFSEL12
2646 #define GPIO_AFRH_AFRH5_Pos             GPIO_AFRH_AFSEL13_Pos
2647 #define GPIO_AFRH_AFRH5_Msk             GPIO_AFRH_AFSEL13_Msk
2648 #define GPIO_AFRH_AFRH5                 GPIO_AFRH_AFSEL13
2649 #define GPIO_AFRH_AFRH6_Pos             GPIO_AFRH_AFSEL14_Pos
2650 #define GPIO_AFRH_AFRH6_Msk             GPIO_AFRH_AFSEL14_Msk
2651 #define GPIO_AFRH_AFRH6                 GPIO_AFRH_AFSEL14
2652 #define GPIO_AFRH_AFRH7_Pos             GPIO_AFRH_AFSEL15_Pos
2653 #define GPIO_AFRH_AFRH7_Msk             GPIO_AFRH_AFSEL15_Msk
2654 #define GPIO_AFRH_AFRH7                 GPIO_AFRH_AFSEL15
2655
2656 /****************** Bit definition for GPIO_BRR register  *********************/
2657 #define GPIO_BRR_BR_0                   (0x00000001U)                          
2658 #define GPIO_BRR_BR_1                   (0x00000002U)                          
2659 #define GPIO_BRR_BR_2                   (0x00000004U)                          
2660 #define GPIO_BRR_BR_3                   (0x00000008U)                          
2661 #define GPIO_BRR_BR_4                   (0x00000010U)                          
2662 #define GPIO_BRR_BR_5                   (0x00000020U)                          
2663 #define GPIO_BRR_BR_6                   (0x00000040U)                          
2664 #define GPIO_BRR_BR_7                   (0x00000080U)                          
2665 #define GPIO_BRR_BR_8                   (0x00000100U)                          
2666 #define GPIO_BRR_BR_9                   (0x00000200U)                          
2667 #define GPIO_BRR_BR_10                  (0x00000400U)                          
2668 #define GPIO_BRR_BR_11                  (0x00000800U)                          
2669 #define GPIO_BRR_BR_12                  (0x00001000U)                          
2670 #define GPIO_BRR_BR_13                  (0x00002000U)                          
2671 #define GPIO_BRR_BR_14                  (0x00004000U)                          
2672 #define GPIO_BRR_BR_15                  (0x00008000U)                          
2673
2674 /******************************************************************************/
2675 /*                                                                            */
2676 /*                   Inter-integrated Circuit Interface (I2C)                 */
2677 /*                                                                            */
2678 /******************************************************************************/
2679
2680 /*******************  Bit definition for I2C_CR1 register  *******************/
2681 #define I2C_CR1_PE_Pos               (0U)                                      
2682 #define I2C_CR1_PE_Msk               (0x1U << I2C_CR1_PE_Pos)                  /*!< 0x00000001 */
2683 #define I2C_CR1_PE                   I2C_CR1_PE_Msk                            /*!< Peripheral enable */
2684 #define I2C_CR1_TXIE_Pos             (1U)                                      
2685 #define I2C_CR1_TXIE_Msk             (0x1U << I2C_CR1_TXIE_Pos)                /*!< 0x00000002 */
2686 #define I2C_CR1_TXIE                 I2C_CR1_TXIE_Msk                          /*!< TX interrupt enable */
2687 #define I2C_CR1_RXIE_Pos             (2U)                                      
2688 #define I2C_CR1_RXIE_Msk             (0x1U << I2C_CR1_RXIE_Pos)                /*!< 0x00000004 */
2689 #define I2C_CR1_RXIE                 I2C_CR1_RXIE_Msk                          /*!< RX interrupt enable */
2690 #define I2C_CR1_ADDRIE_Pos           (3U)                                      
2691 #define I2C_CR1_ADDRIE_Msk           (0x1U << I2C_CR1_ADDRIE_Pos)              /*!< 0x00000008 */
2692 #define I2C_CR1_ADDRIE               I2C_CR1_ADDRIE_Msk                        /*!< Address match interrupt enable */
2693 #define I2C_CR1_NACKIE_Pos           (4U)                                      
2694 #define I2C_CR1_NACKIE_Msk           (0x1U << I2C_CR1_NACKIE_Pos)              /*!< 0x00000010 */
2695 #define I2C_CR1_NACKIE               I2C_CR1_NACKIE_Msk                        /*!< NACK received interrupt enable */
2696 #define I2C_CR1_STOPIE_Pos           (5U)                                      
2697 #define I2C_CR1_STOPIE_Msk           (0x1U << I2C_CR1_STOPIE_Pos)              /*!< 0x00000020 */
2698 #define I2C_CR1_STOPIE               I2C_CR1_STOPIE_Msk                        /*!< STOP detection interrupt enable */
2699 #define I2C_CR1_TCIE_Pos             (6U)                                      
2700 #define I2C_CR1_TCIE_Msk             (0x1U << I2C_CR1_TCIE_Pos)                /*!< 0x00000040 */
2701 #define I2C_CR1_TCIE                 I2C_CR1_TCIE_Msk                          /*!< Transfer complete interrupt enable */
2702 #define I2C_CR1_ERRIE_Pos            (7U)                                      
2703 #define I2C_CR1_ERRIE_Msk            (0x1U << I2C_CR1_ERRIE_Pos)               /*!< 0x00000080 */
2704 #define I2C_CR1_ERRIE                I2C_CR1_ERRIE_Msk                         /*!< Errors interrupt enable */
2705 #define I2C_CR1_DNF_Pos              (8U)                                      
2706 #define I2C_CR1_DNF_Msk              (0xFU << I2C_CR1_DNF_Pos)                 /*!< 0x00000F00 */
2707 #define I2C_CR1_DNF                  I2C_CR1_DNF_Msk                           /*!< Digital noise filter */
2708 #define I2C_CR1_ANFOFF_Pos           (12U)                                     
2709 #define I2C_CR1_ANFOFF_Msk           (0x1U << I2C_CR1_ANFOFF_Pos)              /*!< 0x00001000 */
2710 #define I2C_CR1_ANFOFF               I2C_CR1_ANFOFF_Msk                        /*!< Analog noise filter OFF */
2711 #define I2C_CR1_SWRST_Pos            (13U)                                     
2712 #define I2C_CR1_SWRST_Msk            (0x1U << I2C_CR1_SWRST_Pos)               /*!< 0x00002000 */
2713 #define I2C_CR1_SWRST                I2C_CR1_SWRST_Msk                         /*!< Software reset */
2714 #define I2C_CR1_TXDMAEN_Pos          (14U)                                     
2715 #define I2C_CR1_TXDMAEN_Msk          (0x1U << I2C_CR1_TXDMAEN_Pos)             /*!< 0x00004000 */
2716 #define I2C_CR1_TXDMAEN              I2C_CR1_TXDMAEN_Msk                       /*!< DMA transmission requests enable */
2717 #define I2C_CR1_RXDMAEN_Pos          (15U)                                     
2718 #define I2C_CR1_RXDMAEN_Msk          (0x1U << I2C_CR1_RXDMAEN_Pos)             /*!< 0x00008000 */
2719 #define I2C_CR1_RXDMAEN              I2C_CR1_RXDMAEN_Msk                       /*!< DMA reception requests enable */
2720 #define I2C_CR1_SBC_Pos              (16U)                                     
2721 #define I2C_CR1_SBC_Msk              (0x1U << I2C_CR1_SBC_Pos)                 /*!< 0x00010000 */
2722 #define I2C_CR1_SBC                  I2C_CR1_SBC_Msk                           /*!< Slave byte control */
2723 #define I2C_CR1_NOSTRETCH_Pos        (17U)                                     
2724 #define I2C_CR1_NOSTRETCH_Msk        (0x1U << I2C_CR1_NOSTRETCH_Pos)           /*!< 0x00020000 */
2725 #define I2C_CR1_NOSTRETCH            I2C_CR1_NOSTRETCH_Msk                     /*!< Clock stretching disable */
2726 #define I2C_CR1_GCEN_Pos             (19U)                                     
2727 #define I2C_CR1_GCEN_Msk             (0x1U << I2C_CR1_GCEN_Pos)                /*!< 0x00080000 */
2728 #define I2C_CR1_GCEN                 I2C_CR1_GCEN_Msk                          /*!< General call enable */
2729 #define I2C_CR1_SMBHEN_Pos           (20U)                                     
2730 #define I2C_CR1_SMBHEN_Msk           (0x1U << I2C_CR1_SMBHEN_Pos)              /*!< 0x00100000 */
2731 #define I2C_CR1_SMBHEN               I2C_CR1_SMBHEN_Msk                        /*!< SMBus host address enable */
2732 #define I2C_CR1_SMBDEN_Pos           (21U)                                     
2733 #define I2C_CR1_SMBDEN_Msk           (0x1U << I2C_CR1_SMBDEN_Pos)              /*!< 0x00200000 */
2734 #define I2C_CR1_SMBDEN               I2C_CR1_SMBDEN_Msk                        /*!< SMBus device default address enable */
2735 #define I2C_CR1_ALERTEN_Pos          (22U)                                     
2736 #define I2C_CR1_ALERTEN_Msk          (0x1U << I2C_CR1_ALERTEN_Pos)             /*!< 0x00400000 */
2737 #define I2C_CR1_ALERTEN              I2C_CR1_ALERTEN_Msk                       /*!< SMBus alert enable */
2738 #define I2C_CR1_PECEN_Pos            (23U)                                     
2739 #define I2C_CR1_PECEN_Msk            (0x1U << I2C_CR1_PECEN_Pos)               /*!< 0x00800000 */
2740 #define I2C_CR1_PECEN                I2C_CR1_PECEN_Msk                         /*!< PEC enable */
2741
2742 /******************  Bit definition for I2C_CR2 register  ********************/
2743 #define I2C_CR2_SADD_Pos             (0U)                                      
2744 #define I2C_CR2_SADD_Msk             (0x3FFU << I2C_CR2_SADD_Pos)              /*!< 0x000003FF */
2745 #define I2C_CR2_SADD                 I2C_CR2_SADD_Msk                          /*!< Slave address (master mode) */
2746 #define I2C_CR2_RD_WRN_Pos           (10U)                                     
2747 #define I2C_CR2_RD_WRN_Msk           (0x1U << I2C_CR2_RD_WRN_Pos)              /*!< 0x00000400 */
2748 #define I2C_CR2_RD_WRN               I2C_CR2_RD_WRN_Msk                        /*!< Transfer direction (master mode) */
2749 #define I2C_CR2_ADD10_Pos            (11U)                                     
2750 #define I2C_CR2_ADD10_Msk            (0x1U << I2C_CR2_ADD10_Pos)               /*!< 0x00000800 */
2751 #define I2C_CR2_ADD10                I2C_CR2_ADD10_Msk                         /*!< 10-bit addressing mode (master mode) */
2752 #define I2C_CR2_HEAD10R_Pos          (12U)                                     
2753 #define I2C_CR2_HEAD10R_Msk          (0x1U << I2C_CR2_HEAD10R_Pos)             /*!< 0x00001000 */
2754 #define I2C_CR2_HEAD10R              I2C_CR2_HEAD10R_Msk                       /*!< 10-bit address header only read direction (master mode) */
2755 #define I2C_CR2_START_Pos            (13U)                                     
2756 #define I2C_CR2_START_Msk            (0x1U << I2C_CR2_START_Pos)               /*!< 0x00002000 */
2757 #define I2C_CR2_START                I2C_CR2_START_Msk                         /*!< START generation */
2758 #define I2C_CR2_STOP_Pos             (14U)                                     
2759 #define I2C_CR2_STOP_Msk             (0x1U << I2C_CR2_STOP_Pos)                /*!< 0x00004000 */
2760 #define I2C_CR2_STOP                 I2C_CR2_STOP_Msk                          /*!< STOP generation (master mode) */
2761 #define I2C_CR2_NACK_Pos             (15U)                                     
2762 #define I2C_CR2_NACK_Msk             (0x1U << I2C_CR2_NACK_Pos)                /*!< 0x00008000 */
2763 #define I2C_CR2_NACK                 I2C_CR2_NACK_Msk                          /*!< NACK generation (slave mode) */
2764 #define I2C_CR2_NBYTES_Pos           (16U)                                     
2765 #define I2C_CR2_NBYTES_Msk           (0xFFU << I2C_CR2_NBYTES_Pos)             /*!< 0x00FF0000 */
2766 #define I2C_CR2_NBYTES               I2C_CR2_NBYTES_Msk                        /*!< Number of bytes */
2767 #define I2C_CR2_RELOAD_Pos           (24U)                                     
2768 #define I2C_CR2_RELOAD_Msk           (0x1U << I2C_CR2_RELOAD_Pos)              /*!< 0x01000000 */
2769 #define I2C_CR2_RELOAD               I2C_CR2_RELOAD_Msk                        /*!< NBYTES reload mode */
2770 #define I2C_CR2_AUTOEND_Pos          (25U)                                     
2771 #define I2C_CR2_AUTOEND_Msk          (0x1U << I2C_CR2_AUTOEND_Pos)             /*!< 0x02000000 */
2772 #define I2C_CR2_AUTOEND              I2C_CR2_AUTOEND_Msk                       /*!< Automatic end mode (master mode) */
2773 #define I2C_CR2_PECBYTE_Pos          (26U)                                     
2774 #define I2C_CR2_PECBYTE_Msk          (0x1U << I2C_CR2_PECBYTE_Pos)             /*!< 0x04000000 */
2775 #define I2C_CR2_PECBYTE              I2C_CR2_PECBYTE_Msk                       /*!< Packet error checking byte */
2776
2777 /*******************  Bit definition for I2C_OAR1 register  ******************/
2778 #define I2C_OAR1_OA1_Pos             (0U)                                      
2779 #define I2C_OAR1_OA1_Msk             (0x3FFU << I2C_OAR1_OA1_Pos)              /*!< 0x000003FF */
2780 #define I2C_OAR1_OA1                 I2C_OAR1_OA1_Msk                          /*!< Interface own address 1 */
2781 #define I2C_OAR1_OA1MODE_Pos         (10U)                                     
2782 #define I2C_OAR1_OA1MODE_Msk         (0x1U << I2C_OAR1_OA1MODE_Pos)            /*!< 0x00000400 */
2783 #define I2C_OAR1_OA1MODE             I2C_OAR1_OA1MODE_Msk                      /*!< Own address 1 10-bit mode */
2784 #define I2C_OAR1_OA1EN_Pos           (15U)                                     
2785 #define I2C_OAR1_OA1EN_Msk           (0x1U << I2C_OAR1_OA1EN_Pos)              /*!< 0x00008000 */
2786 #define I2C_OAR1_OA1EN               I2C_OAR1_OA1EN_Msk                        /*!< Own address 1 enable */
2787
2788 /*******************  Bit definition for I2C_OAR2 register  ******************/
2789 #define I2C_OAR2_OA2_Pos             (1U)                                      
2790 #define I2C_OAR2_OA2_Msk             (0x7FU << I2C_OAR2_OA2_Pos)               /*!< 0x000000FE */
2791 #define I2C_OAR2_OA2                 I2C_OAR2_OA2_Msk                          /*!< Interface own address 2 */
2792 #define I2C_OAR2_OA2MSK_Pos          (8U)                                      
2793 #define I2C_OAR2_OA2MSK_Msk          (0x7U << I2C_OAR2_OA2MSK_Pos)             /*!< 0x00000700 */
2794 #define I2C_OAR2_OA2MSK              I2C_OAR2_OA2MSK_Msk                       /*!< Own address 2 masks */
2795 #define I2C_OAR2_OA2NOMASK           (0x00000000U)                             /*!< No mask                                        */
2796 #define I2C_OAR2_OA2MASK01_Pos       (8U)                                      
2797 #define I2C_OAR2_OA2MASK01_Msk       (0x1U << I2C_OAR2_OA2MASK01_Pos)          /*!< 0x00000100 */
2798 #define I2C_OAR2_OA2MASK01           I2C_OAR2_OA2MASK01_Msk                    /*!< OA2[1] is masked, Only OA2[7:2] are compared   */
2799 #define I2C_OAR2_OA2MASK02_Pos       (9U)                                      
2800 #define I2C_OAR2_OA2MASK02_Msk       (0x1U << I2C_OAR2_OA2MASK02_Pos)          /*!< 0x00000200 */
2801 #define I2C_OAR2_OA2MASK02           I2C_OAR2_OA2MASK02_Msk                    /*!< OA2[2:1] is masked, Only OA2[7:3] are compared */
2802 #define I2C_OAR2_OA2MASK03_Pos       (8U)                                      
2803 #define I2C_OAR2_OA2MASK03_Msk       (0x3U << I2C_OAR2_OA2MASK03_Pos)          /*!< 0x00000300 */
2804 #define I2C_OAR2_OA2MASK03           I2C_OAR2_OA2MASK03_Msk                    /*!< OA2[3:1] is masked, Only OA2[7:4] are compared */
2805 #define I2C_OAR2_OA2MASK04_Pos       (10U)                                     
2806 #define I2C_OAR2_OA2MASK04_Msk       (0x1U << I2C_OAR2_OA2MASK04_Pos)          /*!< 0x00000400 */
2807 #define I2C_OAR2_OA2MASK04           I2C_OAR2_OA2MASK04_Msk                    /*!< OA2[4:1] is masked, Only OA2[7:5] are compared */
2808 #define I2C_OAR2_OA2MASK05_Pos       (8U)                                      
2809 #define I2C_OAR2_OA2MASK05_Msk       (0x5U << I2C_OAR2_OA2MASK05_Pos)          /*!< 0x00000500 */
2810 #define I2C_OAR2_OA2MASK05           I2C_OAR2_OA2MASK05_Msk                    /*!< OA2[5:1] is masked, Only OA2[7:6] are compared */
2811 #define I2C_OAR2_OA2MASK06_Pos       (9U)                                      
2812 #define I2C_OAR2_OA2MASK06_Msk       (0x3U << I2C_OAR2_OA2MASK06_Pos)          /*!< 0x00000600 */
2813 #define I2C_OAR2_OA2MASK06           I2C_OAR2_OA2MASK06_Msk                    /*!< OA2[6:1] is masked, Only OA2[7] are compared   */
2814 #define I2C_OAR2_OA2MASK07_Pos       (8U)                                      
2815 #define I2C_OAR2_OA2MASK07_Msk       (0x7U << I2C_OAR2_OA2MASK07_Pos)          /*!< 0x00000700 */
2816 #define I2C_OAR2_OA2MASK07           I2C_OAR2_OA2MASK07_Msk                    /*!< OA2[7:1] is masked, No comparison is done      */
2817 #define I2C_OAR2_OA2EN_Pos           (15U)                                     
2818 #define I2C_OAR2_OA2EN_Msk           (0x1U << I2C_OAR2_OA2EN_Pos)              /*!< 0x00008000 */
2819 #define I2C_OAR2_OA2EN               I2C_OAR2_OA2EN_Msk                        /*!< Own address 2 enable */
2820
2821 /*******************  Bit definition for I2C_TIMINGR register ****************/
2822 #define I2C_TIMINGR_SCLL_Pos         (0U)                                      
2823 #define I2C_TIMINGR_SCLL_Msk         (0xFFU << I2C_TIMINGR_SCLL_Pos)           /*!< 0x000000FF */
2824 #define I2C_TIMINGR_SCLL             I2C_TIMINGR_SCLL_Msk                      /*!< SCL low period (master mode) */
2825 #define I2C_TIMINGR_SCLH_Pos         (8U)                                      
2826 #define I2C_TIMINGR_SCLH_Msk         (0xFFU << I2C_TIMINGR_SCLH_Pos)           /*!< 0x0000FF00 */
2827 #define I2C_TIMINGR_SCLH             I2C_TIMINGR_SCLH_Msk                      /*!< SCL high period (master mode) */
2828 #define I2C_TIMINGR_SDADEL_Pos       (16U)                                     
2829 #define I2C_TIMINGR_SDADEL_Msk       (0xFU << I2C_TIMINGR_SDADEL_Pos)          /*!< 0x000F0000 */
2830 #define I2C_TIMINGR_SDADEL           I2C_TIMINGR_SDADEL_Msk                    /*!< Data hold time */
2831 #define I2C_TIMINGR_SCLDEL_Pos       (20U)                                     
2832 #define I2C_TIMINGR_SCLDEL_Msk       (0xFU << I2C_TIMINGR_SCLDEL_Pos)          /*!< 0x00F00000 */
2833 #define I2C_TIMINGR_SCLDEL           I2C_TIMINGR_SCLDEL_Msk                    /*!< Data setup time */
2834 #define I2C_TIMINGR_PRESC_Pos        (28U)                                     
2835 #define I2C_TIMINGR_PRESC_Msk        (0xFU << I2C_TIMINGR_PRESC_Pos)           /*!< 0xF0000000 */
2836 #define I2C_TIMINGR_PRESC            I2C_TIMINGR_PRESC_Msk                     /*!< Timings prescaler */
2837
2838 /******************* Bit definition for I2C_TIMEOUTR register ****************/
2839 #define I2C_TIMEOUTR_TIMEOUTA_Pos    (0U)                                      
2840 #define I2C_TIMEOUTR_TIMEOUTA_Msk    (0xFFFU << I2C_TIMEOUTR_TIMEOUTA_Pos)     /*!< 0x00000FFF */
2841 #define I2C_TIMEOUTR_TIMEOUTA        I2C_TIMEOUTR_TIMEOUTA_Msk                 /*!< Bus timeout A */
2842 #define I2C_TIMEOUTR_TIDLE_Pos       (12U)                                     
2843 #define I2C_TIMEOUTR_TIDLE_Msk       (0x1U << I2C_TIMEOUTR_TIDLE_Pos)          /*!< 0x00001000 */
2844 #define I2C_TIMEOUTR_TIDLE           I2C_TIMEOUTR_TIDLE_Msk                    /*!< Idle clock timeout detection */
2845 #define I2C_TIMEOUTR_TIMOUTEN_Pos    (15U)                                     
2846 #define I2C_TIMEOUTR_TIMOUTEN_Msk    (0x1U << I2C_TIMEOUTR_TIMOUTEN_Pos)       /*!< 0x00008000 */
2847 #define I2C_TIMEOUTR_TIMOUTEN        I2C_TIMEOUTR_TIMOUTEN_Msk                 /*!< Clock timeout enable */
2848 #define I2C_TIMEOUTR_TIMEOUTB_Pos    (16U)                                     
2849 #define I2C_TIMEOUTR_TIMEOUTB_Msk    (0xFFFU << I2C_TIMEOUTR_TIMEOUTB_Pos)     /*!< 0x0FFF0000 */
2850 #define I2C_TIMEOUTR_TIMEOUTB        I2C_TIMEOUTR_TIMEOUTB_Msk                 /*!< Bus timeout B*/
2851 #define I2C_TIMEOUTR_TEXTEN_Pos      (31U)                                     
2852 #define I2C_TIMEOUTR_TEXTEN_Msk      (0x1U << I2C_TIMEOUTR_TEXTEN_Pos)         /*!< 0x80000000 */
2853 #define I2C_TIMEOUTR_TEXTEN          I2C_TIMEOUTR_TEXTEN_Msk                   /*!< Extended clock timeout enable */
2854
2855 /******************  Bit definition for I2C_ISR register  ********************/
2856 #define I2C_ISR_TXE_Pos              (0U)                                      
2857 #define I2C_ISR_TXE_Msk              (0x1U << I2C_ISR_TXE_Pos)                 /*!< 0x00000001 */
2858 #define I2C_ISR_TXE                  I2C_ISR_TXE_Msk                           /*!< Transmit data register empty */
2859 #define I2C_ISR_TXIS_Pos             (1U)                                      
2860 #define I2C_ISR_TXIS_Msk             (0x1U << I2C_ISR_TXIS_Pos)                /*!< 0x00000002 */
2861 #define I2C_ISR_TXIS                 I2C_ISR_TXIS_Msk                          /*!< Transmit interrupt status */
2862 #define I2C_ISR_RXNE_Pos             (2U)                                      
2863 #define I2C_ISR_RXNE_Msk             (0x1U << I2C_ISR_RXNE_Pos)                /*!< 0x00000004 */
2864 #define I2C_ISR_RXNE                 I2C_ISR_RXNE_Msk                          /*!< Receive data register not empty */
2865 #define I2C_ISR_ADDR_Pos             (3U)                                      
2866 #define I2C_ISR_ADDR_Msk             (0x1U << I2C_ISR_ADDR_Pos)                /*!< 0x00000008 */
2867 #define I2C_ISR_ADDR                 I2C_ISR_ADDR_Msk                          /*!< Address matched (slave mode)*/
2868 #define I2C_ISR_NACKF_Pos            (4U)                                      
2869 #define I2C_ISR_NACKF_Msk            (0x1U << I2C_ISR_NACKF_Pos)               /*!< 0x00000010 */
2870 #define I2C_ISR_NACKF                I2C_ISR_NACKF_Msk                         /*!< NACK received flag */
2871 #define I2C_ISR_STOPF_Pos            (5U)                                      
2872 #define I2C_ISR_STOPF_Msk            (0x1U << I2C_ISR_STOPF_Pos)               /*!< 0x00000020 */
2873 #define I2C_ISR_STOPF                I2C_ISR_STOPF_Msk                         /*!< STOP detection flag */
2874 #define I2C_ISR_TC_Pos               (6U)                                      
2875 #define I2C_ISR_TC_Msk               (0x1U << I2C_ISR_TC_Pos)                  /*!< 0x00000040 */
2876 #define I2C_ISR_TC                   I2C_ISR_TC_Msk                            /*!< Transfer complete (master mode) */
2877 #define I2C_ISR_TCR_Pos              (7U)                                      
2878 #define I2C_ISR_TCR_Msk              (0x1U << I2C_ISR_TCR_Pos)                 /*!< 0x00000080 */
2879 #define I2C_ISR_TCR                  I2C_ISR_TCR_Msk                           /*!< Transfer complete reload */
2880 #define I2C_ISR_BERR_Pos             (8U)                                      
2881 #define I2C_ISR_BERR_Msk             (0x1U << I2C_ISR_BERR_Pos)                /*!< 0x00000100 */
2882 #define I2C_ISR_BERR                 I2C_ISR_BERR_Msk                          /*!< Bus error */
2883 #define I2C_ISR_ARLO_Pos             (9U)                                      
2884 #define I2C_ISR_ARLO_Msk             (0x1U << I2C_ISR_ARLO_Pos)                /*!< 0x00000200 */
2885 #define I2C_ISR_ARLO                 I2C_ISR_ARLO_Msk                          /*!< Arbitration lost */
2886 #define I2C_ISR_OVR_Pos              (10U)                                     
2887 #define I2C_ISR_OVR_Msk              (0x1U << I2C_ISR_OVR_Pos)                 /*!< 0x00000400 */
2888 #define I2C_ISR_OVR                  I2C_ISR_OVR_Msk                           /*!< Overrun/Underrun */
2889 #define I2C_ISR_PECERR_Pos           (11U)                                     
2890 #define I2C_ISR_PECERR_Msk           (0x1U << I2C_ISR_PECERR_Pos)              /*!< 0x00000800 */
2891 #define I2C_ISR_PECERR               I2C_ISR_PECERR_Msk                        /*!< PEC error in reception */
2892 #define I2C_ISR_TIMEOUT_Pos          (12U)                                     
2893 #define I2C_ISR_TIMEOUT_Msk          (0x1U << I2C_ISR_TIMEOUT_Pos)             /*!< 0x00001000 */
2894 #define I2C_ISR_TIMEOUT              I2C_ISR_TIMEOUT_Msk                       /*!< Timeout or Tlow detection flag */
2895 #define I2C_ISR_ALERT_Pos            (13U)                                     
2896 #define I2C_ISR_ALERT_Msk            (0x1U << I2C_ISR_ALERT_Pos)               /*!< 0x00002000 */
2897 #define I2C_ISR_ALERT                I2C_ISR_ALERT_Msk                         /*!< SMBus alert */
2898 #define I2C_ISR_BUSY_Pos             (15U)                                     
2899 #define I2C_ISR_BUSY_Msk             (0x1U << I2C_ISR_BUSY_Pos)                /*!< 0x00008000 */
2900 #define I2C_ISR_BUSY                 I2C_ISR_BUSY_Msk                          /*!< Bus busy */
2901 #define I2C_ISR_DIR_Pos              (16U)                                     
2902 #define I2C_ISR_DIR_Msk              (0x1U << I2C_ISR_DIR_Pos)                 /*!< 0x00010000 */
2903 #define I2C_ISR_DIR                  I2C_ISR_DIR_Msk                           /*!< Transfer direction (slave mode) */
2904 #define I2C_ISR_ADDCODE_Pos          (17U)                                     
2905 #define I2C_ISR_ADDCODE_Msk          (0x7FU << I2C_ISR_ADDCODE_Pos)            /*!< 0x00FE0000 */
2906 #define I2C_ISR_ADDCODE              I2C_ISR_ADDCODE_Msk                       /*!< Address match code (slave mode) */
2907
2908 /******************  Bit definition for I2C_ICR register  ********************/
2909 #define I2C_ICR_ADDRCF_Pos           (3U)                                      
2910 #define I2C_ICR_ADDRCF_Msk           (0x1U << I2C_ICR_ADDRCF_Pos)              /*!< 0x00000008 */
2911 #define I2C_ICR_ADDRCF               I2C_ICR_ADDRCF_Msk                        /*!< Address matched clear flag */
2912 #define I2C_ICR_NACKCF_Pos           (4U)                                      
2913 #define I2C_ICR_NACKCF_Msk           (0x1U << I2C_ICR_NACKCF_Pos)              /*!< 0x00000010 */
2914 #define I2C_ICR_NACKCF               I2C_ICR_NACKCF_Msk                        /*!< NACK clear flag */
2915 #define I2C_ICR_STOPCF_Pos           (5U)                                      
2916 #define I2C_ICR_STOPCF_Msk           (0x1U << I2C_ICR_STOPCF_Pos)              /*!< 0x00000020 */
2917 #define I2C_ICR_STOPCF               I2C_ICR_STOPCF_Msk                        /*!< STOP detection clear flag */
2918 #define I2C_ICR_BERRCF_Pos           (8U)                                      
2919 #define I2C_ICR_BERRCF_Msk           (0x1U << I2C_ICR_BERRCF_Pos)              /*!< 0x00000100 */
2920 #define I2C_ICR_BERRCF               I2C_ICR_BERRCF_Msk                        /*!< Bus error clear flag */
2921 #define I2C_ICR_ARLOCF_Pos           (9U)                                      
2922 #define I2C_ICR_ARLOCF_Msk           (0x1U << I2C_ICR_ARLOCF_Pos)              /*!< 0x00000200 */
2923 #define I2C_ICR_ARLOCF               I2C_ICR_ARLOCF_Msk                        /*!< Arbitration lost clear flag */
2924 #define I2C_ICR_OVRCF_Pos            (10U)                                     
2925 #define I2C_ICR_OVRCF_Msk            (0x1U << I2C_ICR_OVRCF_Pos)               /*!< 0x00000400 */
2926 #define I2C_ICR_OVRCF                I2C_ICR_OVRCF_Msk                         /*!< Overrun/Underrun clear flag */
2927 #define I2C_ICR_PECCF_Pos            (11U)                                     
2928 #define I2C_ICR_PECCF_Msk            (0x1U << I2C_ICR_PECCF_Pos)               /*!< 0x00000800 */
2929 #define I2C_ICR_PECCF                I2C_ICR_PECCF_Msk                         /*!< PAC error clear flag */
2930 #define I2C_ICR_TIMOUTCF_Pos         (12U)                                     
2931 #define I2C_ICR_TIMOUTCF_Msk         (0x1U << I2C_ICR_TIMOUTCF_Pos)            /*!< 0x00001000 */
2932 #define I2C_ICR_TIMOUTCF             I2C_ICR_TIMOUTCF_Msk                      /*!< Timeout clear flag */
2933 #define I2C_ICR_ALERTCF_Pos          (13U)                                     
2934 #define I2C_ICR_ALERTCF_Msk          (0x1U << I2C_ICR_ALERTCF_Pos)             /*!< 0x00002000 */
2935 #define I2C_ICR_ALERTCF              I2C_ICR_ALERTCF_Msk                       /*!< Alert clear flag */
2936
2937 /******************  Bit definition for I2C_PECR register  *******************/
2938 #define I2C_PECR_PEC_Pos             (0U)                                      
2939 #define I2C_PECR_PEC_Msk             (0xFFU << I2C_PECR_PEC_Pos)               /*!< 0x000000FF */
2940 #define I2C_PECR_PEC                 I2C_PECR_PEC_Msk                          /*!< PEC register */
2941
2942 /******************  Bit definition for I2C_RXDR register  *********************/
2943 #define I2C_RXDR_RXDATA_Pos          (0U)                                      
2944 #define I2C_RXDR_RXDATA_Msk          (0xFFU << I2C_RXDR_RXDATA_Pos)            /*!< 0x000000FF */
2945 #define I2C_RXDR_RXDATA              I2C_RXDR_RXDATA_Msk                       /*!< 8-bit receive data */
2946
2947 /******************  Bit definition for I2C_TXDR register  *******************/
2948 #define I2C_TXDR_TXDATA_Pos          (0U)                                      
2949 #define I2C_TXDR_TXDATA_Msk          (0xFFU << I2C_TXDR_TXDATA_Pos)            /*!< 0x000000FF */
2950 #define I2C_TXDR_TXDATA              I2C_TXDR_TXDATA_Msk                       /*!< 8-bit transmit data */
2951
2952 /*****************************************************************************/
2953 /*                                                                           */
2954 /*                        Independent WATCHDOG (IWDG)                        */
2955 /*                                                                           */
2956 /*****************************************************************************/
2957 /*******************  Bit definition for IWDG_KR register  *******************/
2958 #define IWDG_KR_KEY_Pos      (0U)                                              
2959 #define IWDG_KR_KEY_Msk      (0xFFFFU << IWDG_KR_KEY_Pos)                      /*!< 0x0000FFFF */
2960 #define IWDG_KR_KEY          IWDG_KR_KEY_Msk                                   /*!< Key value (write only, read 0000h) */
2961
2962 /*******************  Bit definition for IWDG_PR register  *******************/
2963 #define IWDG_PR_PR_Pos       (0U)                                              
2964 #define IWDG_PR_PR_Msk       (0x7U << IWDG_PR_PR_Pos)                          /*!< 0x00000007 */
2965 #define IWDG_PR_PR           IWDG_PR_PR_Msk                                    /*!< PR[2:0] (Prescaler divider) */
2966 #define IWDG_PR_PR_0         (0x1U << IWDG_PR_PR_Pos)                          /*!< 0x01 */
2967 #define IWDG_PR_PR_1         (0x2U << IWDG_PR_PR_Pos)                          /*!< 0x02 */
2968 #define IWDG_PR_PR_2         (0x4U << IWDG_PR_PR_Pos)                          /*!< 0x04 */
2969
2970 /*******************  Bit definition for IWDG_RLR register  ******************/
2971 #define IWDG_RLR_RL_Pos      (0U)                                              
2972 #define IWDG_RLR_RL_Msk      (0xFFFU << IWDG_RLR_RL_Pos)                       /*!< 0x00000FFF */
2973 #define IWDG_RLR_RL          IWDG_RLR_RL_Msk                                   /*!< Watchdog counter reload value */
2974
2975 /*******************  Bit definition for IWDG_SR register  *******************/
2976 #define IWDG_SR_PVU_Pos      (0U)                                              
2977 #define IWDG_SR_PVU_Msk      (0x1U << IWDG_SR_PVU_Pos)                         /*!< 0x00000001 */
2978 #define IWDG_SR_PVU          IWDG_SR_PVU_Msk                                   /*!< Watchdog prescaler value update */
2979 #define IWDG_SR_RVU_Pos      (1U)                                              
2980 #define IWDG_SR_RVU_Msk      (0x1U << IWDG_SR_RVU_Pos)                         /*!< 0x00000002 */
2981 #define IWDG_SR_RVU          IWDG_SR_RVU_Msk                                   /*!< Watchdog counter reload value update */
2982 #define IWDG_SR_WVU_Pos      (2U)                                              
2983 #define IWDG_SR_WVU_Msk      (0x1U << IWDG_SR_WVU_Pos)                         /*!< 0x00000004 */
2984 #define IWDG_SR_WVU          IWDG_SR_WVU_Msk                                   /*!< Watchdog counter window value update */
2985
2986 /*******************  Bit definition for IWDG_KR register  *******************/
2987 #define IWDG_WINR_WIN_Pos    (0U)                                              
2988 #define IWDG_WINR_WIN_Msk    (0xFFFU << IWDG_WINR_WIN_Pos)                     /*!< 0x00000FFF */
2989 #define IWDG_WINR_WIN        IWDG_WINR_WIN_Msk                                 /*!< Watchdog counter window value */
2990
2991 /*****************************************************************************/
2992 /*                                                                           */
2993 /*                          Power Control (PWR)                              */
2994 /*                                                                           */
2995 /*****************************************************************************/
2996
2997 /* Note: No specific macro feature on this device */
2998
2999
3000 /********************  Bit definition for PWR_CR register  *******************/
3001 #define PWR_CR_LPDS_Pos            (0U)                                        
3002 #define PWR_CR_LPDS_Msk            (0x1U << PWR_CR_LPDS_Pos)                   /*!< 0x00000001 */
3003 #define PWR_CR_LPDS                PWR_CR_LPDS_Msk                             /*!< Low-power Deepsleep */
3004 #define PWR_CR_PDDS_Pos            (1U)                                        
3005 #define PWR_CR_PDDS_Msk            (0x1U << PWR_CR_PDDS_Pos)                   /*!< 0x00000002 */
3006 #define PWR_CR_PDDS                PWR_CR_PDDS_Msk                             /*!< Power Down Deepsleep */
3007 #define PWR_CR_CWUF_Pos            (2U)                                        
3008 #define PWR_CR_CWUF_Msk            (0x1U << PWR_CR_CWUF_Pos)                   /*!< 0x00000004 */
3009 #define PWR_CR_CWUF                PWR_CR_CWUF_Msk                             /*!< Clear Wakeup Flag */
3010 #define PWR_CR_CSBF_Pos            (3U)                                        
3011 #define PWR_CR_CSBF_Msk            (0x1U << PWR_CR_CSBF_Pos)                   /*!< 0x00000008 */
3012 #define PWR_CR_CSBF                PWR_CR_CSBF_Msk                             /*!< Clear Standby Flag */
3013 #define PWR_CR_DBP_Pos             (8U)                                        
3014 #define PWR_CR_DBP_Msk             (0x1U << PWR_CR_DBP_Pos)                    /*!< 0x00000100 */
3015 #define PWR_CR_DBP                 PWR_CR_DBP_Msk                              /*!< Disable Backup Domain write protection */
3016
3017 /*******************  Bit definition for PWR_CSR register  *******************/
3018 #define PWR_CSR_WUF_Pos            (0U)                                        
3019 #define PWR_CSR_WUF_Msk            (0x1U << PWR_CSR_WUF_Pos)                   /*!< 0x00000001 */
3020 #define PWR_CSR_WUF                PWR_CSR_WUF_Msk                             /*!< Wakeup Flag */
3021 #define PWR_CSR_SBF_Pos            (1U)                                        
3022 #define PWR_CSR_SBF_Msk            (0x1U << PWR_CSR_SBF_Pos)                   /*!< 0x00000002 */
3023 #define PWR_CSR_SBF                PWR_CSR_SBF_Msk                             /*!< Standby Flag */
3024
3025 #define PWR_CSR_EWUP1_Pos          (8U)                                        
3026 #define PWR_CSR_EWUP1_Msk          (0x1U << PWR_CSR_EWUP1_Pos)                 /*!< 0x00000100 */
3027 #define PWR_CSR_EWUP1              PWR_CSR_EWUP1_Msk                           /*!< Enable WKUP pin 1 */
3028 #define PWR_CSR_EWUP2_Pos          (9U)                                        
3029 #define PWR_CSR_EWUP2_Msk          (0x1U << PWR_CSR_EWUP2_Pos)                 /*!< 0x00000200 */
3030 #define PWR_CSR_EWUP2              PWR_CSR_EWUP2_Msk                           /*!< Enable WKUP pin 2 */
3031 #define PWR_CSR_EWUP4_Pos          (11U)                                       
3032 #define PWR_CSR_EWUP4_Msk          (0x1U << PWR_CSR_EWUP4_Pos)                 /*!< 0x00000800 */
3033 #define PWR_CSR_EWUP4              PWR_CSR_EWUP4_Msk                           /*!< Enable WKUP pin 4 */
3034 #define PWR_CSR_EWUP5_Pos          (12U)                                       
3035 #define PWR_CSR_EWUP5_Msk          (0x1U << PWR_CSR_EWUP5_Pos)                 /*!< 0x00001000 */
3036 #define PWR_CSR_EWUP5              PWR_CSR_EWUP5_Msk                           /*!< Enable WKUP pin 5 */
3037 #define PWR_CSR_EWUP6_Pos          (13U)                                       
3038 #define PWR_CSR_EWUP6_Msk          (0x1U << PWR_CSR_EWUP6_Pos)                 /*!< 0x00002000 */
3039 #define PWR_CSR_EWUP6              PWR_CSR_EWUP6_Msk                           /*!< Enable WKUP pin 6 */
3040 #define PWR_CSR_EWUP7_Pos          (14U)                                       
3041 #define PWR_CSR_EWUP7_Msk          (0x1U << PWR_CSR_EWUP7_Pos)                 /*!< 0x00004000 */
3042 #define PWR_CSR_EWUP7              PWR_CSR_EWUP7_Msk                           /*!< Enable WKUP pin 7 */
3043
3044 /*****************************************************************************/
3045 /*                                                                           */
3046 /*                         Reset and Clock Control                           */
3047 /*                                                                           */
3048 /*****************************************************************************/
3049 /*
3050 * @brief Specific device feature definitions  (not present on all devices in the STM32F0 serie)
3051 */
3052 #define RCC_PLLSRC_PREDIV1_SUPPORT  /*!< PREDIV support used as PLL source input  */
3053
3054 /********************  Bit definition for RCC_CR register  *******************/
3055 #define RCC_CR_HSION_Pos                         (0U)                          
3056 #define RCC_CR_HSION_Msk                         (0x1U << RCC_CR_HSION_Pos)    /*!< 0x00000001 */
3057 #define RCC_CR_HSION                             RCC_CR_HSION_Msk              /*!< Internal High Speed clock enable */
3058 #define RCC_CR_HSIRDY_Pos                        (1U)                          
3059 #define RCC_CR_HSIRDY_Msk                        (0x1U << RCC_CR_HSIRDY_Pos)   /*!< 0x00000002 */
3060 #define RCC_CR_HSIRDY                            RCC_CR_HSIRDY_Msk             /*!< Internal High Speed clock ready flag */
3061
3062 #define RCC_CR_HSITRIM_Pos                       (3U)                          
3063 #define RCC_CR_HSITRIM_Msk                       (0x1FU << RCC_CR_HSITRIM_Pos) /*!< 0x000000F8 */
3064 #define RCC_CR_HSITRIM                           RCC_CR_HSITRIM_Msk            /*!< Internal High Speed clock trimming */
3065 #define RCC_CR_HSITRIM_0                         (0x01U << RCC_CR_HSITRIM_Pos) /*!< 0x00000008 */
3066 #define RCC_CR_HSITRIM_1                         (0x02U << RCC_CR_HSITRIM_Pos) /*!< 0x00000010 */
3067 #define RCC_CR_HSITRIM_2                         (0x04U << RCC_CR_HSITRIM_Pos) /*!< 0x00000020 */
3068 #define RCC_CR_HSITRIM_3                         (0x08U << RCC_CR_HSITRIM_Pos) /*!< 0x00000040 */
3069 #define RCC_CR_HSITRIM_4                         (0x10U << RCC_CR_HSITRIM_Pos) /*!< 0x00000080 */
3070
3071 #define RCC_CR_HSICAL_Pos                        (8U)                          
3072 #define RCC_CR_HSICAL_Msk                        (0xFFU << RCC_CR_HSICAL_Pos)  /*!< 0x0000FF00 */
3073 #define RCC_CR_HSICAL                            RCC_CR_HSICAL_Msk             /*!< Internal High Speed clock Calibration */
3074 #define RCC_CR_HSICAL_0                          (0x01U << RCC_CR_HSICAL_Pos)  /*!< 0x00000100 */
3075 #define RCC_CR_HSICAL_1                          (0x02U << RCC_CR_HSICAL_Pos)  /*!< 0x00000200 */
3076 #define RCC_CR_HSICAL_2                          (0x04U << RCC_CR_HSICAL_Pos)  /*!< 0x00000400 */
3077 #define RCC_CR_HSICAL_3                          (0x08U << RCC_CR_HSICAL_Pos)  /*!< 0x00000800 */
3078 #define RCC_CR_HSICAL_4                          (0x10U << RCC_CR_HSICAL_Pos)  /*!< 0x00001000 */
3079 #define RCC_CR_HSICAL_5                          (0x20U << RCC_CR_HSICAL_Pos)  /*!< 0x00002000 */
3080 #define RCC_CR_HSICAL_6                          (0x40U << RCC_CR_HSICAL_Pos)  /*!< 0x00004000 */
3081 #define RCC_CR_HSICAL_7                          (0x80U << RCC_CR_HSICAL_Pos)  /*!< 0x00008000 */
3082
3083 #define RCC_CR_HSEON_Pos                         (16U)                         
3084 #define RCC_CR_HSEON_Msk                         (0x1U << RCC_CR_HSEON_Pos)    /*!< 0x00010000 */
3085 #define RCC_CR_HSEON                             RCC_CR_HSEON_Msk              /*!< External High Speed clock enable */
3086 #define RCC_CR_HSERDY_Pos                        (17U)                         
3087 #define RCC_CR_HSERDY_Msk                        (0x1U << RCC_CR_HSERDY_Pos)   /*!< 0x00020000 */
3088 #define RCC_CR_HSERDY                            RCC_CR_HSERDY_Msk             /*!< External High Speed clock ready flag */
3089 #define RCC_CR_HSEBYP_Pos                        (18U)                         
3090 #define RCC_CR_HSEBYP_Msk                        (0x1U << RCC_CR_HSEBYP_Pos)   /*!< 0x00040000 */
3091 #define RCC_CR_HSEBYP                            RCC_CR_HSEBYP_Msk             /*!< External High Speed clock Bypass */
3092 #define RCC_CR_CSSON_Pos                         (19U)                         
3093 #define RCC_CR_CSSON_Msk                         (0x1U << RCC_CR_CSSON_Pos)    /*!< 0x00080000 */
3094 #define RCC_CR_CSSON                             RCC_CR_CSSON_Msk              /*!< Clock Security System enable */
3095 #define RCC_CR_PLLON_Pos                         (24U)                         
3096 #define RCC_CR_PLLON_Msk                         (0x1U << RCC_CR_PLLON_Pos)    /*!< 0x01000000 */
3097 #define RCC_CR_PLLON                             RCC_CR_PLLON_Msk              /*!< PLL enable */
3098 #define RCC_CR_PLLRDY_Pos                        (25U)                         
3099 #define RCC_CR_PLLRDY_Msk                        (0x1U << RCC_CR_PLLRDY_Pos)   /*!< 0x02000000 */
3100 #define RCC_CR_PLLRDY                            RCC_CR_PLLRDY_Msk             /*!< PLL clock ready flag */
3101
3102 /********************  Bit definition for RCC_CFGR register  *****************/
3103 /*!< SW configuration */
3104 #define RCC_CFGR_SW_Pos                          (0U)                          
3105 #define RCC_CFGR_SW_Msk                          (0x3U << RCC_CFGR_SW_Pos)     /*!< 0x00000003 */
3106 #define RCC_CFGR_SW                              RCC_CFGR_SW_Msk               /*!< SW[1:0] bits (System clock Switch) */
3107 #define RCC_CFGR_SW_0                            (0x1U << RCC_CFGR_SW_Pos)     /*!< 0x00000001 */
3108 #define RCC_CFGR_SW_1                            (0x2U << RCC_CFGR_SW_Pos)     /*!< 0x00000002 */
3109
3110 #define RCC_CFGR_SW_HSI                          (0x00000000U)                 /*!< HSI selected as system clock */
3111 #define RCC_CFGR_SW_HSE                          (0x00000001U)                 /*!< HSE selected as system clock */
3112 #define RCC_CFGR_SW_PLL                          (0x00000002U)                 /*!< PLL selected as system clock */
3113
3114 /*!< SWS configuration */
3115 #define RCC_CFGR_SWS_Pos                         (2U)                          
3116 #define RCC_CFGR_SWS_Msk                         (0x3U << RCC_CFGR_SWS_Pos)    /*!< 0x0000000C */
3117 #define RCC_CFGR_SWS                             RCC_CFGR_SWS_Msk              /*!< SWS[1:0] bits (System Clock Switch Status) */
3118 #define RCC_CFGR_SWS_0                           (0x1U << RCC_CFGR_SWS_Pos)    /*!< 0x00000004 */
3119 #define RCC_CFGR_SWS_1                           (0x2U << RCC_CFGR_SWS_Pos)    /*!< 0x00000008 */
3120
3121 #define RCC_CFGR_SWS_HSI                         (0x00000000U)                 /*!< HSI oscillator used as system clock */
3122 #define RCC_CFGR_SWS_HSE                         (0x00000004U)                 /*!< HSE oscillator used as system clock */
3123 #define RCC_CFGR_SWS_PLL                         (0x00000008U)                 /*!< PLL used as system clock */
3124
3125 /*!< HPRE configuration */
3126 #define RCC_CFGR_HPRE_Pos                        (4U)                          
3127 #define RCC_CFGR_HPRE_Msk                        (0xFU << RCC_CFGR_HPRE_Pos)   /*!< 0x000000F0 */
3128 #define RCC_CFGR_HPRE                            RCC_CFGR_HPRE_Msk             /*!< HPRE[3:0] bits (AHB prescaler) */
3129 #define RCC_CFGR_HPRE_0                          (0x1U << RCC_CFGR_HPRE_Pos)   /*!< 0x00000010 */
3130 #define RCC_CFGR_HPRE_1                          (0x2U << RCC_CFGR_HPRE_Pos)   /*!< 0x00000020 */
3131 #define RCC_CFGR_HPRE_2                          (0x4U << RCC_CFGR_HPRE_Pos)   /*!< 0x00000040 */
3132 #define RCC_CFGR_HPRE_3                          (0x8U << RCC_CFGR_HPRE_Pos)   /*!< 0x00000080 */
3133
3134 #define RCC_CFGR_HPRE_DIV1                       (0x00000000U)                 /*!< SYSCLK not divided */
3135 #define RCC_CFGR_HPRE_DIV2                       (0x00000080U)                 /*!< SYSCLK divided by 2 */
3136 #define RCC_CFGR_HPRE_DIV4                       (0x00000090U)                 /*!< SYSCLK divided by 4 */
3137 #define RCC_CFGR_HPRE_DIV8                       (0x000000A0U)                 /*!< SYSCLK divided by 8 */
3138 #define RCC_CFGR_HPRE_DIV16                      (0x000000B0U)                 /*!< SYSCLK divided by 16 */
3139 #define RCC_CFGR_HPRE_DIV64                      (0x000000C0U)                 /*!< SYSCLK divided by 64 */
3140 #define RCC_CFGR_HPRE_DIV128                     (0x000000D0U)                 /*!< SYSCLK divided by 128 */
3141 #define RCC_CFGR_HPRE_DIV256                     (0x000000E0U)                 /*!< SYSCLK divided by 256 */
3142 #define RCC_CFGR_HPRE_DIV512                     (0x000000F0U)                 /*!< SYSCLK divided by 512 */
3143
3144 /*!< PPRE configuration */
3145 #define RCC_CFGR_PPRE_Pos                        (8U)                          
3146 #define RCC_CFGR_PPRE_Msk                        (0x7U << RCC_CFGR_PPRE_Pos)   /*!< 0x00000700 */
3147 #define RCC_CFGR_PPRE                            RCC_CFGR_PPRE_Msk             /*!< PRE[2:0] bits (APB prescaler) */
3148 #define RCC_CFGR_PPRE_0                          (0x1U << RCC_CFGR_PPRE_Pos)   /*!< 0x00000100 */
3149 #define RCC_CFGR_PPRE_1                          (0x2U << RCC_CFGR_PPRE_Pos)   /*!< 0x00000200 */
3150 #define RCC_CFGR_PPRE_2                          (0x4U << RCC_CFGR_PPRE_Pos)   /*!< 0x00000400 */
3151
3152 #define RCC_CFGR_PPRE_DIV1                       (0x00000000U)                 /*!< HCLK not divided */
3153 #define RCC_CFGR_PPRE_DIV2_Pos                   (10U)                         
3154 #define RCC_CFGR_PPRE_DIV2_Msk                   (0x1U << RCC_CFGR_PPRE_DIV2_Pos) /*!< 0x00000400 */
3155 #define RCC_CFGR_PPRE_DIV2                       RCC_CFGR_PPRE_DIV2_Msk        /*!< HCLK divided by 2 */
3156 #define RCC_CFGR_PPRE_DIV4_Pos                   (8U)                          
3157 #define RCC_CFGR_PPRE_DIV4_Msk                   (0x5U << RCC_CFGR_PPRE_DIV4_Pos) /*!< 0x00000500 */
3158 #define RCC_CFGR_PPRE_DIV4                       RCC_CFGR_PPRE_DIV4_Msk        /*!< HCLK divided by 4 */
3159 #define RCC_CFGR_PPRE_DIV8_Pos                   (9U)                          
3160 #define RCC_CFGR_PPRE_DIV8_Msk                   (0x3U << RCC_CFGR_PPRE_DIV8_Pos) /*!< 0x00000600 */
3161 #define RCC_CFGR_PPRE_DIV8                       RCC_CFGR_PPRE_DIV8_Msk        /*!< HCLK divided by 8 */
3162 #define RCC_CFGR_PPRE_DIV16_Pos                  (8U)                          
3163 #define RCC_CFGR_PPRE_DIV16_Msk                  (0x7U << RCC_CFGR_PPRE_DIV16_Pos) /*!< 0x00000700 */
3164 #define RCC_CFGR_PPRE_DIV16                      RCC_CFGR_PPRE_DIV16_Msk       /*!< HCLK divided by 16 */
3165
3166 #define RCC_CFGR_PLLSRC_Pos                      (15U)                         
3167 #define RCC_CFGR_PLLSRC_Msk                      (0x3U << RCC_CFGR_PLLSRC_Pos) /*!< 0x00018000 */
3168 #define RCC_CFGR_PLLSRC                          RCC_CFGR_PLLSRC_Msk           /*!< PLL entry clock source */
3169 #define RCC_CFGR_PLLSRC_HSI_DIV2                 (0x00000000U)                 /*!< HSI clock divided by 2 selected as PLL entry clock source */
3170 #define RCC_CFGR_PLLSRC_HSI_PREDIV               (0x00008000U)                 /*!< HSI/PREDIV clock selected as PLL entry clock source */
3171 #define RCC_CFGR_PLLSRC_HSE_PREDIV               (0x00010000U)                 /*!< HSE/PREDIV clock selected as PLL entry clock source */
3172
3173 #define RCC_CFGR_PLLXTPRE_Pos                    (17U)                         
3174 #define RCC_CFGR_PLLXTPRE_Msk                    (0x1U << RCC_CFGR_PLLXTPRE_Pos) /*!< 0x00020000 */
3175 #define RCC_CFGR_PLLXTPRE                        RCC_CFGR_PLLXTPRE_Msk         /*!< HSE divider for PLL entry */
3176 #define RCC_CFGR_PLLXTPRE_HSE_PREDIV_DIV1        (0x00000000U)                 /*!< HSE/PREDIV clock not divided for PLL entry */
3177 #define RCC_CFGR_PLLXTPRE_HSE_PREDIV_DIV2        (0x00020000U)                 /*!< HSE/PREDIV clock divided by 2 for PLL entry */
3178
3179 /*!< PLLMUL configuration */
3180 #define RCC_CFGR_PLLMUL_Pos                      (18U)                         
3181 #define RCC_CFGR_PLLMUL_Msk                      (0xFU << RCC_CFGR_PLLMUL_Pos) /*!< 0x003C0000 */
3182 #define RCC_CFGR_PLLMUL                          RCC_CFGR_PLLMUL_Msk           /*!< PLLMUL[3:0] bits (PLL multiplication factor) */
3183 #define RCC_CFGR_PLLMUL_0                        (0x1U << RCC_CFGR_PLLMUL_Pos) /*!< 0x00040000 */
3184 #define RCC_CFGR_PLLMUL_1                        (0x2U << RCC_CFGR_PLLMUL_Pos) /*!< 0x00080000 */
3185 #define RCC_CFGR_PLLMUL_2                        (0x4U << RCC_CFGR_PLLMUL_Pos) /*!< 0x00100000 */
3186 #define RCC_CFGR_PLLMUL_3                        (0x8U << RCC_CFGR_PLLMUL_Pos) /*!< 0x00200000 */
3187
3188 #define RCC_CFGR_PLLMUL2                         (0x00000000U)                 /*!< PLL input clock*2 */
3189 #define RCC_CFGR_PLLMUL3                         (0x00040000U)                 /*!< PLL input clock*3 */
3190 #define RCC_CFGR_PLLMUL4                         (0x00080000U)                 /*!< PLL input clock*4 */
3191 #define RCC_CFGR_PLLMUL5                         (0x000C0000U)                 /*!< PLL input clock*5 */
3192 #define RCC_CFGR_PLLMUL6                         (0x00100000U)                 /*!< PLL input clock*6 */
3193 #define RCC_CFGR_PLLMUL7                         (0x00140000U)                 /*!< PLL input clock*7 */
3194 #define RCC_CFGR_PLLMUL8                         (0x00180000U)                 /*!< PLL input clock*8 */
3195 #define RCC_CFGR_PLLMUL9                         (0x001C0000U)                 /*!< PLL input clock*9 */
3196 #define RCC_CFGR_PLLMUL10                        (0x00200000U)                 /*!< PLL input clock10 */
3197 #define RCC_CFGR_PLLMUL11                        (0x00240000U)                 /*!< PLL input clock*11 */
3198 #define RCC_CFGR_PLLMUL12                        (0x00280000U)                 /*!< PLL input clock*12 */
3199 #define RCC_CFGR_PLLMUL13                        (0x002C0000U)                 /*!< PLL input clock*13 */
3200 #define RCC_CFGR_PLLMUL14                        (0x00300000U)                 /*!< PLL input clock*14 */
3201 #define RCC_CFGR_PLLMUL15                        (0x00340000U)                 /*!< PLL input clock*15 */
3202 #define RCC_CFGR_PLLMUL16                        (0x00380000U)                 /*!< PLL input clock*16 */
3203
3204 /*!< MCO configuration */
3205 #define RCC_CFGR_MCO_Pos                         (24U)                         
3206 #define RCC_CFGR_MCO_Msk                         (0xFU << RCC_CFGR_MCO_Pos)    /*!< 0x0F000000 */
3207 #define RCC_CFGR_MCO                             RCC_CFGR_MCO_Msk              /*!< MCO[3:0] bits (Microcontroller Clock Output) */
3208 #define RCC_CFGR_MCO_0                           (0x1U << RCC_CFGR_MCO_Pos)    /*!< 0x01000000 */
3209 #define RCC_CFGR_MCO_1                           (0x2U << RCC_CFGR_MCO_Pos)    /*!< 0x02000000 */
3210 #define RCC_CFGR_MCO_2                           (0x4U << RCC_CFGR_MCO_Pos)    /*!< 0x04000000 */
3211
3212 #define RCC_CFGR_MCO_NOCLOCK                     (0x00000000U)                 /*!< No clock */
3213 #define RCC_CFGR_MCO_HSI14                       (0x01000000U)                 /*!< HSI14 clock selected as MCO source */
3214 #define RCC_CFGR_MCO_LSI                         (0x02000000U)                 /*!< LSI clock selected as MCO source */
3215 #define RCC_CFGR_MCO_LSE                         (0x03000000U)                 /*!< LSE clock selected as MCO source */
3216 #define RCC_CFGR_MCO_SYSCLK                      (0x04000000U)                 /*!< System clock selected as MCO source */
3217 #define RCC_CFGR_MCO_HSI                         (0x05000000U)                 /*!< HSI clock selected as MCO source */
3218 #define RCC_CFGR_MCO_HSE                         (0x06000000U)                 /*!< HSE clock selected as MCO source  */
3219 #define RCC_CFGR_MCO_PLL                         (0x07000000U)                 /*!< PLL clock divided by 2 selected as MCO source */
3220
3221 #define RCC_CFGR_MCOPRE_Pos                      (28U)                         
3222 #define RCC_CFGR_MCOPRE_Msk                      (0x7U << RCC_CFGR_MCOPRE_Pos) /*!< 0x70000000 */
3223 #define RCC_CFGR_MCOPRE                          RCC_CFGR_MCOPRE_Msk           /*!< MCO prescaler  */
3224 #define RCC_CFGR_MCOPRE_DIV1                     (0x00000000U)                 /*!< MCO is divided by 1  */
3225 #define RCC_CFGR_MCOPRE_DIV2                     (0x10000000U)                 /*!< MCO is divided by 2  */
3226 #define RCC_CFGR_MCOPRE_DIV4                     (0x20000000U)                 /*!< MCO is divided by 4  */
3227 #define RCC_CFGR_MCOPRE_DIV8                     (0x30000000U)                 /*!< MCO is divided by 8  */
3228 #define RCC_CFGR_MCOPRE_DIV16                    (0x40000000U)                 /*!< MCO is divided by 16  */
3229 #define RCC_CFGR_MCOPRE_DIV32                    (0x50000000U)                 /*!< MCO is divided by 32  */
3230 #define RCC_CFGR_MCOPRE_DIV64                    (0x60000000U)                 /*!< MCO is divided by 64  */
3231 #define RCC_CFGR_MCOPRE_DIV128                   (0x70000000U)                 /*!< MCO is divided by 128  */
3232
3233 #define RCC_CFGR_PLLNODIV_Pos                    (31U)                         
3234 #define RCC_CFGR_PLLNODIV_Msk                    (0x1U << RCC_CFGR_PLLNODIV_Pos) /*!< 0x80000000 */
3235 #define RCC_CFGR_PLLNODIV                        RCC_CFGR_PLLNODIV_Msk         /*!< PLL is not divided to MCO  */
3236
3237 /* Reference defines */
3238 #define RCC_CFGR_MCOSEL                      RCC_CFGR_MCO
3239 #define RCC_CFGR_MCOSEL_0                    RCC_CFGR_MCO_0
3240 #define RCC_CFGR_MCOSEL_1                    RCC_CFGR_MCO_1
3241 #define RCC_CFGR_MCOSEL_2                    RCC_CFGR_MCO_2
3242 #define RCC_CFGR_MCOSEL_NOCLOCK              RCC_CFGR_MCO_NOCLOCK
3243 #define RCC_CFGR_MCOSEL_HSI14                RCC_CFGR_MCO_HSI14
3244 #define RCC_CFGR_MCOSEL_LSI                  RCC_CFGR_MCO_LSI
3245 #define RCC_CFGR_MCOSEL_LSE                  RCC_CFGR_MCO_LSE
3246 #define RCC_CFGR_MCOSEL_SYSCLK               RCC_CFGR_MCO_SYSCLK
3247 #define RCC_CFGR_MCOSEL_HSI                  RCC_CFGR_MCO_HSI
3248 #define RCC_CFGR_MCOSEL_HSE                  RCC_CFGR_MCO_HSE
3249 #define RCC_CFGR_MCOSEL_PLL_DIV2             RCC_CFGR_MCO_PLL
3250
3251 /*!<******************  Bit definition for RCC_CIR register  *****************/
3252 #define RCC_CIR_LSIRDYF_Pos                      (0U)                          
3253 #define RCC_CIR_LSIRDYF_Msk                      (0x1U << RCC_CIR_LSIRDYF_Pos) /*!< 0x00000001 */
3254 #define RCC_CIR_LSIRDYF                          RCC_CIR_LSIRDYF_Msk           /*!< LSI Ready Interrupt flag */
3255 #define RCC_CIR_LSERDYF_Pos                      (1U)                          
3256 #define RCC_CIR_LSERDYF_Msk                      (0x1U << RCC_CIR_LSERDYF_Pos) /*!< 0x00000002 */
3257 #define RCC_CIR_LSERDYF                          RCC_CIR_LSERDYF_Msk           /*!< LSE Ready Interrupt flag */
3258 #define RCC_CIR_HSIRDYF_Pos                      (2U)                          
3259 #define RCC_CIR_HSIRDYF_Msk                      (0x1U << RCC_CIR_HSIRDYF_Pos) /*!< 0x00000004 */
3260 #define RCC_CIR_HSIRDYF                          RCC_CIR_HSIRDYF_Msk           /*!< HSI Ready Interrupt flag */
3261 #define RCC_CIR_HSERDYF_Pos                      (3U)                          
3262 #define RCC_CIR_HSERDYF_Msk                      (0x1U << RCC_CIR_HSERDYF_Pos) /*!< 0x00000008 */
3263 #define RCC_CIR_HSERDYF                          RCC_CIR_HSERDYF_Msk           /*!< HSE Ready Interrupt flag */
3264 #define RCC_CIR_PLLRDYF_Pos                      (4U)                          
3265 #define RCC_CIR_PLLRDYF_Msk                      (0x1U << RCC_CIR_PLLRDYF_Pos) /*!< 0x00000010 */
3266 #define RCC_CIR_PLLRDYF                          RCC_CIR_PLLRDYF_Msk           /*!< PLL Ready Interrupt flag */
3267 #define RCC_CIR_HSI14RDYF_Pos                    (5U)                          
3268 #define RCC_CIR_HSI14RDYF_Msk                    (0x1U << RCC_CIR_HSI14RDYF_Pos) /*!< 0x00000020 */
3269 #define RCC_CIR_HSI14RDYF                        RCC_CIR_HSI14RDYF_Msk         /*!< HSI14 Ready Interrupt flag */
3270 #define RCC_CIR_CSSF_Pos                         (7U)                          
3271 #define RCC_CIR_CSSF_Msk                         (0x1U << RCC_CIR_CSSF_Pos)    /*!< 0x00000080 */
3272 #define RCC_CIR_CSSF                             RCC_CIR_CSSF_Msk              /*!< Clock Security System Interrupt flag */
3273 #define RCC_CIR_LSIRDYIE_Pos                     (8U)                          
3274 #define RCC_CIR_LSIRDYIE_Msk                     (0x1U << RCC_CIR_LSIRDYIE_Pos) /*!< 0x00000100 */
3275 #define RCC_CIR_LSIRDYIE                         RCC_CIR_LSIRDYIE_Msk          /*!< LSI Ready Interrupt Enable */
3276 #define RCC_CIR_LSERDYIE_Pos                     (9U)                          
3277 #define RCC_CIR_LSERDYIE_Msk                     (0x1U << RCC_CIR_LSERDYIE_Pos) /*!< 0x00000200 */
3278 #define RCC_CIR_LSERDYIE                         RCC_CIR_LSERDYIE_Msk          /*!< LSE Ready Interrupt Enable */
3279 #define RCC_CIR_HSIRDYIE_Pos                     (10U)                         
3280 #define RCC_CIR_HSIRDYIE_Msk                     (0x1U << RCC_CIR_HSIRDYIE_Pos) /*!< 0x00000400 */
3281 #define RCC_CIR_HSIRDYIE                         RCC_CIR_HSIRDYIE_Msk          /*!< HSI Ready Interrupt Enable */
3282 #define RCC_CIR_HSERDYIE_Pos                     (11U)                         
3283 #define RCC_CIR_HSERDYIE_Msk                     (0x1U << RCC_CIR_HSERDYIE_Pos) /*!< 0x00000800 */
3284 #define RCC_CIR_HSERDYIE                         RCC_CIR_HSERDYIE_Msk          /*!< HSE Ready Interrupt Enable */
3285 #define RCC_CIR_PLLRDYIE_Pos                     (12U)                         
3286 #define RCC_CIR_PLLRDYIE_Msk                     (0x1U << RCC_CIR_PLLRDYIE_Pos) /*!< 0x00001000 */
3287 #define RCC_CIR_PLLRDYIE                         RCC_CIR_PLLRDYIE_Msk          /*!< PLL Ready Interrupt Enable */
3288 #define RCC_CIR_HSI14RDYIE_Pos                   (13U)                         
3289 #define RCC_CIR_HSI14RDYIE_Msk                   (0x1U << RCC_CIR_HSI14RDYIE_Pos) /*!< 0x00002000 */
3290 #define RCC_CIR_HSI14RDYIE                       RCC_CIR_HSI14RDYIE_Msk        /*!< HSI14 Ready Interrupt Enable */
3291 #define RCC_CIR_LSIRDYC_Pos                      (16U)                         
3292 #define RCC_CIR_LSIRDYC_Msk                      (0x1U << RCC_CIR_LSIRDYC_Pos) /*!< 0x00010000 */
3293 #define RCC_CIR_LSIRDYC                          RCC_CIR_LSIRDYC_Msk           /*!< LSI Ready Interrupt Clear */
3294 #define RCC_CIR_LSERDYC_Pos                      (17U)                         
3295 #define RCC_CIR_LSERDYC_Msk                      (0x1U << RCC_CIR_LSERDYC_Pos) /*!< 0x00020000 */
3296 #define RCC_CIR_LSERDYC                          RCC_CIR_LSERDYC_Msk           /*!< LSE Ready Interrupt Clear */
3297 #define RCC_CIR_HSIRDYC_Pos                      (18U)                         
3298 #define RCC_CIR_HSIRDYC_Msk                      (0x1U << RCC_CIR_HSIRDYC_Pos) /*!< 0x00040000 */
3299 #define RCC_CIR_HSIRDYC                          RCC_CIR_HSIRDYC_Msk           /*!< HSI Ready Interrupt Clear */
3300 #define RCC_CIR_HSERDYC_Pos                      (19U)                         
3301 #define RCC_CIR_HSERDYC_Msk                      (0x1U << RCC_CIR_HSERDYC_Pos) /*!< 0x00080000 */
3302 #define RCC_CIR_HSERDYC                          RCC_CIR_HSERDYC_Msk           /*!< HSE Ready Interrupt Clear */
3303 #define RCC_CIR_PLLRDYC_Pos                      (20U)                         
3304 #define RCC_CIR_PLLRDYC_Msk                      (0x1U << RCC_CIR_PLLRDYC_Pos) /*!< 0x00100000 */
3305 #define RCC_CIR_PLLRDYC                          RCC_CIR_PLLRDYC_Msk           /*!< PLL Ready Interrupt Clear */
3306 #define RCC_CIR_HSI14RDYC_Pos                    (21U)                         
3307 #define RCC_CIR_HSI14RDYC_Msk                    (0x1U << RCC_CIR_HSI14RDYC_Pos) /*!< 0x00200000 */
3308 #define RCC_CIR_HSI14RDYC                        RCC_CIR_HSI14RDYC_Msk         /*!< HSI14 Ready Interrupt Clear */
3309 #define RCC_CIR_CSSC_Pos                         (23U)                         
3310 #define RCC_CIR_CSSC_Msk                         (0x1U << RCC_CIR_CSSC_Pos)    /*!< 0x00800000 */
3311 #define RCC_CIR_CSSC                             RCC_CIR_CSSC_Msk              /*!< Clock Security System Interrupt Clear */
3312
3313 /*****************  Bit definition for RCC_APB2RSTR register  ****************/
3314 #define RCC_APB2RSTR_SYSCFGRST_Pos               (0U)                          
3315 #define RCC_APB2RSTR_SYSCFGRST_Msk               (0x1U << RCC_APB2RSTR_SYSCFGRST_Pos) /*!< 0x00000001 */
3316 #define RCC_APB2RSTR_SYSCFGRST                   RCC_APB2RSTR_SYSCFGRST_Msk    /*!< SYSCFG reset */
3317 #define RCC_APB2RSTR_USART6RST_Pos               (5U)                          
3318 #define RCC_APB2RSTR_USART6RST_Msk               (0x1U << RCC_APB2RSTR_USART6RST_Pos) /*!< 0x00000020 */
3319 #define RCC_APB2RSTR_USART6RST                   RCC_APB2RSTR_USART6RST_Msk    /*!< USART6 reset */
3320 #define RCC_APB2RSTR_ADCRST_Pos                  (9U)                          
3321 #define RCC_APB2RSTR_ADCRST_Msk                  (0x1U << RCC_APB2RSTR_ADCRST_Pos) /*!< 0x00000200 */
3322 #define RCC_APB2RSTR_ADCRST                      RCC_APB2RSTR_ADCRST_Msk       /*!< ADC reset */
3323 #define RCC_APB2RSTR_TIM1RST_Pos                 (11U)                         
3324 #define RCC_APB2RSTR_TIM1RST_Msk                 (0x1U << RCC_APB2RSTR_TIM1RST_Pos) /*!< 0x00000800 */
3325 #define RCC_APB2RSTR_TIM1RST                     RCC_APB2RSTR_TIM1RST_Msk      /*!< TIM1 reset */
3326 #define RCC_APB2RSTR_SPI1RST_Pos                 (12U)                         
3327 #define RCC_APB2RSTR_SPI1RST_Msk                 (0x1U << RCC_APB2RSTR_SPI1RST_Pos) /*!< 0x00001000 */
3328 #define RCC_APB2RSTR_SPI1RST                     RCC_APB2RSTR_SPI1RST_Msk      /*!< SPI1 reset */
3329 #define RCC_APB2RSTR_USART1RST_Pos               (14U)                         
3330 #define RCC_APB2RSTR_USART1RST_Msk               (0x1U << RCC_APB2RSTR_USART1RST_Pos) /*!< 0x00004000 */
3331 #define RCC_APB2RSTR_USART1RST                   RCC_APB2RSTR_USART1RST_Msk    /*!< USART1 reset */
3332 #define RCC_APB2RSTR_TIM15RST_Pos                (16U)                         
3333 #define RCC_APB2RSTR_TIM15RST_Msk                (0x1U << RCC_APB2RSTR_TIM15RST_Pos) /*!< 0x00010000 */
3334 #define RCC_APB2RSTR_TIM15RST                    RCC_APB2RSTR_TIM15RST_Msk     /*!< TIM15 reset */
3335 #define RCC_APB2RSTR_TIM16RST_Pos                (17U)                         
3336 #define RCC_APB2RSTR_TIM16RST_Msk                (0x1U << RCC_APB2RSTR_TIM16RST_Pos) /*!< 0x00020000 */
3337 #define RCC_APB2RSTR_TIM16RST                    RCC_APB2RSTR_TIM16RST_Msk     /*!< TIM16 reset */
3338 #define RCC_APB2RSTR_TIM17RST_Pos                (18U)                         
3339 #define RCC_APB2RSTR_TIM17RST_Msk                (0x1U << RCC_APB2RSTR_TIM17RST_Pos) /*!< 0x00040000 */
3340 #define RCC_APB2RSTR_TIM17RST                    RCC_APB2RSTR_TIM17RST_Msk     /*!< TIM17 reset */
3341 #define RCC_APB2RSTR_DBGMCURST_Pos               (22U)                         
3342 #define RCC_APB2RSTR_DBGMCURST_Msk               (0x1U << RCC_APB2RSTR_DBGMCURST_Pos) /*!< 0x00400000 */
3343 #define RCC_APB2RSTR_DBGMCURST                   RCC_APB2RSTR_DBGMCURST_Msk    /*!< DBGMCU reset */
3344
3345 /*!< Old ADC1 reset bit definition maintained for legacy purpose */
3346 #define  RCC_APB2RSTR_ADC1RST                RCC_APB2RSTR_ADCRST          
3347
3348 /*****************  Bit definition for RCC_APB1RSTR register  ****************/
3349 #define RCC_APB1RSTR_TIM3RST_Pos                 (1U)                          
3350 #define RCC_APB1RSTR_TIM3RST_Msk                 (0x1U << RCC_APB1RSTR_TIM3RST_Pos) /*!< 0x00000002 */
3351 #define RCC_APB1RSTR_TIM3RST                     RCC_APB1RSTR_TIM3RST_Msk      /*!< Timer 3 reset */
3352 #define RCC_APB1RSTR_TIM6RST_Pos                 (4U)                          
3353 #define RCC_APB1RSTR_TIM6RST_Msk                 (0x1U << RCC_APB1RSTR_TIM6RST_Pos) /*!< 0x00000010 */
3354 #define RCC_APB1RSTR_TIM6RST                     RCC_APB1RSTR_TIM6RST_Msk      /*!< Timer 6 reset */
3355 #define RCC_APB1RSTR_TIM7RST_Pos                 (5U)                          
3356 #define RCC_APB1RSTR_TIM7RST_Msk                 (0x1U << RCC_APB1RSTR_TIM7RST_Pos) /*!< 0x00000020 */
3357 #define RCC_APB1RSTR_TIM7RST                     RCC_APB1RSTR_TIM7RST_Msk      /*!< Timer 7 reset */
3358 #define RCC_APB1RSTR_TIM14RST_Pos                (8U)                          
3359 #define RCC_APB1RSTR_TIM14RST_Msk                (0x1U << RCC_APB1RSTR_TIM14RST_Pos) /*!< 0x00000100 */
3360 #define RCC_APB1RSTR_TIM14RST                    RCC_APB1RSTR_TIM14RST_Msk     /*!< Timer 14 reset */
3361 #define RCC_APB1RSTR_WWDGRST_Pos                 (11U)                         
3362 #define RCC_APB1RSTR_WWDGRST_Msk                 (0x1U << RCC_APB1RSTR_WWDGRST_Pos) /*!< 0x00000800 */
3363 #define RCC_APB1RSTR_WWDGRST                     RCC_APB1RSTR_WWDGRST_Msk      /*!< Window Watchdog reset */
3364 #define RCC_APB1RSTR_SPI2RST_Pos                 (14U)                         
3365 #define RCC_APB1RSTR_SPI2RST_Msk                 (0x1U << RCC_APB1RSTR_SPI2RST_Pos) /*!< 0x00004000 */
3366 #define RCC_APB1RSTR_SPI2RST                     RCC_APB1RSTR_SPI2RST_Msk      /*!< SPI2 reset */
3367 #define RCC_APB1RSTR_USART2RST_Pos               (17U)                         
3368 #define RCC_APB1RSTR_USART2RST_Msk               (0x1U << RCC_APB1RSTR_USART2RST_Pos) /*!< 0x00020000 */
3369 #define RCC_APB1RSTR_USART2RST                   RCC_APB1RSTR_USART2RST_Msk    /*!< USART 2 reset */
3370 #define RCC_APB1RSTR_USART3RST_Pos               (18U)                         
3371 #define RCC_APB1RSTR_USART3RST_Msk               (0x1U << RCC_APB1RSTR_USART3RST_Pos) /*!< 0x00040000 */
3372 #define RCC_APB1RSTR_USART3RST                   RCC_APB1RSTR_USART3RST_Msk    /*!< USART 3 reset */
3373 #define RCC_APB1RSTR_USART4RST_Pos               (19U)                         
3374 #define RCC_APB1RSTR_USART4RST_Msk               (0x1U << RCC_APB1RSTR_USART4RST_Pos) /*!< 0x00080000 */
3375 #define RCC_APB1RSTR_USART4RST                   RCC_APB1RSTR_USART4RST_Msk    /*!< USART 4 reset */
3376 #define RCC_APB1RSTR_USART5RST_Pos               (20U)                         
3377 #define RCC_APB1RSTR_USART5RST_Msk               (0x1U << RCC_APB1RSTR_USART5RST_Pos) /*!< 0x00100000 */
3378 #define RCC_APB1RSTR_USART5RST                   RCC_APB1RSTR_USART5RST_Msk    /*!< USART 5 reset */
3379 #define RCC_APB1RSTR_I2C1RST_Pos                 (21U)                         
3380 #define RCC_APB1RSTR_I2C1RST_Msk                 (0x1U << RCC_APB1RSTR_I2C1RST_Pos) /*!< 0x00200000 */
3381 #define RCC_APB1RSTR_I2C1RST                     RCC_APB1RSTR_I2C1RST_Msk      /*!< I2C 1 reset */
3382 #define RCC_APB1RSTR_I2C2RST_Pos                 (22U)                         
3383 #define RCC_APB1RSTR_I2C2RST_Msk                 (0x1U << RCC_APB1RSTR_I2C2RST_Pos) /*!< 0x00400000 */
3384 #define RCC_APB1RSTR_I2C2RST                     RCC_APB1RSTR_I2C2RST_Msk      /*!< I2C 2 reset */
3385 #define RCC_APB1RSTR_PWRRST_Pos                  (28U)                         
3386 #define RCC_APB1RSTR_PWRRST_Msk                  (0x1U << RCC_APB1RSTR_PWRRST_Pos) /*!< 0x10000000 */
3387 #define RCC_APB1RSTR_PWRRST                      RCC_APB1RSTR_PWRRST_Msk       /*!< PWR reset */
3388
3389 /******************  Bit definition for RCC_AHBENR register  *****************/
3390 #define RCC_AHBENR_DMAEN_Pos                     (0U)                          
3391 #define RCC_AHBENR_DMAEN_Msk                     (0x1U << RCC_AHBENR_DMAEN_Pos) /*!< 0x00000001 */
3392 #define RCC_AHBENR_DMAEN                         RCC_AHBENR_DMAEN_Msk          /*!< DMA1 clock enable */
3393 #define RCC_AHBENR_SRAMEN_Pos                    (2U)                          
3394 #define RCC_AHBENR_SRAMEN_Msk                    (0x1U << RCC_AHBENR_SRAMEN_Pos) /*!< 0x00000004 */
3395 #define RCC_AHBENR_SRAMEN                        RCC_AHBENR_SRAMEN_Msk         /*!< SRAM interface clock enable */
3396 #define RCC_AHBENR_FLITFEN_Pos                   (4U)                          
3397 #define RCC_AHBENR_FLITFEN_Msk                   (0x1U << RCC_AHBENR_FLITFEN_Pos) /*!< 0x00000010 */
3398 #define RCC_AHBENR_FLITFEN                       RCC_AHBENR_FLITFEN_Msk        /*!< FLITF clock enable */
3399 #define RCC_AHBENR_CRCEN_Pos                     (6U)                          
3400 #define RCC_AHBENR_CRCEN_Msk                     (0x1U << RCC_AHBENR_CRCEN_Pos) /*!< 0x00000040 */
3401 #define RCC_AHBENR_CRCEN                         RCC_AHBENR_CRCEN_Msk          /*!< CRC clock enable */
3402 #define RCC_AHBENR_GPIOAEN_Pos                   (17U)                         
3403 #define RCC_AHBENR_GPIOAEN_Msk                   (0x1U << RCC_AHBENR_GPIOAEN_Pos) /*!< 0x00020000 */
3404 #define RCC_AHBENR_GPIOAEN                       RCC_AHBENR_GPIOAEN_Msk        /*!< GPIOA clock enable */
3405 #define RCC_AHBENR_GPIOBEN_Pos                   (18U)                         
3406 #define RCC_AHBENR_GPIOBEN_Msk                   (0x1U << RCC_AHBENR_GPIOBEN_Pos) /*!< 0x00040000 */
3407 #define RCC_AHBENR_GPIOBEN                       RCC_AHBENR_GPIOBEN_Msk        /*!< GPIOB clock enable */
3408 #define RCC_AHBENR_GPIOCEN_Pos                   (19U)                         
3409 #define RCC_AHBENR_GPIOCEN_Msk                   (0x1U << RCC_AHBENR_GPIOCEN_Pos) /*!< 0x00080000 */
3410 #define RCC_AHBENR_GPIOCEN                       RCC_AHBENR_GPIOCEN_Msk        /*!< GPIOC clock enable */
3411 #define RCC_AHBENR_GPIODEN_Pos                   (20U)                         
3412 #define RCC_AHBENR_GPIODEN_Msk                   (0x1U << RCC_AHBENR_GPIODEN_Pos) /*!< 0x00100000 */
3413 #define RCC_AHBENR_GPIODEN                       RCC_AHBENR_GPIODEN_Msk        /*!< GPIOD clock enable */
3414 #define RCC_AHBENR_GPIOFEN_Pos                   (22U)                         
3415 #define RCC_AHBENR_GPIOFEN_Msk                   (0x1U << RCC_AHBENR_GPIOFEN_Pos) /*!< 0x00400000 */
3416 #define RCC_AHBENR_GPIOFEN                       RCC_AHBENR_GPIOFEN_Msk        /*!< GPIOF clock enable */
3417
3418 /* Old Bit definition maintained for legacy purpose */
3419 #define  RCC_AHBENR_DMA1EN                   RCC_AHBENR_DMAEN        /*!< DMA1 clock enable */
3420
3421 /*****************  Bit definition for RCC_APB2ENR register  *****************/
3422 #define RCC_APB2ENR_SYSCFGCOMPEN_Pos             (0U)                          
3423 #define RCC_APB2ENR_SYSCFGCOMPEN_Msk             (0x1U << RCC_APB2ENR_SYSCFGCOMPEN_Pos) /*!< 0x00000001 */
3424 #define RCC_APB2ENR_SYSCFGCOMPEN                 RCC_APB2ENR_SYSCFGCOMPEN_Msk  /*!< SYSCFG and comparator clock enable */
3425 #define RCC_APB2ENR_USART6EN_Pos                 (5U)                          
3426 #define RCC_APB2ENR_USART6EN_Msk                 (0x1U << RCC_APB2ENR_USART6EN_Pos) /*!< 0x00000020 */
3427 #define RCC_APB2ENR_USART6EN                     RCC_APB2ENR_USART6EN_Msk      /*!< USART6 clock enable */
3428 #define RCC_APB2ENR_ADCEN_Pos                    (9U)                          
3429 #define RCC_APB2ENR_ADCEN_Msk                    (0x1U << RCC_APB2ENR_ADCEN_Pos) /*!< 0x00000200 */
3430 #define RCC_APB2ENR_ADCEN                        RCC_APB2ENR_ADCEN_Msk         /*!< ADC1 clock enable */
3431 #define RCC_APB2ENR_TIM1EN_Pos                   (11U)                         
3432 #define RCC_APB2ENR_TIM1EN_Msk                   (0x1U << RCC_APB2ENR_TIM1EN_Pos) /*!< 0x00000800 */
3433 #define RCC_APB2ENR_TIM1EN                       RCC_APB2ENR_TIM1EN_Msk        /*!< TIM1 clock enable */
3434 #define RCC_APB2ENR_SPI1EN_Pos                   (12U)                         
3435 #define RCC_APB2ENR_SPI1EN_Msk                   (0x1U << RCC_APB2ENR_SPI1EN_Pos) /*!< 0x00001000 */
3436 #define RCC_APB2ENR_SPI1EN                       RCC_APB2ENR_SPI1EN_Msk        /*!< SPI1 clock enable */
3437 #define RCC_APB2ENR_USART1EN_Pos                 (14U)                         
3438 #define RCC_APB2ENR_USART1EN_Msk                 (0x1U << RCC_APB2ENR_USART1EN_Pos) /*!< 0x00004000 */
3439 #define RCC_APB2ENR_USART1EN                     RCC_APB2ENR_USART1EN_Msk      /*!< USART1 clock enable */
3440 #define RCC_APB2ENR_TIM15EN_Pos                  (16U)                         
3441 #define RCC_APB2ENR_TIM15EN_Msk                  (0x1U << RCC_APB2ENR_TIM15EN_Pos) /*!< 0x00010000 */
3442 #define RCC_APB2ENR_TIM15EN                      RCC_APB2ENR_TIM15EN_Msk       /*!< TIM15 clock enable */
3443 #define RCC_APB2ENR_TIM16EN_Pos                  (17U)                         
3444 #define RCC_APB2ENR_TIM16EN_Msk                  (0x1U << RCC_APB2ENR_TIM16EN_Pos) /*!< 0x00020000 */
3445 #define RCC_APB2ENR_TIM16EN                      RCC_APB2ENR_TIM16EN_Msk       /*!< TIM16 clock enable */
3446 #define RCC_APB2ENR_TIM17EN_Pos                  (18U)                         
3447 #define RCC_APB2ENR_TIM17EN_Msk                  (0x1U << RCC_APB2ENR_TIM17EN_Pos) /*!< 0x00040000 */
3448 #define RCC_APB2ENR_TIM17EN                      RCC_APB2ENR_TIM17EN_Msk       /*!< TIM17 clock enable */
3449 #define RCC_APB2ENR_DBGMCUEN_Pos                 (22U)                         
3450 #define RCC_APB2ENR_DBGMCUEN_Msk                 (0x1U << RCC_APB2ENR_DBGMCUEN_Pos) /*!< 0x00400000 */
3451 #define RCC_APB2ENR_DBGMCUEN                     RCC_APB2ENR_DBGMCUEN_Msk      /*!< DBGMCU clock enable */
3452
3453 /* Old Bit definition maintained for legacy purpose */
3454 #define  RCC_APB2ENR_SYSCFGEN                RCC_APB2ENR_SYSCFGCOMPEN        /*!< SYSCFG clock enable */
3455 #define  RCC_APB2ENR_ADC1EN                  RCC_APB2ENR_ADCEN               /*!< ADC1 clock enable */
3456
3457 /*****************  Bit definition for RCC_APB1ENR register  *****************/
3458 #define RCC_APB1ENR_TIM3EN_Pos                   (1U)                          
3459 #define RCC_APB1ENR_TIM3EN_Msk                   (0x1U << RCC_APB1ENR_TIM3EN_Pos) /*!< 0x00000002 */
3460 #define RCC_APB1ENR_TIM3EN                       RCC_APB1ENR_TIM3EN_Msk        /*!< Timer 3 clock enable */
3461 #define RCC_APB1ENR_TIM6EN_Pos                   (4U)                          
3462 #define RCC_APB1ENR_TIM6EN_Msk                   (0x1U << RCC_APB1ENR_TIM6EN_Pos) /*!< 0x00000010 */
3463 #define RCC_APB1ENR_TIM6EN                       RCC_APB1ENR_TIM6EN_Msk        /*!< Timer 6 clock enable */
3464 #define RCC_APB1ENR_TIM7EN_Pos                   (5U)                          
3465 #define RCC_APB1ENR_TIM7EN_Msk                   (0x1U << RCC_APB1ENR_TIM7EN_Pos) /*!< 0x00000020 */
3466 #define RCC_APB1ENR_TIM7EN                       RCC_APB1ENR_TIM7EN_Msk        /*!< Timer 7 clock enable */
3467 #define RCC_APB1ENR_TIM14EN_Pos                  (8U)                          
3468 #define RCC_APB1ENR_TIM14EN_Msk                  (0x1U << RCC_APB1ENR_TIM14EN_Pos) /*!< 0x00000100 */
3469 #define RCC_APB1ENR_TIM14EN                      RCC_APB1ENR_TIM14EN_Msk       /*!< Timer 14 clock enable */
3470 #define RCC_APB1ENR_WWDGEN_Pos                   (11U)                         
3471 #define RCC_APB1ENR_WWDGEN_Msk                   (0x1U << RCC_APB1ENR_WWDGEN_Pos) /*!< 0x00000800 */
3472 #define RCC_APB1ENR_WWDGEN                       RCC_APB1ENR_WWDGEN_Msk        /*!< Window Watchdog clock enable */
3473 #define RCC_APB1ENR_SPI2EN_Pos                   (14U)                         
3474 #define RCC_APB1ENR_SPI2EN_Msk                   (0x1U << RCC_APB1ENR_SPI2EN_Pos) /*!< 0x00004000 */
3475 #define RCC_APB1ENR_SPI2EN                       RCC_APB1ENR_SPI2EN_Msk        /*!< SPI2 clock enable */
3476 #define RCC_APB1ENR_USART2EN_Pos                 (17U)                         
3477 #define RCC_APB1ENR_USART2EN_Msk                 (0x1U << RCC_APB1ENR_USART2EN_Pos) /*!< 0x00020000 */
3478 #define RCC_APB1ENR_USART2EN                     RCC_APB1ENR_USART2EN_Msk      /*!< USART2 clock enable */
3479 #define RCC_APB1ENR_USART3EN_Pos                 (18U)                         
3480 #define RCC_APB1ENR_USART3EN_Msk                 (0x1U << RCC_APB1ENR_USART3EN_Pos) /*!< 0x00040000 */
3481 #define RCC_APB1ENR_USART3EN                     RCC_APB1ENR_USART3EN_Msk      /*!< USART3 clock enable */
3482 #define RCC_APB1ENR_USART4EN_Pos                 (19U)                         
3483 #define RCC_APB1ENR_USART4EN_Msk                 (0x1U << RCC_APB1ENR_USART4EN_Pos) /*!< 0x00080000 */
3484 #define RCC_APB1ENR_USART4EN                     RCC_APB1ENR_USART4EN_Msk      /*!< USART4 clock enable */
3485 #define RCC_APB1ENR_USART5EN_Pos                 (20U)                         
3486 #define RCC_APB1ENR_USART5EN_Msk                 (0x1U << RCC_APB1ENR_USART5EN_Pos) /*!< 0x00100000 */
3487 #define RCC_APB1ENR_USART5EN                     RCC_APB1ENR_USART5EN_Msk      /*!< USART5 clock enable */
3488 #define RCC_APB1ENR_I2C1EN_Pos                   (21U)                         
3489 #define RCC_APB1ENR_I2C1EN_Msk                   (0x1U << RCC_APB1ENR_I2C1EN_Pos) /*!< 0x00200000 */
3490 #define RCC_APB1ENR_I2C1EN                       RCC_APB1ENR_I2C1EN_Msk        /*!< I2C1 clock enable */
3491 #define RCC_APB1ENR_I2C2EN_Pos                   (22U)                         
3492 #define RCC_APB1ENR_I2C2EN_Msk                   (0x1U << RCC_APB1ENR_I2C2EN_Pos) /*!< 0x00400000 */
3493 #define RCC_APB1ENR_I2C2EN                       RCC_APB1ENR_I2C2EN_Msk        /*!< I2C2 clock enable */
3494 #define RCC_APB1ENR_PWREN_Pos                    (28U)                         
3495 #define RCC_APB1ENR_PWREN_Msk                    (0x1U << RCC_APB1ENR_PWREN_Pos) /*!< 0x10000000 */
3496 #define RCC_APB1ENR_PWREN                        RCC_APB1ENR_PWREN_Msk         /*!< PWR clock enable */
3497
3498 /*******************  Bit definition for RCC_BDCR register  ******************/
3499 #define RCC_BDCR_LSEON_Pos                       (0U)                          
3500 #define RCC_BDCR_LSEON_Msk                       (0x1U << RCC_BDCR_LSEON_Pos)  /*!< 0x00000001 */
3501 #define RCC_BDCR_LSEON                           RCC_BDCR_LSEON_Msk            /*!< External Low Speed oscillator enable */
3502 #define RCC_BDCR_LSERDY_Pos                      (1U)                          
3503 #define RCC_BDCR_LSERDY_Msk                      (0x1U << RCC_BDCR_LSERDY_Pos) /*!< 0x00000002 */
3504 #define RCC_BDCR_LSERDY                          RCC_BDCR_LSERDY_Msk           /*!< External Low Speed oscillator Ready */
3505 #define RCC_BDCR_LSEBYP_Pos                      (2U)                          
3506 #define RCC_BDCR_LSEBYP_Msk                      (0x1U << RCC_BDCR_LSEBYP_Pos) /*!< 0x00000004 */
3507 #define RCC_BDCR_LSEBYP                          RCC_BDCR_LSEBYP_Msk           /*!< External Low Speed oscillator Bypass */
3508
3509 #define RCC_BDCR_LSEDRV_Pos                      (3U)                          
3510 #define RCC_BDCR_LSEDRV_Msk                      (0x3U << RCC_BDCR_LSEDRV_Pos) /*!< 0x00000018 */
3511 #define RCC_BDCR_LSEDRV                          RCC_BDCR_LSEDRV_Msk           /*!< LSEDRV[1:0] bits (LSE Osc. drive capability) */
3512 #define RCC_BDCR_LSEDRV_0                        (0x1U << RCC_BDCR_LSEDRV_Pos) /*!< 0x00000008 */
3513 #define RCC_BDCR_LSEDRV_1                        (0x2U << RCC_BDCR_LSEDRV_Pos) /*!< 0x00000010 */
3514
3515 #define RCC_BDCR_RTCSEL_Pos                      (8U)                          
3516 #define RCC_BDCR_RTCSEL_Msk                      (0x3U << RCC_BDCR_RTCSEL_Pos) /*!< 0x00000300 */
3517 #define RCC_BDCR_RTCSEL                          RCC_BDCR_RTCSEL_Msk           /*!< RTCSEL[1:0] bits (RTC clock source selection) */
3518 #define RCC_BDCR_RTCSEL_0                        (0x1U << RCC_BDCR_RTCSEL_Pos) /*!< 0x00000100 */
3519 #define RCC_BDCR_RTCSEL_1                        (0x2U << RCC_BDCR_RTCSEL_Pos) /*!< 0x00000200 */
3520
3521 /*!< RTC configuration */
3522 #define RCC_BDCR_RTCSEL_NOCLOCK                  (0x00000000U)                 /*!< No clock */
3523 #define RCC_BDCR_RTCSEL_LSE                      (0x00000100U)                 /*!< LSE oscillator clock used as RTC clock */
3524 #define RCC_BDCR_RTCSEL_LSI                      (0x00000200U)                 /*!< LSI oscillator clock used as RTC clock */
3525 #define RCC_BDCR_RTCSEL_HSE                      (0x00000300U)                 /*!< HSE oscillator clock divided by 128 used as RTC clock */
3526
3527 #define RCC_BDCR_RTCEN_Pos                       (15U)                         
3528 #define RCC_BDCR_RTCEN_Msk                       (0x1U << RCC_BDCR_RTCEN_Pos)  /*!< 0x00008000 */
3529 #define RCC_BDCR_RTCEN                           RCC_BDCR_RTCEN_Msk            /*!< RTC clock enable */
3530 #define RCC_BDCR_BDRST_Pos                       (16U)                         
3531 #define RCC_BDCR_BDRST_Msk                       (0x1U << RCC_BDCR_BDRST_Pos)  /*!< 0x00010000 */
3532 #define RCC_BDCR_BDRST                           RCC_BDCR_BDRST_Msk            /*!< Backup domain software reset  */
3533
3534 /*******************  Bit definition for RCC_CSR register  *******************/
3535 #define RCC_CSR_LSION_Pos                        (0U)                          
3536 #define RCC_CSR_LSION_Msk                        (0x1U << RCC_CSR_LSION_Pos)   /*!< 0x00000001 */
3537 #define RCC_CSR_LSION                            RCC_CSR_LSION_Msk             /*!< Internal Low Speed oscillator enable */
3538 #define RCC_CSR_LSIRDY_Pos                       (1U)                          
3539 #define RCC_CSR_LSIRDY_Msk                       (0x1U << RCC_CSR_LSIRDY_Pos)  /*!< 0x00000002 */
3540 #define RCC_CSR_LSIRDY                           RCC_CSR_LSIRDY_Msk            /*!< Internal Low Speed oscillator Ready */
3541 #define RCC_CSR_V18PWRRSTF_Pos                   (23U)                         
3542 #define RCC_CSR_V18PWRRSTF_Msk                   (0x1U << RCC_CSR_V18PWRRSTF_Pos) /*!< 0x00800000 */
3543 #define RCC_CSR_V18PWRRSTF                       RCC_CSR_V18PWRRSTF_Msk        /*!< V1.8 power domain reset flag */
3544 #define RCC_CSR_RMVF_Pos                         (24U)                         
3545 #define RCC_CSR_RMVF_Msk                         (0x1U << RCC_CSR_RMVF_Pos)    /*!< 0x01000000 */
3546 #define RCC_CSR_RMVF                             RCC_CSR_RMVF_Msk              /*!< Remove reset flag */
3547 #define RCC_CSR_OBLRSTF_Pos                      (25U)                         
3548 #define RCC_CSR_OBLRSTF_Msk                      (0x1U << RCC_CSR_OBLRSTF_Pos) /*!< 0x02000000 */
3549 #define RCC_CSR_OBLRSTF                          RCC_CSR_OBLRSTF_Msk           /*!< OBL reset flag */
3550 #define RCC_CSR_PINRSTF_Pos                      (26U)                         
3551 #define RCC_CSR_PINRSTF_Msk                      (0x1U << RCC_CSR_PINRSTF_Pos) /*!< 0x04000000 */
3552 #define RCC_CSR_PINRSTF                          RCC_CSR_PINRSTF_Msk           /*!< PIN reset flag */
3553 #define RCC_CSR_PORRSTF_Pos                      (27U)                         
3554 #define RCC_CSR_PORRSTF_Msk                      (0x1U << RCC_CSR_PORRSTF_Pos) /*!< 0x08000000 */
3555 #define RCC_CSR_PORRSTF                          RCC_CSR_PORRSTF_Msk           /*!< POR/PDR reset flag */
3556 #define RCC_CSR_SFTRSTF_Pos                      (28U)                         
3557 #define RCC_CSR_SFTRSTF_Msk                      (0x1U << RCC_CSR_SFTRSTF_Pos) /*!< 0x10000000 */
3558 #define RCC_CSR_SFTRSTF                          RCC_CSR_SFTRSTF_Msk           /*!< Software Reset flag */
3559 #define RCC_CSR_IWDGRSTF_Pos                     (29U)                         
3560 #define RCC_CSR_IWDGRSTF_Msk                     (0x1U << RCC_CSR_IWDGRSTF_Pos) /*!< 0x20000000 */
3561 #define RCC_CSR_IWDGRSTF                         RCC_CSR_IWDGRSTF_Msk          /*!< Independent Watchdog reset flag */
3562 #define RCC_CSR_WWDGRSTF_Pos                     (30U)                         
3563 #define RCC_CSR_WWDGRSTF_Msk                     (0x1U << RCC_CSR_WWDGRSTF_Pos) /*!< 0x40000000 */
3564 #define RCC_CSR_WWDGRSTF                         RCC_CSR_WWDGRSTF_Msk          /*!< Window watchdog reset flag */
3565 #define RCC_CSR_LPWRRSTF_Pos                     (31U)                         
3566 #define RCC_CSR_LPWRRSTF_Msk                     (0x1U << RCC_CSR_LPWRRSTF_Pos) /*!< 0x80000000 */
3567 #define RCC_CSR_LPWRRSTF                         RCC_CSR_LPWRRSTF_Msk          /*!< Low-Power reset flag */
3568
3569 /* Old Bit definition maintained for legacy purpose */
3570 #define  RCC_CSR_OBL                         RCC_CSR_OBLRSTF        /*!< OBL reset flag */
3571
3572 /*******************  Bit definition for RCC_AHBRSTR register  ***************/
3573 #define RCC_AHBRSTR_GPIOARST_Pos                 (17U)                         
3574 #define RCC_AHBRSTR_GPIOARST_Msk                 (0x1U << RCC_AHBRSTR_GPIOARST_Pos) /*!< 0x00020000 */
3575 #define RCC_AHBRSTR_GPIOARST                     RCC_AHBRSTR_GPIOARST_Msk      /*!< GPIOA reset */
3576 #define RCC_AHBRSTR_GPIOBRST_Pos                 (18U)                         
3577 #define RCC_AHBRSTR_GPIOBRST_Msk                 (0x1U << RCC_AHBRSTR_GPIOBRST_Pos) /*!< 0x00040000 */
3578 #define RCC_AHBRSTR_GPIOBRST                     RCC_AHBRSTR_GPIOBRST_Msk      /*!< GPIOB reset */
3579 #define RCC_AHBRSTR_GPIOCRST_Pos                 (19U)                         
3580 #define RCC_AHBRSTR_GPIOCRST_Msk                 (0x1U << RCC_AHBRSTR_GPIOCRST_Pos) /*!< 0x00080000 */
3581 #define RCC_AHBRSTR_GPIOCRST                     RCC_AHBRSTR_GPIOCRST_Msk      /*!< GPIOC reset */
3582 #define RCC_AHBRSTR_GPIODRST_Pos                 (20U)                         
3583 #define RCC_AHBRSTR_GPIODRST_Msk                 (0x1U << RCC_AHBRSTR_GPIODRST_Pos) /*!< 0x00100000 */
3584 #define RCC_AHBRSTR_GPIODRST                     RCC_AHBRSTR_GPIODRST_Msk      /*!< GPIOD reset */
3585 #define RCC_AHBRSTR_GPIOFRST_Pos                 (22U)                         
3586 #define RCC_AHBRSTR_GPIOFRST_Msk                 (0x1U << RCC_AHBRSTR_GPIOFRST_Pos) /*!< 0x00400000 */
3587 #define RCC_AHBRSTR_GPIOFRST                     RCC_AHBRSTR_GPIOFRST_Msk      /*!< GPIOF reset */
3588
3589 /*******************  Bit definition for RCC_CFGR2 register  *****************/
3590 /*!< PREDIV configuration */
3591 #define RCC_CFGR2_PREDIV_Pos                     (0U)                          
3592 #define RCC_CFGR2_PREDIV_Msk                     (0xFU << RCC_CFGR2_PREDIV_Pos) /*!< 0x0000000F */
3593 #define RCC_CFGR2_PREDIV                         RCC_CFGR2_PREDIV_Msk          /*!< PREDIV[3:0] bits */
3594 #define RCC_CFGR2_PREDIV_0                       (0x1U << RCC_CFGR2_PREDIV_Pos) /*!< 0x00000001 */
3595 #define RCC_CFGR2_PREDIV_1                       (0x2U << RCC_CFGR2_PREDIV_Pos) /*!< 0x00000002 */
3596 #define RCC_CFGR2_PREDIV_2                       (0x4U << RCC_CFGR2_PREDIV_Pos) /*!< 0x00000004 */
3597 #define RCC_CFGR2_PREDIV_3                       (0x8U << RCC_CFGR2_PREDIV_Pos) /*!< 0x00000008 */
3598
3599 #define RCC_CFGR2_PREDIV_DIV1                    (0x00000000U)                 /*!< PREDIV input clock not divided */
3600 #define RCC_CFGR2_PREDIV_DIV2                    (0x00000001U)                 /*!< PREDIV input clock divided by 2 */
3601 #define RCC_CFGR2_PREDIV_DIV3                    (0x00000002U)                 /*!< PREDIV input clock divided by 3 */
3602 #define RCC_CFGR2_PREDIV_DIV4                    (0x00000003U)                 /*!< PREDIV input clock divided by 4 */
3603 #define RCC_CFGR2_PREDIV_DIV5                    (0x00000004U)                 /*!< PREDIV input clock divided by 5 */
3604 #define RCC_CFGR2_PREDIV_DIV6                    (0x00000005U)                 /*!< PREDIV input clock divided by 6 */
3605 #define RCC_CFGR2_PREDIV_DIV7                    (0x00000006U)                 /*!< PREDIV input clock divided by 7 */
3606 #define RCC_CFGR2_PREDIV_DIV8                    (0x00000007U)                 /*!< PREDIV input clock divided by 8 */
3607 #define RCC_CFGR2_PREDIV_DIV9                    (0x00000008U)                 /*!< PREDIV input clock divided by 9 */
3608 #define RCC_CFGR2_PREDIV_DIV10                   (0x00000009U)                 /*!< PREDIV input clock divided by 10 */
3609 #define RCC_CFGR2_PREDIV_DIV11                   (0x0000000AU)                 /*!< PREDIV input clock divided by 11 */
3610 #define RCC_CFGR2_PREDIV_DIV12                   (0x0000000BU)                 /*!< PREDIV input clock divided by 12 */
3611 #define RCC_CFGR2_PREDIV_DIV13                   (0x0000000CU)                 /*!< PREDIV input clock divided by 13 */
3612 #define RCC_CFGR2_PREDIV_DIV14                   (0x0000000DU)                 /*!< PREDIV input clock divided by 14 */
3613 #define RCC_CFGR2_PREDIV_DIV15                   (0x0000000EU)                 /*!< PREDIV input clock divided by 15 */
3614 #define RCC_CFGR2_PREDIV_DIV16                   (0x0000000FU)                 /*!< PREDIV input clock divided by 16 */
3615
3616 /*******************  Bit definition for RCC_CFGR3 register  *****************/
3617 /*!< USART1 Clock source selection */
3618 #define RCC_CFGR3_USART1SW_Pos                   (0U)                          
3619 #define RCC_CFGR3_USART1SW_Msk                   (0x3U << RCC_CFGR3_USART1SW_Pos) /*!< 0x00000003 */
3620 #define RCC_CFGR3_USART1SW                       RCC_CFGR3_USART1SW_Msk        /*!< USART1SW[1:0] bits */
3621 #define RCC_CFGR3_USART1SW_0                     (0x1U << RCC_CFGR3_USART1SW_Pos) /*!< 0x00000001 */
3622 #define RCC_CFGR3_USART1SW_1                     (0x2U << RCC_CFGR3_USART1SW_Pos) /*!< 0x00000002 */
3623
3624 #define RCC_CFGR3_USART1SW_PCLK                  (0x00000000U)                 /*!< PCLK clock used as USART1 clock source */
3625 #define RCC_CFGR3_USART1SW_SYSCLK                (0x00000001U)                 /*!< System clock selected as USART1 clock source */
3626 #define RCC_CFGR3_USART1SW_LSE                   (0x00000002U)                 /*!< LSE oscillator clock used as USART1 clock source */
3627 #define RCC_CFGR3_USART1SW_HSI                   (0x00000003U)                 /*!< HSI oscillator clock used as USART1 clock source */
3628
3629 /*!< I2C1 Clock source selection */
3630 #define RCC_CFGR3_I2C1SW_Pos                     (4U)                          
3631 #define RCC_CFGR3_I2C1SW_Msk                     (0x1U << RCC_CFGR3_I2C1SW_Pos) /*!< 0x00000010 */
3632 #define RCC_CFGR3_I2C1SW                         RCC_CFGR3_I2C1SW_Msk          /*!< I2C1SW bits */ 
3633
3634 #define RCC_CFGR3_I2C1SW_HSI                     (0x00000000U)                 /*!< HSI oscillator clock used as I2C1 clock source */
3635 #define RCC_CFGR3_I2C1SW_SYSCLK_Pos              (4U)                          
3636 #define RCC_CFGR3_I2C1SW_SYSCLK_Msk              (0x1U << RCC_CFGR3_I2C1SW_SYSCLK_Pos) /*!< 0x00000010 */
3637 #define RCC_CFGR3_I2C1SW_SYSCLK                  RCC_CFGR3_I2C1SW_SYSCLK_Msk   /*!< System clock selected as I2C1 clock source */
3638
3639 /*******************  Bit definition for RCC_CR2 register  *******************/
3640 #define RCC_CR2_HSI14ON_Pos                      (0U)                          
3641 #define RCC_CR2_HSI14ON_Msk                      (0x1U << RCC_CR2_HSI14ON_Pos) /*!< 0x00000001 */
3642 #define RCC_CR2_HSI14ON                          RCC_CR2_HSI14ON_Msk           /*!< Internal High Speed 14MHz clock enable */
3643 #define RCC_CR2_HSI14RDY_Pos                     (1U)                          
3644 #define RCC_CR2_HSI14RDY_Msk                     (0x1U << RCC_CR2_HSI14RDY_Pos) /*!< 0x00000002 */
3645 #define RCC_CR2_HSI14RDY                         RCC_CR2_HSI14RDY_Msk          /*!< Internal High Speed 14MHz clock ready flag */
3646 #define RCC_CR2_HSI14DIS_Pos                     (2U)                          
3647 #define RCC_CR2_HSI14DIS_Msk                     (0x1U << RCC_CR2_HSI14DIS_Pos) /*!< 0x00000004 */
3648 #define RCC_CR2_HSI14DIS                         RCC_CR2_HSI14DIS_Msk          /*!< Internal High Speed 14MHz clock disable */
3649 #define RCC_CR2_HSI14TRIM_Pos                    (3U)                          
3650 #define RCC_CR2_HSI14TRIM_Msk                    (0x1FU << RCC_CR2_HSI14TRIM_Pos) /*!< 0x000000F8 */
3651 #define RCC_CR2_HSI14TRIM                        RCC_CR2_HSI14TRIM_Msk         /*!< Internal High Speed 14MHz clock trimming */
3652 #define RCC_CR2_HSI14CAL_Pos                     (8U)                          
3653 #define RCC_CR2_HSI14CAL_Msk                     (0xFFU << RCC_CR2_HSI14CAL_Pos) /*!< 0x0000FF00 */
3654 #define RCC_CR2_HSI14CAL                         RCC_CR2_HSI14CAL_Msk          /*!< Internal High Speed 14MHz clock Calibration */
3655
3656 /*****************************************************************************/
3657 /*                                                                           */
3658 /*                           Real-Time Clock (RTC)                           */
3659 /*                                                                           */
3660 /*****************************************************************************/
3661 /*
3662 * @brief Specific device feature definitions  (not present on all devices in the STM32F0 serie)
3663 */
3664 #define RTC_TAMPER1_SUPPORT  /*!< TAMPER 1 feature support */
3665 #define RTC_TAMPER2_SUPPORT  /*!< TAMPER 2 feature support */
3666 #define RTC_WAKEUP_SUPPORT   /*!< WAKEUP feature support */
3667
3668 /********************  Bits definition for RTC_TR register  ******************/
3669 #define RTC_TR_PM_Pos                (22U)                                     
3670 #define RTC_TR_PM_Msk                (0x1U << RTC_TR_PM_Pos)                   /*!< 0x00400000 */
3671 #define RTC_TR_PM                    RTC_TR_PM_Msk                             
3672 #define RTC_TR_HT_Pos                (20U)                                     
3673 #define RTC_TR_HT_Msk                (0x3U << RTC_TR_HT_Pos)                   /*!< 0x00300000 */
3674 #define RTC_TR_HT                    RTC_TR_HT_Msk                             
3675 #define RTC_TR_HT_0                  (0x1U << RTC_TR_HT_Pos)                   /*!< 0x00100000 */
3676 #define RTC_TR_HT_1                  (0x2U << RTC_TR_HT_Pos)                   /*!< 0x00200000 */
3677 #define RTC_TR_HU_Pos                (16U)                                     
3678 #define RTC_TR_HU_Msk                (0xFU << RTC_TR_HU_Pos)                   /*!< 0x000F0000 */
3679 #define RTC_TR_HU                    RTC_TR_HU_Msk                             
3680 #define RTC_TR_HU_0                  (0x1U << RTC_TR_HU_Pos)                   /*!< 0x00010000 */
3681 #define RTC_TR_HU_1                  (0x2U << RTC_TR_HU_Pos)                   /*!< 0x00020000 */
3682 #define RTC_TR_HU_2                  (0x4U << RTC_TR_HU_Pos)                   /*!< 0x00040000 */
3683 #define RTC_TR_HU_3                  (0x8U << RTC_TR_HU_Pos)                   /*!< 0x00080000 */
3684 #define RTC_TR_MNT_Pos               (12U)                                     
3685 #define RTC_TR_MNT_Msk               (0x7U << RTC_TR_MNT_Pos)                  /*!< 0x00007000 */
3686 #define RTC_TR_MNT                   RTC_TR_MNT_Msk                            
3687 #define RTC_TR_MNT_0                 (0x1U << RTC_TR_MNT_Pos)                  /*!< 0x00001000 */
3688 #define RTC_TR_MNT_1                 (0x2U << RTC_TR_MNT_Pos)                  /*!< 0x00002000 */
3689 #define RTC_TR_MNT_2                 (0x4U << RTC_TR_MNT_Pos)                  /*!< 0x00004000 */
3690 #define RTC_TR_MNU_Pos               (8U)                                      
3691 #define RTC_TR_MNU_Msk               (0xFU << RTC_TR_MNU_Pos)                  /*!< 0x00000F00 */
3692 #define RTC_TR_MNU                   RTC_TR_MNU_Msk                            
3693 #define RTC_TR_MNU_0                 (0x1U << RTC_TR_MNU_Pos)                  /*!< 0x00000100 */
3694 #define RTC_TR_MNU_1                 (0x2U << RTC_TR_MNU_Pos)                  /*!< 0x00000200 */
3695 #define RTC_TR_MNU_2                 (0x4U << RTC_TR_MNU_Pos)                  /*!< 0x00000400 */
3696 #define RTC_TR_MNU_3                 (0x8U << RTC_TR_MNU_Pos)                  /*!< 0x00000800 */
3697 #define RTC_TR_ST_Pos                (4U)                                      
3698 #define RTC_TR_ST_Msk                (0x7U << RTC_TR_ST_Pos)                   /*!< 0x00000070 */
3699 #define RTC_TR_ST                    RTC_TR_ST_Msk                             
3700 #define RTC_TR_ST_0                  (0x1U << RTC_TR_ST_Pos)                   /*!< 0x00000010 */
3701 #define RTC_TR_ST_1                  (0x2U << RTC_TR_ST_Pos)                   /*!< 0x00000020 */
3702 #define RTC_TR_ST_2                  (0x4U << RTC_TR_ST_Pos)                   /*!< 0x00000040 */
3703 #define RTC_TR_SU_Pos                (0U)                                      
3704 #define RTC_TR_SU_Msk                (0xFU << RTC_TR_SU_Pos)                   /*!< 0x0000000F */
3705 #define RTC_TR_SU                    RTC_TR_SU_Msk                             
3706 #define RTC_TR_SU_0                  (0x1U << RTC_TR_SU_Pos)                   /*!< 0x00000001 */
3707 #define RTC_TR_SU_1                  (0x2U << RTC_TR_SU_Pos)                   /*!< 0x00000002 */
3708 #define RTC_TR_SU_2                  (0x4U << RTC_TR_SU_Pos)                   /*!< 0x00000004 */
3709 #define RTC_TR_SU_3                  (0x8U << RTC_TR_SU_Pos)                   /*!< 0x00000008 */
3710
3711 /********************  Bits definition for RTC_DR register  ******************/
3712 #define RTC_DR_YT_Pos                (20U)                                     
3713 #define RTC_DR_YT_Msk                (0xFU << RTC_DR_YT_Pos)                   /*!< 0x00F00000 */
3714 #define RTC_DR_YT                    RTC_DR_YT_Msk                             
3715 #define RTC_DR_YT_0                  (0x1U << RTC_DR_YT_Pos)                   /*!< 0x00100000 */
3716 #define RTC_DR_YT_1                  (0x2U << RTC_DR_YT_Pos)                   /*!< 0x00200000 */
3717 #define RTC_DR_YT_2                  (0x4U << RTC_DR_YT_Pos)                   /*!< 0x00400000 */
3718 #define RTC_DR_YT_3                  (0x8U << RTC_DR_YT_Pos)                   /*!< 0x00800000 */
3719 #define RTC_DR_YU_Pos                (16U)                                     
3720 #define RTC_DR_YU_Msk                (0xFU << RTC_DR_YU_Pos)                   /*!< 0x000F0000 */
3721 #define RTC_DR_YU                    RTC_DR_YU_Msk                             
3722 #define RTC_DR_YU_0                  (0x1U << RTC_DR_YU_Pos)                   /*!< 0x00010000 */
3723 #define RTC_DR_YU_1                  (0x2U << RTC_DR_YU_Pos)                   /*!< 0x00020000 */
3724 #define RTC_DR_YU_2                  (0x4U << RTC_DR_YU_Pos)                   /*!< 0x00040000 */
3725 #define RTC_DR_YU_3                  (0x8U << RTC_DR_YU_Pos)                   /*!< 0x00080000 */
3726 #define RTC_DR_WDU_Pos               (13U)                                     
3727 #define RTC_DR_WDU_Msk               (0x7U << RTC_DR_WDU_Pos)                  /*!< 0x0000E000 */
3728 #define RTC_DR_WDU                   RTC_DR_WDU_Msk                            
3729 #define RTC_DR_WDU_0                 (0x1U << RTC_DR_WDU_Pos)                  /*!< 0x00002000 */
3730 #define RTC_DR_WDU_1                 (0x2U << RTC_DR_WDU_Pos)                  /*!< 0x00004000 */
3731 #define RTC_DR_WDU_2                 (0x4U << RTC_DR_WDU_Pos)                  /*!< 0x00008000 */
3732 #define RTC_DR_MT_Pos                (12U)                                     
3733 #define RTC_DR_MT_Msk                (0x1U << RTC_DR_MT_Pos)                   /*!< 0x00001000 */
3734 #define RTC_DR_MT                    RTC_DR_MT_Msk                             
3735 #define RTC_DR_MU_Pos                (8U)                                      
3736 #define RTC_DR_MU_Msk                (0xFU << RTC_DR_MU_Pos)                   /*!< 0x00000F00 */
3737 #define RTC_DR_MU                    RTC_DR_MU_Msk                             
3738 #define RTC_DR_MU_0                  (0x1U << RTC_DR_MU_Pos)                   /*!< 0x00000100 */
3739 #define RTC_DR_MU_1                  (0x2U << RTC_DR_MU_Pos)                   /*!< 0x00000200 */
3740 #define RTC_DR_MU_2                  (0x4U << RTC_DR_MU_Pos)                   /*!< 0x00000400 */
3741 #define RTC_DR_MU_3                  (0x8U << RTC_DR_MU_Pos)                   /*!< 0x00000800 */
3742 #define RTC_DR_DT_Pos                (4U)                                      
3743 #define RTC_DR_DT_Msk                (0x3U << RTC_DR_DT_Pos)                   /*!< 0x00000030 */
3744 #define RTC_DR_DT                    RTC_DR_DT_Msk                             
3745 #define RTC_DR_DT_0                  (0x1U << RTC_DR_DT_Pos)                   /*!< 0x00000010 */
3746 #define RTC_DR_DT_1                  (0x2U << RTC_DR_DT_Pos)                   /*!< 0x00000020 */
3747 #define RTC_DR_DU_Pos                (0U)                                      
3748 #define RTC_DR_DU_Msk                (0xFU << RTC_DR_DU_Pos)                   /*!< 0x0000000F */
3749 #define RTC_DR_DU                    RTC_DR_DU_Msk                             
3750 #define RTC_DR_DU_0                  (0x1U << RTC_DR_DU_Pos)                   /*!< 0x00000001 */
3751 #define RTC_DR_DU_1                  (0x2U << RTC_DR_DU_Pos)                   /*!< 0x00000002 */
3752 #define RTC_DR_DU_2                  (0x4U << RTC_DR_DU_Pos)                   /*!< 0x00000004 */
3753 #define RTC_DR_DU_3                  (0x8U << RTC_DR_DU_Pos)                   /*!< 0x00000008 */
3754
3755 /********************  Bits definition for RTC_CR register  ******************/
3756 #define RTC_CR_COE_Pos               (23U)                                     
3757 #define RTC_CR_COE_Msk               (0x1U << RTC_CR_COE_Pos)                  /*!< 0x00800000 */
3758 #define RTC_CR_COE                   RTC_CR_COE_Msk                            
3759 #define RTC_CR_OSEL_Pos              (21U)                                     
3760 #define RTC_CR_OSEL_Msk              (0x3U << RTC_CR_OSEL_Pos)                 /*!< 0x00600000 */
3761 #define RTC_CR_OSEL                  RTC_CR_OSEL_Msk                           
3762 #define RTC_CR_OSEL_0                (0x1U << RTC_CR_OSEL_Pos)                 /*!< 0x00200000 */
3763 #define RTC_CR_OSEL_1                (0x2U << RTC_CR_OSEL_Pos)                 /*!< 0x00400000 */
3764 #define RTC_CR_POL_Pos               (20U)                                     
3765 #define RTC_CR_POL_Msk               (0x1U << RTC_CR_POL_Pos)                  /*!< 0x00100000 */
3766 #define RTC_CR_POL                   RTC_CR_POL_Msk                            
3767 #define RTC_CR_COSEL_Pos             (19U)                                     
3768 #define RTC_CR_COSEL_Msk             (0x1U << RTC_CR_COSEL_Pos)                /*!< 0x00080000 */
3769 #define RTC_CR_COSEL                 RTC_CR_COSEL_Msk                          
3770 #define RTC_CR_BKP_Pos               (18U)                                     
3771 #define RTC_CR_BKP_Msk               (0x1U << RTC_CR_BKP_Pos)                  /*!< 0x00040000 */
3772 #define RTC_CR_BKP                   RTC_CR_BKP_Msk                            
3773 #define RTC_CR_SUB1H_Pos             (17U)                                     
3774 #define RTC_CR_SUB1H_Msk             (0x1U << RTC_CR_SUB1H_Pos)                /*!< 0x00020000 */
3775 #define RTC_CR_SUB1H                 RTC_CR_SUB1H_Msk                          
3776 #define RTC_CR_ADD1H_Pos             (16U)                                     
3777 #define RTC_CR_ADD1H_Msk             (0x1U << RTC_CR_ADD1H_Pos)                /*!< 0x00010000 */
3778 #define RTC_CR_ADD1H                 RTC_CR_ADD1H_Msk                          
3779 #define RTC_CR_TSIE_Pos              (15U)                                     
3780 #define RTC_CR_TSIE_Msk              (0x1U << RTC_CR_TSIE_Pos)                 /*!< 0x00008000 */
3781 #define RTC_CR_TSIE                  RTC_CR_TSIE_Msk                           
3782 #define RTC_CR_WUTIE_Pos             (14U)                                     
3783 #define RTC_CR_WUTIE_Msk             (0x1U << RTC_CR_WUTIE_Pos)                /*!< 0x00004000 */
3784 #define RTC_CR_WUTIE                 RTC_CR_WUTIE_Msk                          
3785 #define RTC_CR_ALRAIE_Pos            (12U)                                     
3786 #define RTC_CR_ALRAIE_Msk            (0x1U << RTC_CR_ALRAIE_Pos)               /*!< 0x00001000 */
3787 #define RTC_CR_ALRAIE                RTC_CR_ALRAIE_Msk                         
3788 #define RTC_CR_TSE_Pos               (11U)                                     
3789 #define RTC_CR_TSE_Msk               (0x1U << RTC_CR_TSE_Pos)                  /*!< 0x00000800 */
3790 #define RTC_CR_TSE                   RTC_CR_TSE_Msk                            
3791 #define RTC_CR_WUTE_Pos              (10U)                                     
3792 #define RTC_CR_WUTE_Msk              (0x1U << RTC_CR_WUTE_Pos)                 /*!< 0x00000400 */
3793 #define RTC_CR_WUTE                  RTC_CR_WUTE_Msk                           
3794 #define RTC_CR_ALRAE_Pos             (8U)                                      
3795 #define RTC_CR_ALRAE_Msk             (0x1U << RTC_CR_ALRAE_Pos)                /*!< 0x00000100 */
3796 #define RTC_CR_ALRAE                 RTC_CR_ALRAE_Msk                          
3797 #define RTC_CR_FMT_Pos               (6U)                                      
3798 #define RTC_CR_FMT_Msk               (0x1U << RTC_CR_FMT_Pos)                  /*!< 0x00000040 */
3799 #define RTC_CR_FMT                   RTC_CR_FMT_Msk                            
3800 #define RTC_CR_BYPSHAD_Pos           (5U)                                      
3801 #define RTC_CR_BYPSHAD_Msk           (0x1U << RTC_CR_BYPSHAD_Pos)              /*!< 0x00000020 */
3802 #define RTC_CR_BYPSHAD               RTC_CR_BYPSHAD_Msk                        
3803 #define RTC_CR_REFCKON_Pos           (4U)                                      
3804 #define RTC_CR_REFCKON_Msk           (0x1U << RTC_CR_REFCKON_Pos)              /*!< 0x00000010 */
3805 #define RTC_CR_REFCKON               RTC_CR_REFCKON_Msk                        
3806 #define RTC_CR_TSEDGE_Pos            (3U)                                      
3807 #define RTC_CR_TSEDGE_Msk            (0x1U << RTC_CR_TSEDGE_Pos)               /*!< 0x00000008 */
3808 #define RTC_CR_TSEDGE                RTC_CR_TSEDGE_Msk                         
3809 #define RTC_CR_WUCKSEL_Pos           (0U)                                      
3810 #define RTC_CR_WUCKSEL_Msk           (0x7U << RTC_CR_WUCKSEL_Pos)              /*!< 0x00000007 */
3811 #define RTC_CR_WUCKSEL               RTC_CR_WUCKSEL_Msk                        
3812 #define RTC_CR_WUCKSEL_0             (0x1U << RTC_CR_WUCKSEL_Pos)              /*!< 0x00000001 */
3813 #define RTC_CR_WUCKSEL_1             (0x2U << RTC_CR_WUCKSEL_Pos)              /*!< 0x00000002 */
3814 #define RTC_CR_WUCKSEL_2             (0x4U << RTC_CR_WUCKSEL_Pos)              /*!< 0x00000004 */
3815
3816 /* Legacy defines */
3817 #define RTC_CR_BCK_Pos               RTC_CR_BKP_Pos
3818 #define RTC_CR_BCK_Msk               RTC_CR_BKP_Msk
3819 #define RTC_CR_BCK                   RTC_CR_BKP
3820
3821 /********************  Bits definition for RTC_ISR register  *****************/
3822 #define RTC_ISR_RECALPF_Pos          (16U)                                     
3823 #define RTC_ISR_RECALPF_Msk          (0x1U << RTC_ISR_RECALPF_Pos)             /*!< 0x00010000 */
3824 #define RTC_ISR_RECALPF              RTC_ISR_RECALPF_Msk                       
3825 #define RTC_ISR_TAMP2F_Pos           (14U)                                     
3826 #define RTC_ISR_TAMP2F_Msk           (0x1U << RTC_ISR_TAMP2F_Pos)              /*!< 0x00004000 */
3827 #define RTC_ISR_TAMP2F               RTC_ISR_TAMP2F_Msk                        
3828 #define RTC_ISR_TAMP1F_Pos           (13U)                                     
3829 #define RTC_ISR_TAMP1F_Msk           (0x1U << RTC_ISR_TAMP1F_Pos)              /*!< 0x00002000 */
3830 #define RTC_ISR_TAMP1F               RTC_ISR_TAMP1F_Msk                        
3831 #define RTC_ISR_TSOVF_Pos            (12U)                                     
3832 #define RTC_ISR_TSOVF_Msk            (0x1U << RTC_ISR_TSOVF_Pos)               /*!< 0x00001000 */
3833 #define RTC_ISR_TSOVF                RTC_ISR_TSOVF_Msk                         
3834 #define RTC_ISR_TSF_Pos              (11U)                                     
3835 #define RTC_ISR_TSF_Msk              (0x1U << RTC_ISR_TSF_Pos)                 /*!< 0x00000800 */
3836 #define RTC_ISR_TSF                  RTC_ISR_TSF_Msk                           
3837 #define RTC_ISR_WUTF_Pos             (10U)                                     
3838 #define RTC_ISR_WUTF_Msk             (0x1U << RTC_ISR_WUTF_Pos)                /*!< 0x00000400 */
3839 #define RTC_ISR_WUTF                 RTC_ISR_WUTF_Msk                          
3840 #define RTC_ISR_ALRAF_Pos            (8U)                                      
3841 #define RTC_ISR_ALRAF_Msk            (0x1U << RTC_ISR_ALRAF_Pos)               /*!< 0x00000100 */
3842 #define RTC_ISR_ALRAF                RTC_ISR_ALRAF_Msk                         
3843 #define RTC_ISR_INIT_Pos             (7U)                                      
3844 #define RTC_ISR_INIT_Msk             (0x1U << RTC_ISR_INIT_Pos)                /*!< 0x00000080 */
3845 #define RTC_ISR_INIT                 RTC_ISR_INIT_Msk                          
3846 #define RTC_ISR_INITF_Pos            (6U)                                      
3847 #define RTC_ISR_INITF_Msk            (0x1U << RTC_ISR_INITF_Pos)               /*!< 0x00000040 */
3848 #define RTC_ISR_INITF                RTC_ISR_INITF_Msk                         
3849 #define RTC_ISR_RSF_Pos              (5U)                                      
3850 #define RTC_ISR_RSF_Msk              (0x1U << RTC_ISR_RSF_Pos)                 /*!< 0x00000020 */
3851 #define RTC_ISR_RSF                  RTC_ISR_RSF_Msk                           
3852 #define RTC_ISR_INITS_Pos            (4U)                                      
3853 #define RTC_ISR_INITS_Msk            (0x1U << RTC_ISR_INITS_Pos)               /*!< 0x00000010 */
3854 #define RTC_ISR_INITS                RTC_ISR_INITS_Msk                         
3855 #define RTC_ISR_SHPF_Pos             (3U)                                      
3856 #define RTC_ISR_SHPF_Msk             (0x1U << RTC_ISR_SHPF_Pos)                /*!< 0x00000008 */
3857 #define RTC_ISR_SHPF                 RTC_ISR_SHPF_Msk                          
3858 #define RTC_ISR_WUTWF_Pos            (2U)                                      
3859 #define RTC_ISR_WUTWF_Msk            (0x1U << RTC_ISR_WUTWF_Pos)               /*!< 0x00000004 */
3860 #define RTC_ISR_WUTWF                RTC_ISR_WUTWF_Msk                         
3861 #define RTC_ISR_ALRAWF_Pos           (0U)                                      
3862 #define RTC_ISR_ALRAWF_Msk           (0x1U << RTC_ISR_ALRAWF_Pos)              /*!< 0x00000001 */
3863 #define RTC_ISR_ALRAWF               RTC_ISR_ALRAWF_Msk                        
3864
3865 /********************  Bits definition for RTC_PRER register  ****************/
3866 #define RTC_PRER_PREDIV_A_Pos        (16U)                                     
3867 #define RTC_PRER_PREDIV_A_Msk        (0x7FU << RTC_PRER_PREDIV_A_Pos)          /*!< 0x007F0000 */
3868 #define RTC_PRER_PREDIV_A            RTC_PRER_PREDIV_A_Msk                     
3869 #define RTC_PRER_PREDIV_S_Pos        (0U)                                      
3870 #define RTC_PRER_PREDIV_S_Msk        (0x7FFFU << RTC_PRER_PREDIV_S_Pos)        /*!< 0x00007FFF */
3871 #define RTC_PRER_PREDIV_S            RTC_PRER_PREDIV_S_Msk                     
3872
3873 /********************  Bits definition for RTC_WUTR register  ****************/
3874 #define RTC_WUTR_WUT_Pos             (0U)                                      
3875 #define RTC_WUTR_WUT_Msk             (0xFFFFU << RTC_WUTR_WUT_Pos)             /*!< 0x0000FFFF */
3876 #define RTC_WUTR_WUT                 RTC_WUTR_WUT_Msk                          
3877
3878 /********************  Bits definition for RTC_ALRMAR register  **************/
3879 #define RTC_ALRMAR_MSK4_Pos          (31U)                                     
3880 #define RTC_ALRMAR_MSK4_Msk          (0x1U << RTC_ALRMAR_MSK4_Pos)             /*!< 0x80000000 */
3881 #define RTC_ALRMAR_MSK4              RTC_ALRMAR_MSK4_Msk                       
3882 #define RTC_ALRMAR_WDSEL_Pos         (30U)                                     
3883 #define RTC_ALRMAR_WDSEL_Msk         (0x1U << RTC_ALRMAR_WDSEL_Pos)            /*!< 0x40000000 */
3884 #define RTC_ALRMAR_WDSEL             RTC_ALRMAR_WDSEL_Msk                      
3885 #define RTC_ALRMAR_DT_Pos            (28U)                                     
3886 #define RTC_ALRMAR_DT_Msk            (0x3U << RTC_ALRMAR_DT_Pos)               /*!< 0x30000000 */
3887 #define RTC_ALRMAR_DT                RTC_ALRMAR_DT_Msk                         
3888 #define RTC_ALRMAR_DT_0              (0x1U << RTC_ALRMAR_DT_Pos)               /*!< 0x10000000 */
3889 #define RTC_ALRMAR_DT_1              (0x2U << RTC_ALRMAR_DT_Pos)               /*!< 0x20000000 */
3890 #define RTC_ALRMAR_DU_Pos            (24U)                                     
3891 #define RTC_ALRMAR_DU_Msk            (0xFU << RTC_ALRMAR_DU_Pos)               /*!< 0x0F000000 */
3892 #define RTC_ALRMAR_DU                RTC_ALRMAR_DU_Msk                         
3893 #define RTC_ALRMAR_DU_0              (0x1U << RTC_ALRMAR_DU_Pos)               /*!< 0x01000000 */
3894 #define RTC_ALRMAR_DU_1              (0x2U << RTC_ALRMAR_DU_Pos)               /*!< 0x02000000 */
3895 #define RTC_ALRMAR_DU_2              (0x4U << RTC_ALRMAR_DU_Pos)               /*!< 0x04000000 */
3896 #define RTC_ALRMAR_DU_3              (0x8U << RTC_ALRMAR_DU_Pos)               /*!< 0x08000000 */
3897 #define RTC_ALRMAR_MSK3_Pos          (23U)                                     
3898 #define RTC_ALRMAR_MSK3_Msk          (0x1U << RTC_ALRMAR_MSK3_Pos)             /*!< 0x00800000 */
3899 #define RTC_ALRMAR_MSK3              RTC_ALRMAR_MSK3_Msk                       
3900 #define RTC_ALRMAR_PM_Pos            (22U)                                     
3901 #define RTC_ALRMAR_PM_Msk            (0x1U << RTC_ALRMAR_PM_Pos)               /*!< 0x00400000 */
3902 #define RTC_ALRMAR_PM                RTC_ALRMAR_PM_Msk                         
3903 #define RTC_ALRMAR_HT_Pos            (20U)                                     
3904 #define RTC_ALRMAR_HT_Msk            (0x3U << RTC_ALRMAR_HT_Pos)               /*!< 0x00300000 */
3905 #define RTC_ALRMAR_HT                RTC_ALRMAR_HT_Msk                         
3906 #define RTC_ALRMAR_HT_0              (0x1U << RTC_ALRMAR_HT_Pos)               /*!< 0x00100000 */
3907 #define RTC_ALRMAR_HT_1              (0x2U << RTC_ALRMAR_HT_Pos)               /*!< 0x00200000 */
3908 #define RTC_ALRMAR_HU_Pos            (16U)                                     
3909 #define RTC_ALRMAR_HU_Msk            (0xFU << RTC_ALRMAR_HU_Pos)               /*!< 0x000F0000 */
3910 #define RTC_ALRMAR_HU                RTC_ALRMAR_HU_Msk                         
3911 #define RTC_ALRMAR_HU_0              (0x1U << RTC_ALRMAR_HU_Pos)               /*!< 0x00010000 */
3912 #define RTC_ALRMAR_HU_1              (0x2U << RTC_ALRMAR_HU_Pos)               /*!< 0x00020000 */
3913 #define RTC_ALRMAR_HU_2              (0x4U << RTC_ALRMAR_HU_Pos)               /*!< 0x00040000 */
3914 #define RTC_ALRMAR_HU_3              (0x8U << RTC_ALRMAR_HU_Pos)               /*!< 0x00080000 */
3915 #define RTC_ALRMAR_MSK2_Pos          (15U)                                     
3916 #define RTC_ALRMAR_MSK2_Msk          (0x1U << RTC_ALRMAR_MSK2_Pos)             /*!< 0x00008000 */
3917 #define RTC_ALRMAR_MSK2              RTC_ALRMAR_MSK2_Msk                       
3918 #define RTC_ALRMAR_MNT_Pos           (12U)                                     
3919 #define RTC_ALRMAR_MNT_Msk           (0x7U << RTC_ALRMAR_MNT_Pos)              /*!< 0x00007000 */
3920 #define RTC_ALRMAR_MNT               RTC_ALRMAR_MNT_Msk                        
3921 #define RTC_ALRMAR_MNT_0             (0x1U << RTC_ALRMAR_MNT_Pos)              /*!< 0x00001000 */
3922 #define RTC_ALRMAR_MNT_1             (0x2U << RTC_ALRMAR_MNT_Pos)              /*!< 0x00002000 */
3923 #define RTC_ALRMAR_MNT_2             (0x4U << RTC_ALRMAR_MNT_Pos)              /*!< 0x00004000 */
3924 #define RTC_ALRMAR_MNU_Pos           (8U)                                      
3925 #define RTC_ALRMAR_MNU_Msk           (0xFU << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000F00 */
3926 #define RTC_ALRMAR_MNU               RTC_ALRMAR_MNU_Msk                        
3927 #define RTC_ALRMAR_MNU_0             (0x1U << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000100 */
3928 #define RTC_ALRMAR_MNU_1             (0x2U << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000200 */
3929 #define RTC_ALRMAR_MNU_2             (0x4U << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000400 */
3930 #define RTC_ALRMAR_MNU_3             (0x8U << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000800 */
3931 #define RTC_ALRMAR_MSK1_Pos          (7U)                                      
3932 #define RTC_ALRMAR_MSK1_Msk          (0x1U << RTC_ALRMAR_MSK1_Pos)             /*!< 0x00000080 */
3933 #define RTC_ALRMAR_MSK1              RTC_ALRMAR_MSK1_Msk                       
3934 #define RTC_ALRMAR_ST_Pos            (4U)                                      
3935 #define RTC_ALRMAR_ST_Msk            (0x7U << RTC_ALRMAR_ST_Pos)               /*!< 0x00000070 */
3936 #define RTC_ALRMAR_ST                RTC_ALRMAR_ST_Msk                         
3937 #define RTC_ALRMAR_ST_0              (0x1U << RTC_ALRMAR_ST_Pos)               /*!< 0x00000010 */
3938 #define RTC_ALRMAR_ST_1              (0x2U << RTC_ALRMAR_ST_Pos)               /*!< 0x00000020 */
3939 #define RTC_ALRMAR_ST_2              (0x4U << RTC_ALRMAR_ST_Pos)               /*!< 0x00000040 */
3940 #define RTC_ALRMAR_SU_Pos            (0U)                                      
3941 #define RTC_ALRMAR_SU_Msk            (0xFU << RTC_ALRMAR_SU_Pos)               /*!< 0x0000000F */
3942 #define RTC_ALRMAR_SU                RTC_ALRMAR_SU_Msk                         
3943 #define RTC_ALRMAR_SU_0              (0x1U << RTC_ALRMAR_SU_Pos)               /*!< 0x00000001 */
3944 #define RTC_ALRMAR_SU_1              (0x2U << RTC_ALRMAR_SU_Pos)               /*!< 0x00000002 */
3945 #define RTC_ALRMAR_SU_2              (0x4U << RTC_ALRMAR_SU_Pos)               /*!< 0x00000004 */
3946 #define RTC_ALRMAR_SU_3              (0x8U << RTC_ALRMAR_SU_Pos)               /*!< 0x00000008 */
3947
3948 /********************  Bits definition for RTC_WPR register  *****************/
3949 #define RTC_WPR_KEY_Pos              (0U)                                      
3950 #define RTC_WPR_KEY_Msk              (0xFFU << RTC_WPR_KEY_Pos)                /*!< 0x000000FF */
3951 #define RTC_WPR_KEY                  RTC_WPR_KEY_Msk                           
3952
3953 /********************  Bits definition for RTC_SSR register  *****************/
3954 #define RTC_SSR_SS_Pos               (0U)                                      
3955 #define RTC_SSR_SS_Msk               (0xFFFFU << RTC_SSR_SS_Pos)               /*!< 0x0000FFFF */
3956 #define RTC_SSR_SS                   RTC_SSR_SS_Msk                            
3957
3958 /********************  Bits definition for RTC_SHIFTR register  **************/
3959 #define RTC_SHIFTR_SUBFS_Pos         (0U)                                      
3960 #define RTC_SHIFTR_SUBFS_Msk         (0x7FFFU << RTC_SHIFTR_SUBFS_Pos)         /*!< 0x00007FFF */
3961 #define RTC_SHIFTR_SUBFS             RTC_SHIFTR_SUBFS_Msk                      
3962 #define RTC_SHIFTR_ADD1S_Pos         (31U)                                     
3963 #define RTC_SHIFTR_ADD1S_Msk         (0x1U << RTC_SHIFTR_ADD1S_Pos)            /*!< 0x80000000 */
3964 #define RTC_SHIFTR_ADD1S             RTC_SHIFTR_ADD1S_Msk                      
3965
3966 /********************  Bits definition for RTC_TSTR register  ****************/
3967 #define RTC_TSTR_PM_Pos              (22U)                                     
3968 #define RTC_TSTR_PM_Msk              (0x1U << RTC_TSTR_PM_Pos)                 /*!< 0x00400000 */
3969 #define RTC_TSTR_PM                  RTC_TSTR_PM_Msk                           
3970 #define RTC_TSTR_HT_Pos              (20U)                                     
3971 #define RTC_TSTR_HT_Msk              (0x3U << RTC_TSTR_HT_Pos)                 /*!< 0x00300000 */
3972 #define RTC_TSTR_HT                  RTC_TSTR_HT_Msk                           
3973 #define RTC_TSTR_HT_0                (0x1U << RTC_TSTR_HT_Pos)                 /*!< 0x00100000 */
3974 #define RTC_TSTR_HT_1                (0x2U << RTC_TSTR_HT_Pos)                 /*!< 0x00200000 */
3975 #define RTC_TSTR_HU_Pos              (16U)                                     
3976 #define RTC_TSTR_HU_Msk              (0xFU << RTC_TSTR_HU_Pos)                 /*!< 0x000F0000 */
3977 #define RTC_TSTR_HU                  RTC_TSTR_HU_Msk                           
3978 #define RTC_TSTR_HU_0                (0x1U << RTC_TSTR_HU_Pos)                 /*!< 0x00010000 */
3979 #define RTC_TSTR_HU_1                (0x2U << RTC_TSTR_HU_Pos)                 /*!< 0x00020000 */
3980 #define RTC_TSTR_HU_2                (0x4U << RTC_TSTR_HU_Pos)                 /*!< 0x00040000 */
3981 #define RTC_TSTR_HU_3                (0x8U << RTC_TSTR_HU_Pos)                 /*!< 0x00080000 */
3982 #define RTC_TSTR_MNT_Pos             (12U)                                     
3983 #define RTC_TSTR_MNT_Msk             (0x7U << RTC_TSTR_MNT_Pos)                /*!< 0x00007000 */
3984 #define RTC_TSTR_MNT                 RTC_TSTR_MNT_Msk                          
3985 #define RTC_TSTR_MNT_0               (0x1U << RTC_TSTR_MNT_Pos)                /*!< 0x00001000 */
3986 #define RTC_TSTR_MNT_1               (0x2U << RTC_TSTR_MNT_Pos)                /*!< 0x00002000 */
3987 #define RTC_TSTR_MNT_2               (0x4U << RTC_TSTR_MNT_Pos)                /*!< 0x00004000 */
3988 #define RTC_TSTR_MNU_Pos             (8U)                                      
3989 #define RTC_TSTR_MNU_Msk             (0xFU << RTC_TSTR_MNU_Pos)                /*!< 0x00000F00 */
3990 #define RTC_TSTR_MNU                 RTC_TSTR_MNU_Msk                          
3991 #define RTC_TSTR_MNU_0               (0x1U << RTC_TSTR_MNU_Pos)                /*!< 0x00000100 */
3992 #define RTC_TSTR_MNU_1               (0x2U << RTC_TSTR_MNU_Pos)                /*!< 0x00000200 */
3993 #define RTC_TSTR_MNU_2               (0x4U << RTC_TSTR_MNU_Pos)                /*!< 0x00000400 */
3994 #define RTC_TSTR_MNU_3               (0x8U << RTC_TSTR_MNU_Pos)                /*!< 0x00000800 */
3995 #define RTC_TSTR_ST_Pos              (4U)                                      
3996 #define RTC_TSTR_ST_Msk              (0x7U << RTC_TSTR_ST_Pos)                 /*!< 0x00000070 */
3997 #define RTC_TSTR_ST                  RTC_TSTR_ST_Msk                           
3998 #define RTC_TSTR_ST_0                (0x1U << RTC_TSTR_ST_Pos)                 /*!< 0x00000010 */
3999 #define RTC_TSTR_ST_1                (0x2U << RTC_TSTR_ST_Pos)                 /*!< 0x00000020 */
4000 #define RTC_TSTR_ST_2                (0x4U << RTC_TSTR_ST_Pos)                 /*!< 0x00000040 */
4001 #define RTC_TSTR_SU_Pos              (0U)                                      
4002 #define RTC_TSTR_SU_Msk              (0xFU << RTC_TSTR_SU_Pos)                 /*!< 0x0000000F */
4003 #define RTC_TSTR_SU                  RTC_TSTR_SU_Msk                           
4004 #define RTC_TSTR_SU_0                (0x1U << RTC_TSTR_SU_Pos)                 /*!< 0x00000001 */
4005 #define RTC_TSTR_SU_1                (0x2U << RTC_TSTR_SU_Pos)                 /*!< 0x00000002 */
4006 #define RTC_TSTR_SU_2                (0x4U << RTC_TSTR_SU_Pos)                 /*!< 0x00000004 */
4007 #define RTC_TSTR_SU_3                (0x8U << RTC_TSTR_SU_Pos)                 /*!< 0x00000008 */
4008
4009 /********************  Bits definition for RTC_TSDR register  ****************/
4010 #define RTC_TSDR_WDU_Pos             (13U)                                     
4011 #define RTC_TSDR_WDU_Msk             (0x7U << RTC_TSDR_WDU_Pos)                /*!< 0x0000E000 */
4012 #define RTC_TSDR_WDU                 RTC_TSDR_WDU_Msk                          
4013 #define RTC_TSDR_WDU_0               (0x1U << RTC_TSDR_WDU_Pos)                /*!< 0x00002000 */
4014 #define RTC_TSDR_WDU_1               (0x2U << RTC_TSDR_WDU_Pos)                /*!< 0x00004000 */
4015 #define RTC_TSDR_WDU_2               (0x4U << RTC_TSDR_WDU_Pos)                /*!< 0x00008000 */
4016 #define RTC_TSDR_MT_Pos              (12U)                                     
4017 #define RTC_TSDR_MT_Msk              (0x1U << RTC_TSDR_MT_Pos)                 /*!< 0x00001000 */
4018 #define RTC_TSDR_MT                  RTC_TSDR_MT_Msk                           
4019 #define RTC_TSDR_MU_Pos              (8U)                                      
4020 #define RTC_TSDR_MU_Msk              (0xFU << RTC_TSDR_MU_Pos)                 /*!< 0x00000F00 */
4021 #define RTC_TSDR_MU                  RTC_TSDR_MU_Msk                           
4022 #define RTC_TSDR_MU_0                (0x1U << RTC_TSDR_MU_Pos)                 /*!< 0x00000100 */
4023 #define RTC_TSDR_MU_1                (0x2U << RTC_TSDR_MU_Pos)                 /*!< 0x00000200 */
4024 #define RTC_TSDR_MU_2                (0x4U << RTC_TSDR_MU_Pos)                 /*!< 0x00000400 */
4025 #define RTC_TSDR_MU_3                (0x8U << RTC_TSDR_MU_Pos)                 /*!< 0x00000800 */
4026 #define RTC_TSDR_DT_Pos              (4U)                                      
4027 #define RTC_TSDR_DT_Msk              (0x3U << RTC_TSDR_DT_Pos)                 /*!< 0x00000030 */
4028 #define RTC_TSDR_DT                  RTC_TSDR_DT_Msk                           
4029 #define RTC_TSDR_DT_0                (0x1U << RTC_TSDR_DT_Pos)                 /*!< 0x00000010 */
4030 #define RTC_TSDR_DT_1                (0x2U << RTC_TSDR_DT_Pos)                 /*!< 0x00000020 */
4031 #define RTC_TSDR_DU_Pos              (0U)                                      
4032 #define RTC_TSDR_DU_Msk              (0xFU << RTC_TSDR_DU_Pos)                 /*!< 0x0000000F */
4033 #define RTC_TSDR_DU                  RTC_TSDR_DU_Msk                           
4034 #define RTC_TSDR_DU_0                (0x1U << RTC_TSDR_DU_Pos)                 /*!< 0x00000001 */
4035 #define RTC_TSDR_DU_1                (0x2U << RTC_TSDR_DU_Pos)                 /*!< 0x00000002 */
4036 #define RTC_TSDR_DU_2                (0x4U << RTC_TSDR_DU_Pos)                 /*!< 0x00000004 */
4037 #define RTC_TSDR_DU_3                (0x8U << RTC_TSDR_DU_Pos)                 /*!< 0x00000008 */
4038
4039 /********************  Bits definition for RTC_TSSSR register  ***************/
4040 #define RTC_TSSSR_SS_Pos             (0U)                                      
4041 #define RTC_TSSSR_SS_Msk             (0xFFFFU << RTC_TSSSR_SS_Pos)             /*!< 0x0000FFFF */
4042 #define RTC_TSSSR_SS                 RTC_TSSSR_SS_Msk                          
4043
4044 /********************  Bits definition for RTC_CALR register  ****************/
4045 #define RTC_CALR_CALP_Pos            (15U)                                     
4046 #define RTC_CALR_CALP_Msk            (0x1U << RTC_CALR_CALP_Pos)               /*!< 0x00008000 */
4047 #define RTC_CALR_CALP                RTC_CALR_CALP_Msk                         
4048 #define RTC_CALR_CALW8_Pos           (14U)                                     
4049 #define RTC_CALR_CALW8_Msk           (0x1U << RTC_CALR_CALW8_Pos)              /*!< 0x00004000 */
4050 #define RTC_CALR_CALW8               RTC_CALR_CALW8_Msk                        
4051 #define RTC_CALR_CALW16_Pos          (13U)                                     
4052 #define RTC_CALR_CALW16_Msk          (0x1U << RTC_CALR_CALW16_Pos)             /*!< 0x00002000 */
4053 #define RTC_CALR_CALW16              RTC_CALR_CALW16_Msk                       
4054 #define RTC_CALR_CALM_Pos            (0U)                                      
4055 #define RTC_CALR_CALM_Msk            (0x1FFU << RTC_CALR_CALM_Pos)             /*!< 0x000001FF */
4056 #define RTC_CALR_CALM                RTC_CALR_CALM_Msk                         
4057 #define RTC_CALR_CALM_0              (0x001U << RTC_CALR_CALM_Pos)             /*!< 0x00000001 */
4058 #define RTC_CALR_CALM_1              (0x002U << RTC_CALR_CALM_Pos)             /*!< 0x00000002 */
4059 #define RTC_CALR_CALM_2              (0x004U << RTC_CALR_CALM_Pos)             /*!< 0x00000004 */
4060 #define RTC_CALR_CALM_3              (0x008U << RTC_CALR_CALM_Pos)             /*!< 0x00000008 */
4061 #define RTC_CALR_CALM_4              (0x010U << RTC_CALR_CALM_Pos)             /*!< 0x00000010 */
4062 #define RTC_CALR_CALM_5              (0x020U << RTC_CALR_CALM_Pos)             /*!< 0x00000020 */
4063 #define RTC_CALR_CALM_6              (0x040U << RTC_CALR_CALM_Pos)             /*!< 0x00000040 */
4064 #define RTC_CALR_CALM_7              (0x080U << RTC_CALR_CALM_Pos)             /*!< 0x00000080 */
4065 #define RTC_CALR_CALM_8              (0x100U << RTC_CALR_CALM_Pos)             /*!< 0x00000100 */
4066
4067 /********************  Bits definition for RTC_TAFCR register  ***************/
4068 #define RTC_TAFCR_PC15MODE_Pos       (23U)                                     
4069 #define RTC_TAFCR_PC15MODE_Msk       (0x1U << RTC_TAFCR_PC15MODE_Pos)          /*!< 0x00800000 */
4070 #define RTC_TAFCR_PC15MODE           RTC_TAFCR_PC15MODE_Msk                    
4071 #define RTC_TAFCR_PC15VALUE_Pos      (22U)                                     
4072 #define RTC_TAFCR_PC15VALUE_Msk      (0x1U << RTC_TAFCR_PC15VALUE_Pos)         /*!< 0x00400000 */
4073 #define RTC_TAFCR_PC15VALUE          RTC_TAFCR_PC15VALUE_Msk                   
4074 #define RTC_TAFCR_PC14MODE_Pos       (21U)                                     
4075 #define RTC_TAFCR_PC14MODE_Msk       (0x1U << RTC_TAFCR_PC14MODE_Pos)          /*!< 0x00200000 */
4076 #define RTC_TAFCR_PC14MODE           RTC_TAFCR_PC14MODE_Msk                    
4077 #define RTC_TAFCR_PC14VALUE_Pos      (20U)                                     
4078 #define RTC_TAFCR_PC14VALUE_Msk      (0x1U << RTC_TAFCR_PC14VALUE_Pos)         /*!< 0x00100000 */
4079 #define RTC_TAFCR_PC14VALUE          RTC_TAFCR_PC14VALUE_Msk                   
4080 #define RTC_TAFCR_PC13MODE_Pos       (19U)                                     
4081 #define RTC_TAFCR_PC13MODE_Msk       (0x1U << RTC_TAFCR_PC13MODE_Pos)          /*!< 0x00080000 */
4082 #define RTC_TAFCR_PC13MODE           RTC_TAFCR_PC13MODE_Msk                    
4083 #define RTC_TAFCR_PC13VALUE_Pos      (18U)                                     
4084 #define RTC_TAFCR_PC13VALUE_Msk      (0x1U << RTC_TAFCR_PC13VALUE_Pos)         /*!< 0x00040000 */
4085 #define RTC_TAFCR_PC13VALUE          RTC_TAFCR_PC13VALUE_Msk                   
4086 #define RTC_TAFCR_TAMPPUDIS_Pos      (15U)                                     
4087 #define RTC_TAFCR_TAMPPUDIS_Msk      (0x1U << RTC_TAFCR_TAMPPUDIS_Pos)         /*!< 0x00008000 */
4088 #define RTC_TAFCR_TAMPPUDIS          RTC_TAFCR_TAMPPUDIS_Msk                   
4089 #define RTC_TAFCR_TAMPPRCH_Pos       (13U)                                     
4090 #define RTC_TAFCR_TAMPPRCH_Msk       (0x3U << RTC_TAFCR_TAMPPRCH_Pos)          /*!< 0x00006000 */
4091 #define RTC_TAFCR_TAMPPRCH           RTC_TAFCR_TAMPPRCH_Msk                    
4092 #define RTC_TAFCR_TAMPPRCH_0         (0x1U << RTC_TAFCR_TAMPPRCH_Pos)          /*!< 0x00002000 */
4093 #define RTC_TAFCR_TAMPPRCH_1         (0x2U << RTC_TAFCR_TAMPPRCH_Pos)          /*!< 0x00004000 */
4094 #define RTC_TAFCR_TAMPFLT_Pos        (11U)                                     
4095 #define RTC_TAFCR_TAMPFLT_Msk        (0x3U << RTC_TAFCR_TAMPFLT_Pos)           /*!< 0x00001800 */
4096 #define RTC_TAFCR_TAMPFLT            RTC_TAFCR_TAMPFLT_Msk                     
4097 #define RTC_TAFCR_TAMPFLT_0          (0x1U << RTC_TAFCR_TAMPFLT_Pos)           /*!< 0x00000800 */
4098 #define RTC_TAFCR_TAMPFLT_1          (0x2U << RTC_TAFCR_TAMPFLT_Pos)           /*!< 0x00001000 */
4099 #define RTC_TAFCR_TAMPFREQ_Pos       (8U)                                      
4100 #define RTC_TAFCR_TAMPFREQ_Msk       (0x7U << RTC_TAFCR_TAMPFREQ_Pos)          /*!< 0x00000700 */
4101 #define RTC_TAFCR_TAMPFREQ           RTC_TAFCR_TAMPFREQ_Msk                    
4102 #define RTC_TAFCR_TAMPFREQ_0         (0x1U << RTC_TAFCR_TAMPFREQ_Pos)          /*!< 0x00000100 */
4103 #define RTC_TAFCR_TAMPFREQ_1         (0x2U << RTC_TAFCR_TAMPFREQ_Pos)          /*!< 0x00000200 */
4104 #define RTC_TAFCR_TAMPFREQ_2         (0x4U << RTC_TAFCR_TAMPFREQ_Pos)          /*!< 0x00000400 */
4105 #define RTC_TAFCR_TAMPTS_Pos         (7U)                                      
4106 #define RTC_TAFCR_TAMPTS_Msk         (0x1U << RTC_TAFCR_TAMPTS_Pos)            /*!< 0x00000080 */
4107 #define RTC_TAFCR_TAMPTS             RTC_TAFCR_TAMPTS_Msk                      
4108 #define RTC_TAFCR_TAMP2TRG_Pos       (4U)                                      
4109 #define RTC_TAFCR_TAMP2TRG_Msk       (0x1U << RTC_TAFCR_TAMP2TRG_Pos)          /*!< 0x00000010 */
4110 #define RTC_TAFCR_TAMP2TRG           RTC_TAFCR_TAMP2TRG_Msk                    
4111 #define RTC_TAFCR_TAMP2E_Pos         (3U)                                      
4112 #define RTC_TAFCR_TAMP2E_Msk         (0x1U << RTC_TAFCR_TAMP2E_Pos)            /*!< 0x00000008 */
4113 #define RTC_TAFCR_TAMP2E             RTC_TAFCR_TAMP2E_Msk                      
4114 #define RTC_TAFCR_TAMPIE_Pos         (2U)                                      
4115 #define RTC_TAFCR_TAMPIE_Msk         (0x1U << RTC_TAFCR_TAMPIE_Pos)            /*!< 0x00000004 */
4116 #define RTC_TAFCR_TAMPIE             RTC_TAFCR_TAMPIE_Msk                      
4117 #define RTC_TAFCR_TAMP1TRG_Pos       (1U)                                      
4118 #define RTC_TAFCR_TAMP1TRG_Msk       (0x1U << RTC_TAFCR_TAMP1TRG_Pos)          /*!< 0x00000002 */
4119 #define RTC_TAFCR_TAMP1TRG           RTC_TAFCR_TAMP1TRG_Msk                    
4120 #define RTC_TAFCR_TAMP1E_Pos         (0U)                                      
4121 #define RTC_TAFCR_TAMP1E_Msk         (0x1U << RTC_TAFCR_TAMP1E_Pos)            /*!< 0x00000001 */
4122 #define RTC_TAFCR_TAMP1E             RTC_TAFCR_TAMP1E_Msk                      
4123
4124 /* Reference defines */
4125 #define RTC_TAFCR_ALARMOUTTYPE               RTC_TAFCR_PC13VALUE
4126
4127 /********************  Bits definition for RTC_ALRMASSR register  ************/
4128 #define RTC_ALRMASSR_MASKSS_Pos      (24U)                                     
4129 #define RTC_ALRMASSR_MASKSS_Msk      (0xFU << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x0F000000 */
4130 #define RTC_ALRMASSR_MASKSS          RTC_ALRMASSR_MASKSS_Msk                   
4131 #define RTC_ALRMASSR_MASKSS_0        (0x1U << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x01000000 */
4132 #define RTC_ALRMASSR_MASKSS_1        (0x2U << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x02000000 */
4133 #define RTC_ALRMASSR_MASKSS_2        (0x4U << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x04000000 */
4134 #define RTC_ALRMASSR_MASKSS_3        (0x8U << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x08000000 */
4135 #define RTC_ALRMASSR_SS_Pos          (0U)                                      
4136 #define RTC_ALRMASSR_SS_Msk          (0x7FFFU << RTC_ALRMASSR_SS_Pos)          /*!< 0x00007FFF */
4137 #define RTC_ALRMASSR_SS              RTC_ALRMASSR_SS_Msk                       
4138
4139 /*****************************************************************************/
4140 /*                                                                           */
4141 /*                        Serial Peripheral Interface (SPI)                  */
4142 /*                                                                           */
4143 /*****************************************************************************/
4144
4145 /*
4146  * @brief Specific device feature definitions (not present on all devices in the STM32F0 serie)
4147  */
4148 /* Note: No specific macro feature on this device */
4149
4150 /*******************  Bit definition for SPI_CR1 register  *******************/
4151 #define SPI_CR1_CPHA_Pos            (0U)                                       
4152 #define SPI_CR1_CPHA_Msk            (0x1U << SPI_CR1_CPHA_Pos)                 /*!< 0x00000001 */
4153 #define SPI_CR1_CPHA                SPI_CR1_CPHA_Msk                           /*!< Clock Phase */
4154 #define SPI_CR1_CPOL_Pos            (1U)                                       
4155 #define SPI_CR1_CPOL_Msk            (0x1U << SPI_CR1_CPOL_Pos)                 /*!< 0x00000002 */
4156 #define SPI_CR1_CPOL                SPI_CR1_CPOL_Msk                           /*!< Clock Polarity */
4157 #define SPI_CR1_MSTR_Pos            (2U)                                       
4158 #define SPI_CR1_MSTR_Msk            (0x1U << SPI_CR1_MSTR_Pos)                 /*!< 0x00000004 */
4159 #define SPI_CR1_MSTR                SPI_CR1_MSTR_Msk                           /*!< Master Selection */
4160 #define SPI_CR1_BR_Pos              (3U)                                       
4161 #define SPI_CR1_BR_Msk              (0x7U << SPI_CR1_BR_Pos)                   /*!< 0x00000038 */
4162 #define SPI_CR1_BR                  SPI_CR1_BR_Msk                             /*!< BR[2:0] bits (Baud Rate Control) */
4163 #define SPI_CR1_BR_0                (0x1U << SPI_CR1_BR_Pos)                   /*!< 0x00000008 */
4164 #define SPI_CR1_BR_1                (0x2U << SPI_CR1_BR_Pos)                   /*!< 0x00000010 */
4165 #define SPI_CR1_BR_2                (0x4U << SPI_CR1_BR_Pos)                   /*!< 0x00000020 */
4166 #define SPI_CR1_SPE_Pos             (6U)                                       
4167 #define SPI_CR1_SPE_Msk             (0x1U << SPI_CR1_SPE_Pos)                  /*!< 0x00000040 */
4168 #define SPI_CR1_SPE                 SPI_CR1_SPE_Msk                            /*!< SPI Enable */
4169 #define SPI_CR1_LSBFIRST_Pos        (7U)                                       
4170 #define SPI_CR1_LSBFIRST_Msk        (0x1U << SPI_CR1_LSBFIRST_Pos)             /*!< 0x00000080 */
4171 #define SPI_CR1_LSBFIRST            SPI_CR1_LSBFIRST_Msk                       /*!< Frame Format */
4172 #define SPI_CR1_SSI_Pos             (8U)                                       
4173 #define SPI_CR1_SSI_Msk             (0x1U << SPI_CR1_SSI_Pos)                  /*!< 0x00000100 */
4174 #define SPI_CR1_SSI                 SPI_CR1_SSI_Msk                            /*!< Internal slave select */
4175 #define SPI_CR1_SSM_Pos             (9U)                                       
4176 #define SPI_CR1_SSM_Msk             (0x1U << SPI_CR1_SSM_Pos)                  /*!< 0x00000200 */
4177 #define SPI_CR1_SSM                 SPI_CR1_SSM_Msk                            /*!< Software slave management */
4178 #define SPI_CR1_RXONLY_Pos          (10U)                                      
4179 #define SPI_CR1_RXONLY_Msk          (0x1U << SPI_CR1_RXONLY_Pos)               /*!< 0x00000400 */
4180 #define SPI_CR1_RXONLY              SPI_CR1_RXONLY_Msk                         /*!< Receive only */
4181 #define SPI_CR1_CRCL_Pos            (11U)                                      
4182 #define SPI_CR1_CRCL_Msk            (0x1U << SPI_CR1_CRCL_Pos)                 /*!< 0x00000800 */
4183 #define SPI_CR1_CRCL                SPI_CR1_CRCL_Msk                           /*!< CRC Length */
4184 #define SPI_CR1_CRCNEXT_Pos         (12U)                                      
4185 #define SPI_CR1_CRCNEXT_Msk         (0x1U << SPI_CR1_CRCNEXT_Pos)              /*!< 0x00001000 */
4186 #define SPI_CR1_CRCNEXT             SPI_CR1_CRCNEXT_Msk                        /*!< Transmit CRC next */
4187 #define SPI_CR1_CRCEN_Pos           (13U)                                      
4188 #define SPI_CR1_CRCEN_Msk           (0x1U << SPI_CR1_CRCEN_Pos)                /*!< 0x00002000 */
4189 #define SPI_CR1_CRCEN               SPI_CR1_CRCEN_Msk                          /*!< Hardware CRC calculation enable */
4190 #define SPI_CR1_BIDIOE_Pos          (14U)                                      
4191 #define SPI_CR1_BIDIOE_Msk          (0x1U << SPI_CR1_BIDIOE_Pos)               /*!< 0x00004000 */
4192 #define SPI_CR1_BIDIOE              SPI_CR1_BIDIOE_Msk                         /*!< Output enable in bidirectional mode */
4193 #define SPI_CR1_BIDIMODE_Pos        (15U)                                      
4194 #define SPI_CR1_BIDIMODE_Msk        (0x1U << SPI_CR1_BIDIMODE_Pos)             /*!< 0x00008000 */
4195 #define SPI_CR1_BIDIMODE            SPI_CR1_BIDIMODE_Msk                       /*!< Bidirectional data mode enable */
4196
4197 /*******************  Bit definition for SPI_CR2 register  *******************/
4198 #define SPI_CR2_RXDMAEN_Pos         (0U)                                       
4199 #define SPI_CR2_RXDMAEN_Msk         (0x1U << SPI_CR2_RXDMAEN_Pos)              /*!< 0x00000001 */
4200 #define SPI_CR2_RXDMAEN             SPI_CR2_RXDMAEN_Msk                        /*!< Rx Buffer DMA Enable */
4201 #define SPI_CR2_TXDMAEN_Pos         (1U)                                       
4202 #define SPI_CR2_TXDMAEN_Msk         (0x1U << SPI_CR2_TXDMAEN_Pos)              /*!< 0x00000002 */
4203 #define SPI_CR2_TXDMAEN             SPI_CR2_TXDMAEN_Msk                        /*!< Tx Buffer DMA Enable */
4204 #define SPI_CR2_SSOE_Pos            (2U)                                       
4205 #define SPI_CR2_SSOE_Msk            (0x1U << SPI_CR2_SSOE_Pos)                 /*!< 0x00000004 */
4206 #define SPI_CR2_SSOE                SPI_CR2_SSOE_Msk                           /*!< SS Output Enable */
4207 #define SPI_CR2_NSSP_Pos            (3U)                                       
4208 #define SPI_CR2_NSSP_Msk            (0x1U << SPI_CR2_NSSP_Pos)                 /*!< 0x00000008 */
4209 #define SPI_CR2_NSSP                SPI_CR2_NSSP_Msk                           /*!< NSS pulse management Enable */
4210 #define SPI_CR2_FRF_Pos             (4U)                                       
4211 #define SPI_CR2_FRF_Msk             (0x1U << SPI_CR2_FRF_Pos)                  /*!< 0x00000010 */
4212 #define SPI_CR2_FRF                 SPI_CR2_FRF_Msk                            /*!< Frame Format Enable */
4213 #define SPI_CR2_ERRIE_Pos           (5U)                                       
4214 #define SPI_CR2_ERRIE_Msk           (0x1U << SPI_CR2_ERRIE_Pos)                /*!< 0x00000020 */
4215 #define SPI_CR2_ERRIE               SPI_CR2_ERRIE_Msk                          /*!< Error Interrupt Enable */
4216 #define SPI_CR2_RXNEIE_Pos          (6U)                                       
4217 #define SPI_CR2_RXNEIE_Msk          (0x1U << SPI_CR2_RXNEIE_Pos)               /*!< 0x00000040 */
4218 #define SPI_CR2_RXNEIE              SPI_CR2_RXNEIE_Msk                         /*!< RX buffer Not Empty Interrupt Enable */
4219 #define SPI_CR2_TXEIE_Pos           (7U)                                       
4220 #define SPI_CR2_TXEIE_Msk           (0x1U << SPI_CR2_TXEIE_Pos)                /*!< 0x00000080 */
4221 #define SPI_CR2_TXEIE               SPI_CR2_TXEIE_Msk                          /*!< Tx buffer Empty Interrupt Enable */
4222 #define SPI_CR2_DS_Pos              (8U)                                       
4223 #define SPI_CR2_DS_Msk              (0xFU << SPI_CR2_DS_Pos)                   /*!< 0x00000F00 */
4224 #define SPI_CR2_DS                  SPI_CR2_DS_Msk                             /*!< DS[3:0] Data Size */
4225 #define SPI_CR2_DS_0                (0x1U << SPI_CR2_DS_Pos)                   /*!< 0x00000100 */
4226 #define SPI_CR2_DS_1                (0x2U << SPI_CR2_DS_Pos)                   /*!< 0x00000200 */
4227 #define SPI_CR2_DS_2                (0x4U << SPI_CR2_DS_Pos)                   /*!< 0x00000400 */
4228 #define SPI_CR2_DS_3                (0x8U << SPI_CR2_DS_Pos)                   /*!< 0x00000800 */
4229 #define SPI_CR2_FRXTH_Pos           (12U)                                      
4230 #define SPI_CR2_FRXTH_Msk           (0x1U << SPI_CR2_FRXTH_Pos)                /*!< 0x00001000 */
4231 #define SPI_CR2_FRXTH               SPI_CR2_FRXTH_Msk                          /*!< FIFO reception Threshold */
4232 #define SPI_CR2_LDMARX_Pos          (13U)                                      
4233 #define SPI_CR2_LDMARX_Msk          (0x1U << SPI_CR2_LDMARX_Pos)               /*!< 0x00002000 */
4234 #define SPI_CR2_LDMARX              SPI_CR2_LDMARX_Msk                         /*!< Last DMA transfer for reception */
4235 #define SPI_CR2_LDMATX_Pos          (14U)                                      
4236 #define SPI_CR2_LDMATX_Msk          (0x1U << SPI_CR2_LDMATX_Pos)               /*!< 0x00004000 */
4237 #define SPI_CR2_LDMATX              SPI_CR2_LDMATX_Msk                         /*!< Last DMA transfer for transmission */
4238
4239 /********************  Bit definition for SPI_SR register  *******************/
4240 #define SPI_SR_RXNE_Pos             (0U)                                       
4241 #define SPI_SR_RXNE_Msk             (0x1U << SPI_SR_RXNE_Pos)                  /*!< 0x00000001 */
4242 #define SPI_SR_RXNE                 SPI_SR_RXNE_Msk                            /*!< Receive buffer Not Empty */
4243 #define SPI_SR_TXE_Pos              (1U)                                       
4244 #define SPI_SR_TXE_Msk              (0x1U << SPI_SR_TXE_Pos)                   /*!< 0x00000002 */
4245 #define SPI_SR_TXE                  SPI_SR_TXE_Msk                             /*!< Transmit buffer Empty */
4246 #define SPI_SR_CRCERR_Pos           (4U)                                       
4247 #define SPI_SR_CRCERR_Msk           (0x1U << SPI_SR_CRCERR_Pos)                /*!< 0x00000010 */
4248 #define SPI_SR_CRCERR               SPI_SR_CRCERR_Msk                          /*!< CRC Error flag */
4249 #define SPI_SR_MODF_Pos             (5U)                                       
4250 #define SPI_SR_MODF_Msk             (0x1U << SPI_SR_MODF_Pos)                  /*!< 0x00000020 */
4251 #define SPI_SR_MODF                 SPI_SR_MODF_Msk                            /*!< Mode fault */
4252 #define SPI_SR_OVR_Pos              (6U)                                       
4253 #define SPI_SR_OVR_Msk              (0x1U << SPI_SR_OVR_Pos)                   /*!< 0x00000040 */
4254 #define SPI_SR_OVR                  SPI_SR_OVR_Msk                             /*!< Overrun flag */
4255 #define SPI_SR_BSY_Pos              (7U)                                       
4256 #define SPI_SR_BSY_Msk              (0x1U << SPI_SR_BSY_Pos)                   /*!< 0x00000080 */
4257 #define SPI_SR_BSY                  SPI_SR_BSY_Msk                             /*!< Busy flag */
4258 #define SPI_SR_FRE_Pos              (8U)                                       
4259 #define SPI_SR_FRE_Msk              (0x1U << SPI_SR_FRE_Pos)                   /*!< 0x00000100 */
4260 #define SPI_SR_FRE                  SPI_SR_FRE_Msk                             /*!< TI frame format error */
4261 #define SPI_SR_FRLVL_Pos            (9U)                                       
4262 #define SPI_SR_FRLVL_Msk            (0x3U << SPI_SR_FRLVL_Pos)                 /*!< 0x00000600 */
4263 #define SPI_SR_FRLVL                SPI_SR_FRLVL_Msk                           /*!< FIFO Reception Level */
4264 #define SPI_SR_FRLVL_0              (0x1U << SPI_SR_FRLVL_Pos)                 /*!< 0x00000200 */
4265 #define SPI_SR_FRLVL_1              (0x2U << SPI_SR_FRLVL_Pos)                 /*!< 0x00000400 */
4266 #define SPI_SR_FTLVL_Pos            (11U)                                      
4267 #define SPI_SR_FTLVL_Msk            (0x3U << SPI_SR_FTLVL_Pos)                 /*!< 0x00001800 */
4268 #define SPI_SR_FTLVL                SPI_SR_FTLVL_Msk                           /*!< FIFO Transmission Level */
4269 #define SPI_SR_FTLVL_0              (0x1U << SPI_SR_FTLVL_Pos)                 /*!< 0x00000800 */
4270 #define SPI_SR_FTLVL_1              (0x2U << SPI_SR_FTLVL_Pos)                 /*!< 0x00001000 */
4271
4272 /********************  Bit definition for SPI_DR register  *******************/
4273 #define SPI_DR_DR_Pos               (0U)                                       
4274 #define SPI_DR_DR_Msk               (0xFFFFFFFFU << SPI_DR_DR_Pos)             /*!< 0xFFFFFFFF */
4275 #define SPI_DR_DR                   SPI_DR_DR_Msk                              /*!< Data Register */
4276
4277 /*******************  Bit definition for SPI_CRCPR register  *****************/
4278 #define SPI_CRCPR_CRCPOLY_Pos       (0U)                                       
4279 #define SPI_CRCPR_CRCPOLY_Msk       (0xFFFFFFFFU << SPI_CRCPR_CRCPOLY_Pos)     /*!< 0xFFFFFFFF */
4280 #define SPI_CRCPR_CRCPOLY           SPI_CRCPR_CRCPOLY_Msk                      /*!< CRC polynomial register */
4281
4282 /******************  Bit definition for SPI_RXCRCR register  *****************/
4283 #define SPI_RXCRCR_RXCRC_Pos        (0U)                                       
4284 #define SPI_RXCRCR_RXCRC_Msk        (0xFFFFFFFFU << SPI_RXCRCR_RXCRC_Pos)      /*!< 0xFFFFFFFF */
4285 #define SPI_RXCRCR_RXCRC            SPI_RXCRCR_RXCRC_Msk                       /*!< Rx CRC Register */
4286
4287 /******************  Bit definition for SPI_TXCRCR register  *****************/
4288 #define SPI_TXCRCR_TXCRC_Pos        (0U)                                       
4289 #define SPI_TXCRCR_TXCRC_Msk        (0xFFFFFFFFU << SPI_TXCRCR_TXCRC_Pos)      /*!< 0xFFFFFFFF */
4290 #define SPI_TXCRCR_TXCRC            SPI_TXCRCR_TXCRC_Msk                       /*!< Tx CRC Register */
4291
4292 /******************  Bit definition for SPI_I2SCFGR register  ****************/
4293 #define SPI_I2SCFGR_I2SMOD_Pos      (11U)                                      
4294 #define SPI_I2SCFGR_I2SMOD_Msk      (0x1U << SPI_I2SCFGR_I2SMOD_Pos)           /*!< 0x00000800 */
4295 #define SPI_I2SCFGR_I2SMOD          SPI_I2SCFGR_I2SMOD_Msk                     /*!< Keep for compatibility */
4296
4297 /*****************************************************************************/
4298 /*                                                                           */
4299 /*                       System Configuration (SYSCFG)                       */
4300 /*                                                                           */
4301 /*****************************************************************************/
4302 /*****************  Bit definition for SYSCFG_CFGR1 register  ****************/
4303 #define SYSCFG_CFGR1_MEM_MODE_Pos            (0U)                              
4304 #define SYSCFG_CFGR1_MEM_MODE_Msk            (0x3U << SYSCFG_CFGR1_MEM_MODE_Pos) /*!< 0x00000003 */
4305 #define SYSCFG_CFGR1_MEM_MODE                SYSCFG_CFGR1_MEM_MODE_Msk           /*!< SYSCFG_Memory Remap Config */
4306 #define SYSCFG_CFGR1_MEM_MODE_0              (0x1U << SYSCFG_CFGR1_MEM_MODE_Pos) /*!< 0x00000001 */
4307 #define SYSCFG_CFGR1_MEM_MODE_1              (0x2U << SYSCFG_CFGR1_MEM_MODE_Pos) /*!< 0x00000002 */
4308
4309
4310 #define SYSCFG_CFGR1_I2C_FMP_PB6_Pos         (16U)                             
4311 #define SYSCFG_CFGR1_I2C_FMP_PB6_Msk         (0x1U << SYSCFG_CFGR1_I2C_FMP_PB6_Pos) /*!< 0x00010000 */
4312 #define SYSCFG_CFGR1_I2C_FMP_PB6             SYSCFG_CFGR1_I2C_FMP_PB6_Msk      /*!< I2C PB6 Fast mode plus */
4313 #define SYSCFG_CFGR1_I2C_FMP_PB7_Pos         (17U)                             
4314 #define SYSCFG_CFGR1_I2C_FMP_PB7_Msk         (0x1U << SYSCFG_CFGR1_I2C_FMP_PB7_Pos) /*!< 0x00020000 */
4315 #define SYSCFG_CFGR1_I2C_FMP_PB7             SYSCFG_CFGR1_I2C_FMP_PB7_Msk      /*!< I2C PB7 Fast mode plus */
4316 #define SYSCFG_CFGR1_I2C_FMP_PB8_Pos         (18U)                             
4317 #define SYSCFG_CFGR1_I2C_FMP_PB8_Msk         (0x1U << SYSCFG_CFGR1_I2C_FMP_PB8_Pos) /*!< 0x00040000 */
4318 #define SYSCFG_CFGR1_I2C_FMP_PB8             SYSCFG_CFGR1_I2C_FMP_PB8_Msk      /*!< I2C PB8 Fast mode plus */
4319 #define SYSCFG_CFGR1_I2C_FMP_PB9_Pos         (19U)                             
4320 #define SYSCFG_CFGR1_I2C_FMP_PB9_Msk         (0x1U << SYSCFG_CFGR1_I2C_FMP_PB9_Pos) /*!< 0x00080000 */
4321 #define SYSCFG_CFGR1_I2C_FMP_PB9             SYSCFG_CFGR1_I2C_FMP_PB9_Msk      /*!< I2C PB9 Fast mode plus */
4322 #define SYSCFG_CFGR1_I2C_FMP_I2C1_Pos        (20U)                             
4323 #define SYSCFG_CFGR1_I2C_FMP_I2C1_Msk        (0x1U << SYSCFG_CFGR1_I2C_FMP_I2C1_Pos) /*!< 0x00100000 */
4324 #define SYSCFG_CFGR1_I2C_FMP_I2C1            SYSCFG_CFGR1_I2C_FMP_I2C1_Msk     /*!< Enable Fast Mode Plus on PB10, PB11, PF6 and PF7  */
4325 #define SYSCFG_CFGR1_I2C_FMP_PA9_Pos         (22U)                             
4326 #define SYSCFG_CFGR1_I2C_FMP_PA9_Msk         (0x1U << SYSCFG_CFGR1_I2C_FMP_PA9_Pos) /*!< 0x00400000 */
4327 #define SYSCFG_CFGR1_I2C_FMP_PA9             SYSCFG_CFGR1_I2C_FMP_PA9_Msk      /*!< Enable Fast Mode Plus on PA9  */
4328 #define SYSCFG_CFGR1_I2C_FMP_PA10_Pos        (23U)                             
4329 #define SYSCFG_CFGR1_I2C_FMP_PA10_Msk        (0x1U << SYSCFG_CFGR1_I2C_FMP_PA10_Pos) /*!< 0x00800000 */
4330 #define SYSCFG_CFGR1_I2C_FMP_PA10            SYSCFG_CFGR1_I2C_FMP_PA10_Msk     /*!< Enable Fast Mode Plus on PA10 */
4331
4332 /*****************  Bit definition for SYSCFG_EXTICR1 register  **************/
4333 #define SYSCFG_EXTICR1_EXTI0_Pos             (0U)                              
4334 #define SYSCFG_EXTICR1_EXTI0_Msk             (0xFU << SYSCFG_EXTICR1_EXTI0_Pos) /*!< 0x0000000F */
4335 #define SYSCFG_EXTICR1_EXTI0                 SYSCFG_EXTICR1_EXTI0_Msk          /*!< EXTI 0 configuration */
4336 #define SYSCFG_EXTICR1_EXTI1_Pos             (4U)                              
4337 #define SYSCFG_EXTICR1_EXTI1_Msk             (0xFU << SYSCFG_EXTICR1_EXTI1_Pos) /*!< 0x000000F0 */
4338 #define SYSCFG_EXTICR1_EXTI1                 SYSCFG_EXTICR1_EXTI1_Msk          /*!< EXTI 1 configuration */
4339 #define SYSCFG_EXTICR1_EXTI2_Pos             (8U)                              
4340 #define SYSCFG_EXTICR1_EXTI2_Msk             (0xFU << SYSCFG_EXTICR1_EXTI2_Pos) /*!< 0x00000F00 */
4341 #define SYSCFG_EXTICR1_EXTI2                 SYSCFG_EXTICR1_EXTI2_Msk          /*!< EXTI 2 configuration */
4342 #define SYSCFG_EXTICR1_EXTI3_Pos             (12U)                             
4343 #define SYSCFG_EXTICR1_EXTI3_Msk             (0xFU << SYSCFG_EXTICR1_EXTI3_Pos) /*!< 0x0000F000 */
4344 #define SYSCFG_EXTICR1_EXTI3                 SYSCFG_EXTICR1_EXTI3_Msk          /*!< EXTI 3 configuration */
4345
4346 /** 
4347   * @brief  EXTI0 configuration
4348   */
4349 #define SYSCFG_EXTICR1_EXTI0_PA              (0x00000000U)                     /*!< PA[0] pin */
4350 #define SYSCFG_EXTICR1_EXTI0_PB              (0x00000001U)                     /*!< PB[0] pin */
4351 #define SYSCFG_EXTICR1_EXTI0_PC              (0x00000002U)                     /*!< PC[0] pin */
4352 #define SYSCFG_EXTICR1_EXTI0_PD              (0x00000003U)                     /*!< PD[0] pin */
4353 #define SYSCFG_EXTICR1_EXTI0_PE              (0x00000004U)                     /*!< PE[0] pin */
4354 #define SYSCFG_EXTICR1_EXTI0_PF              (0x00000005U)                     /*!< PF[0] pin */
4355
4356 /** 
4357   * @brief  EXTI1 configuration  
4358   */ 
4359 #define SYSCFG_EXTICR1_EXTI1_PA              (0x00000000U)                     /*!< PA[1] pin */
4360 #define SYSCFG_EXTICR1_EXTI1_PB              (0x00000010U)                     /*!< PB[1] pin */
4361 #define SYSCFG_EXTICR1_EXTI1_PC              (0x00000020U)                     /*!< PC[1] pin */
4362 #define SYSCFG_EXTICR1_EXTI1_PD              (0x00000030U)                     /*!< PD[1] pin */
4363 #define SYSCFG_EXTICR1_EXTI1_PE              (0x00000040U)                     /*!< PE[1] pin */
4364 #define SYSCFG_EXTICR1_EXTI1_PF              (0x00000050U)                     /*!< PF[1] pin */
4365
4366 /** 
4367   * @brief  EXTI2 configuration  
4368   */
4369 #define SYSCFG_EXTICR1_EXTI2_PA              (0x00000000U)                     /*!< PA[2] pin */
4370 #define SYSCFG_EXTICR1_EXTI2_PB              (0x00000100U)                     /*!< PB[2] pin */
4371 #define SYSCFG_EXTICR1_EXTI2_PC              (0x00000200U)                     /*!< PC[2] pin */
4372 #define SYSCFG_EXTICR1_EXTI2_PD              (0x00000300U)                     /*!< PD[2] pin */
4373 #define SYSCFG_EXTICR1_EXTI2_PE              (0x00000400U)                     /*!< PE[2] pin */
4374 #define SYSCFG_EXTICR1_EXTI2_PF              (0x00000500U)                     /*!< PF[2] pin */
4375
4376 /** 
4377   * @brief  EXTI3 configuration  
4378   */
4379 #define SYSCFG_EXTICR1_EXTI3_PA              (0x00000000U)                     /*!< PA[3] pin */
4380 #define SYSCFG_EXTICR1_EXTI3_PB              (0x00001000U)                     /*!< PB[3] pin */
4381 #define SYSCFG_EXTICR1_EXTI3_PC              (0x00002000U)                     /*!< PC[3] pin */
4382 #define SYSCFG_EXTICR1_EXTI3_PD              (0x00003000U)                     /*!< PD[3] pin */
4383 #define SYSCFG_EXTICR1_EXTI3_PE              (0x00004000U)                     /*!< PE[3] pin */
4384 #define SYSCFG_EXTICR1_EXTI3_PF              (0x00005000U)                     /*!< PF[3] pin */
4385
4386 /*****************  Bit definition for SYSCFG_EXTICR2 register  **************/
4387 #define SYSCFG_EXTICR2_EXTI4_Pos             (0U)                              
4388 #define SYSCFG_EXTICR2_EXTI4_Msk             (0xFU << SYSCFG_EXTICR2_EXTI4_Pos) /*!< 0x0000000F */
4389 #define SYSCFG_EXTICR2_EXTI4                 SYSCFG_EXTICR2_EXTI4_Msk          /*!< EXTI 4 configuration */
4390 #define SYSCFG_EXTICR2_EXTI5_Pos             (4U)                              
4391 #define SYSCFG_EXTICR2_EXTI5_Msk             (0xFU << SYSCFG_EXTICR2_EXTI5_Pos) /*!< 0x000000F0 */
4392 #define SYSCFG_EXTICR2_EXTI5                 SYSCFG_EXTICR2_EXTI5_Msk          /*!< EXTI 5 configuration */
4393 #define SYSCFG_EXTICR2_EXTI6_Pos             (8U)                              
4394 #define SYSCFG_EXTICR2_EXTI6_Msk             (0xFU << SYSCFG_EXTICR2_EXTI6_Pos) /*!< 0x00000F00 */
4395 #define SYSCFG_EXTICR2_EXTI6                 SYSCFG_EXTICR2_EXTI6_Msk          /*!< EXTI 6 configuration */
4396 #define SYSCFG_EXTICR2_EXTI7_Pos             (12U)                             
4397 #define SYSCFG_EXTICR2_EXTI7_Msk             (0xFU << SYSCFG_EXTICR2_EXTI7_Pos) /*!< 0x0000F000 */
4398 #define SYSCFG_EXTICR2_EXTI7                 SYSCFG_EXTICR2_EXTI7_Msk          /*!< EXTI 7 configuration */
4399
4400 /** 
4401   * @brief  EXTI4 configuration  
4402   */
4403 #define SYSCFG_EXTICR2_EXTI4_PA              (0x00000000U)                     /*!< PA[4] pin */
4404 #define SYSCFG_EXTICR2_EXTI4_PB              (0x00000001U)                     /*!< PB[4] pin */
4405 #define SYSCFG_EXTICR2_EXTI4_PC              (0x00000002U)                     /*!< PC[4] pin */
4406 #define SYSCFG_EXTICR2_EXTI4_PD              (0x00000003U)                     /*!< PD[4] pin */
4407 #define SYSCFG_EXTICR2_EXTI4_PE              (0x00000004U)                     /*!< PE[4] pin */
4408 #define SYSCFG_EXTICR2_EXTI4_PF              (0x00000005U)                     /*!< PF[4] pin */
4409
4410 /** 
4411   * @brief  EXTI5 configuration  
4412   */
4413 #define SYSCFG_EXTICR2_EXTI5_PA              (0x00000000U)                     /*!< PA[5] pin */
4414 #define SYSCFG_EXTICR2_EXTI5_PB              (0x00000010U)                     /*!< PB[5] pin */
4415 #define SYSCFG_EXTICR2_EXTI5_PC              (0x00000020U)                     /*!< PC[5] pin */
4416 #define SYSCFG_EXTICR2_EXTI5_PD              (0x00000030U)                     /*!< PD[5] pin */
4417 #define SYSCFG_EXTICR2_EXTI5_PE              (0x00000040U)                     /*!< PE[5] pin */
4418 #define SYSCFG_EXTICR2_EXTI5_PF              (0x00000050U)                     /*!< PF[5] pin */
4419
4420 /** 
4421   * @brief  EXTI6 configuration  
4422   */
4423 #define SYSCFG_EXTICR2_EXTI6_PA              (0x00000000U)                     /*!< PA[6] pin */
4424 #define SYSCFG_EXTICR2_EXTI6_PB              (0x00000100U)                     /*!< PB[6] pin */
4425 #define SYSCFG_EXTICR2_EXTI6_PC              (0x00000200U)                     /*!< PC[6] pin */
4426 #define SYSCFG_EXTICR2_EXTI6_PD              (0x00000300U)                     /*!< PD[6] pin */
4427 #define SYSCFG_EXTICR2_EXTI6_PE              (0x00000400U)                     /*!< PE[6] pin */
4428 #define SYSCFG_EXTICR2_EXTI6_PF              (0x00000500U)                     /*!< PF[6] pin */
4429
4430 /** 
4431   * @brief  EXTI7 configuration  
4432   */
4433 #define SYSCFG_EXTICR2_EXTI7_PA              (0x00000000U)                     /*!< PA[7] pin */
4434 #define SYSCFG_EXTICR2_EXTI7_PB              (0x00001000U)                     /*!< PB[7] pin */
4435 #define SYSCFG_EXTICR2_EXTI7_PC              (0x00002000U)                     /*!< PC[7] pin */
4436 #define SYSCFG_EXTICR2_EXTI7_PD              (0x00003000U)                     /*!< PD[7] pin */
4437 #define SYSCFG_EXTICR2_EXTI7_PE              (0x00004000U)                     /*!< PE[7] pin */
4438 #define SYSCFG_EXTICR2_EXTI7_PF              (0x00005000U)                     /*!< PF[7] pin */
4439
4440 /*****************  Bit definition for SYSCFG_EXTICR3 register  **************/
4441 #define SYSCFG_EXTICR3_EXTI8_Pos             (0U)                              
4442 #define SYSCFG_EXTICR3_EXTI8_Msk             (0xFU << SYSCFG_EXTICR3_EXTI8_Pos) /*!< 0x0000000F */
4443 #define SYSCFG_EXTICR3_EXTI8                 SYSCFG_EXTICR3_EXTI8_Msk          /*!< EXTI 8 configuration */
4444 #define SYSCFG_EXTICR3_EXTI9_Pos             (4U)                              
4445 #define SYSCFG_EXTICR3_EXTI9_Msk             (0xFU << SYSCFG_EXTICR3_EXTI9_Pos) /*!< 0x000000F0 */
4446 #define SYSCFG_EXTICR3_EXTI9                 SYSCFG_EXTICR3_EXTI9_Msk          /*!< EXTI 9 configuration */
4447 #define SYSCFG_EXTICR3_EXTI10_Pos            (8U)                              
4448 #define SYSCFG_EXTICR3_EXTI10_Msk            (0xFU << SYSCFG_EXTICR3_EXTI10_Pos) /*!< 0x00000F00 */
4449 #define SYSCFG_EXTICR3_EXTI10                SYSCFG_EXTICR3_EXTI10_Msk         /*!< EXTI 10 configuration */
4450 #define SYSCFG_EXTICR3_EXTI11_Pos            (12U)                             
4451 #define SYSCFG_EXTICR3_EXTI11_Msk            (0xFU << SYSCFG_EXTICR3_EXTI11_Pos) /*!< 0x0000F000 */
4452 #define SYSCFG_EXTICR3_EXTI11                SYSCFG_EXTICR3_EXTI11_Msk         /*!< EXTI 11 configuration */
4453
4454 /** 
4455   * @brief  EXTI8 configuration  
4456   */
4457 #define SYSCFG_EXTICR3_EXTI8_PA              (0x00000000U)                     /*!< PA[8] pin */
4458 #define SYSCFG_EXTICR3_EXTI8_PB              (0x00000001U)                     /*!< PB[8] pin */
4459 #define SYSCFG_EXTICR3_EXTI8_PC              (0x00000002U)                     /*!< PC[8] pin */
4460 #define SYSCFG_EXTICR3_EXTI8_PD              (0x00000003U)                     /*!< PD[8] pin */
4461 #define SYSCFG_EXTICR3_EXTI8_PE              (0x00000004U)                     /*!< PE[8] pin */
4462 #define SYSCFG_EXTICR3_EXTI8_PF              (0x00000005U)                     /*!< PF[8] pin */
4463
4464
4465 /** 
4466   * @brief  EXTI9 configuration  
4467   */
4468 #define SYSCFG_EXTICR3_EXTI9_PA              (0x00000000U)                     /*!< PA[9] pin */
4469 #define SYSCFG_EXTICR3_EXTI9_PB              (0x00000010U)                     /*!< PB[9] pin */
4470 #define SYSCFG_EXTICR3_EXTI9_PC              (0x00000020U)                     /*!< PC[9] pin */
4471 #define SYSCFG_EXTICR3_EXTI9_PD              (0x00000030U)                     /*!< PD[9] pin */
4472 #define SYSCFG_EXTICR3_EXTI9_PE              (0x00000040U)                     /*!< PE[9] pin */
4473 #define SYSCFG_EXTICR3_EXTI9_PF              (0x00000050U)                     /*!< PF[9] pin */
4474
4475 /** 
4476   * @brief  EXTI10 configuration  
4477   */
4478 #define SYSCFG_EXTICR3_EXTI10_PA             (0x00000000U)                     /*!< PA[10] pin */
4479 #define SYSCFG_EXTICR3_EXTI10_PB             (0x00000100U)                     /*!< PB[10] pin */
4480 #define SYSCFG_EXTICR3_EXTI10_PC             (0x00000200U)                     /*!< PC[10] pin */
4481 #define SYSCFG_EXTICR3_EXTI10_PD             (0x00000300U)                     /*!< PD[10] pin */
4482 #define SYSCFG_EXTICR3_EXTI10_PE             (0x00000400U)                     /*!< PE[10] pin */
4483 #define SYSCFG_EXTICR3_EXTI10_PF             (0x00000500U)                     /*!< PF[10] pin */
4484
4485 /** 
4486   * @brief  EXTI11 configuration  
4487   */
4488 #define SYSCFG_EXTICR3_EXTI11_PA             (0x00000000U)                     /*!< PA[11] pin */
4489 #define SYSCFG_EXTICR3_EXTI11_PB             (0x00001000U)                     /*!< PB[11] pin */
4490 #define SYSCFG_EXTICR3_EXTI11_PC             (0x00002000U)                     /*!< PC[11] pin */
4491 #define SYSCFG_EXTICR3_EXTI11_PD             (0x00003000U)                     /*!< PD[11] pin */
4492 #define SYSCFG_EXTICR3_EXTI11_PE             (0x00004000U)                     /*!< PE[11] pin */
4493 #define SYSCFG_EXTICR3_EXTI11_PF             (0x00005000U)                     /*!< PF[11] pin */
4494
4495 /*****************  Bit definition for SYSCFG_EXTICR4 register  **************/
4496 #define SYSCFG_EXTICR4_EXTI12_Pos            (0U)                              
4497 #define SYSCFG_EXTICR4_EXTI12_Msk            (0xFU << SYSCFG_EXTICR4_EXTI12_Pos) /*!< 0x0000000F */
4498 #define SYSCFG_EXTICR4_EXTI12                SYSCFG_EXTICR4_EXTI12_Msk         /*!< EXTI 12 configuration */
4499 #define SYSCFG_EXTICR4_EXTI13_Pos            (4U)                              
4500 #define SYSCFG_EXTICR4_EXTI13_Msk            (0xFU << SYSCFG_EXTICR4_EXTI13_Pos) /*!< 0x000000F0 */
4501 #define SYSCFG_EXTICR4_EXTI13                SYSCFG_EXTICR4_EXTI13_Msk         /*!< EXTI 13 configuration */
4502 #define SYSCFG_EXTICR4_EXTI14_Pos            (8U)                              
4503 #define SYSCFG_EXTICR4_EXTI14_Msk            (0xFU << SYSCFG_EXTICR4_EXTI14_Pos) /*!< 0x00000F00 */
4504 #define SYSCFG_EXTICR4_EXTI14                SYSCFG_EXTICR4_EXTI14_Msk         /*!< EXTI 14 configuration */
4505 #define SYSCFG_EXTICR4_EXTI15_Pos            (12U)                             
4506 #define SYSCFG_EXTICR4_EXTI15_Msk            (0xFU << SYSCFG_EXTICR4_EXTI15_Pos) /*!< 0x0000F000 */
4507 #define SYSCFG_EXTICR4_EXTI15                SYSCFG_EXTICR4_EXTI15_Msk         /*!< EXTI 15 configuration */
4508
4509 /** 
4510   * @brief  EXTI12 configuration  
4511   */
4512 #define SYSCFG_EXTICR4_EXTI12_PA             (0x00000000U)                     /*!< PA[12] pin */
4513 #define SYSCFG_EXTICR4_EXTI12_PB             (0x00000001U)                     /*!< PB[12] pin */
4514 #define SYSCFG_EXTICR4_EXTI12_PC             (0x00000002U)                     /*!< PC[12] pin */
4515 #define SYSCFG_EXTICR4_EXTI12_PD             (0x00000003U)                     /*!< PD[12] pin */
4516 #define SYSCFG_EXTICR4_EXTI12_PE             (0x00000004U)                     /*!< PE[12] pin */
4517 #define SYSCFG_EXTICR4_EXTI12_PF             (0x00000005U)                     /*!< PF[12] pin */
4518
4519 /** 
4520   * @brief  EXTI13 configuration  
4521   */
4522 #define SYSCFG_EXTICR4_EXTI13_PA             (0x00000000U)                     /*!< PA[13] pin */
4523 #define SYSCFG_EXTICR4_EXTI13_PB             (0x00000010U)                     /*!< PB[13] pin */
4524 #define SYSCFG_EXTICR4_EXTI13_PC             (0x00000020U)                     /*!< PC[13] pin */
4525 #define SYSCFG_EXTICR4_EXTI13_PD             (0x00000030U)                     /*!< PD[13] pin */
4526 #define SYSCFG_EXTICR4_EXTI13_PE             (0x00000040U)                     /*!< PE[13] pin */
4527 #define SYSCFG_EXTICR4_EXTI13_PF             (0x00000050U)                     /*!< PF[13] pin */
4528
4529 /** 
4530   * @brief  EXTI14 configuration  
4531   */
4532 #define SYSCFG_EXTICR4_EXTI14_PA             (0x00000000U)                     /*!< PA[14] pin */
4533 #define SYSCFG_EXTICR4_EXTI14_PB             (0x00000100U)                     /*!< PB[14] pin */
4534 #define SYSCFG_EXTICR4_EXTI14_PC             (0x00000200U)                     /*!< PC[14] pin */
4535 #define SYSCFG_EXTICR4_EXTI14_PD             (0x00000300U)                     /*!< PD[14] pin */
4536 #define SYSCFG_EXTICR4_EXTI14_PE             (0x00000400U)                     /*!< PE[14] pin */
4537 #define SYSCFG_EXTICR4_EXTI14_PF             (0x00000500U)                     /*!< PF[14] pin */
4538
4539 /** 
4540   * @brief  EXTI15 configuration  
4541   */
4542 #define SYSCFG_EXTICR4_EXTI15_PA             (0x00000000U)                     /*!< PA[15] pin */
4543 #define SYSCFG_EXTICR4_EXTI15_PB             (0x00001000U)                     /*!< PB[15] pin */
4544 #define SYSCFG_EXTICR4_EXTI15_PC             (0x00002000U)                     /*!< PC[15] pin */
4545 #define SYSCFG_EXTICR4_EXTI15_PD             (0x00003000U)                     /*!< PD[15] pin */
4546 #define SYSCFG_EXTICR4_EXTI15_PE             (0x00004000U)                     /*!< PE[15] pin */
4547 #define SYSCFG_EXTICR4_EXTI15_PF             (0x00005000U)                     /*!< PF[15] pin */
4548
4549 /*****************  Bit definition for SYSCFG_CFGR2 register  ****************/
4550 #define SYSCFG_CFGR2_LOCKUP_LOCK_Pos         (0U)                              
4551 #define SYSCFG_CFGR2_LOCKUP_LOCK_Msk         (0x1U << SYSCFG_CFGR2_LOCKUP_LOCK_Pos) /*!< 0x00000001 */
4552 #define SYSCFG_CFGR2_LOCKUP_LOCK             SYSCFG_CFGR2_LOCKUP_LOCK_Msk      /*!< Enables and locks the LOCKUP (Hardfault) output of CortexM0 with Break Input of TIMER1 */
4553 #define SYSCFG_CFGR2_SRAM_PARITY_LOCK_Pos    (1U)                              
4554 #define SYSCFG_CFGR2_SRAM_PARITY_LOCK_Msk    (0x1U << SYSCFG_CFGR2_SRAM_PARITY_LOCK_Pos) /*!< 0x00000002 */
4555 #define SYSCFG_CFGR2_SRAM_PARITY_LOCK        SYSCFG_CFGR2_SRAM_PARITY_LOCK_Msk /*!< Enables and locks the SRAM_PARITY error signal with Break Input of TIMER1 */
4556 #define SYSCFG_CFGR2_SRAM_PEF_Pos            (8U)                              
4557 #define SYSCFG_CFGR2_SRAM_PEF_Msk            (0x1U << SYSCFG_CFGR2_SRAM_PEF_Pos) /*!< 0x00000100 */
4558 #define SYSCFG_CFGR2_SRAM_PEF                SYSCFG_CFGR2_SRAM_PEF_Msk         /*!< SRAM Parity error flag */
4559 #define SYSCFG_CFGR2_SRAM_PE                 SYSCFG_CFGR2_SRAM_PEF  /*!< SRAM Parity error flag (define maintained for legacy purpose) */
4560
4561 /*****************************************************************************/
4562 /*                                                                           */
4563 /*                               Timers (TIM)                                */
4564 /*                                                                           */
4565 /*****************************************************************************/
4566 /*******************  Bit definition for TIM_CR1 register  *******************/
4567 #define TIM_CR1_CEN_Pos           (0U)                                         
4568 #define TIM_CR1_CEN_Msk           (0x1U << TIM_CR1_CEN_Pos)                    /*!< 0x00000001 */
4569 #define TIM_CR1_CEN               TIM_CR1_CEN_Msk                              /*!<Counter enable */
4570 #define TIM_CR1_UDIS_Pos          (1U)                                         
4571 #define TIM_CR1_UDIS_Msk          (0x1U << TIM_CR1_UDIS_Pos)                   /*!< 0x00000002 */
4572 #define TIM_CR1_UDIS              TIM_CR1_UDIS_Msk                             /*!<Update disable */
4573 #define TIM_CR1_URS_Pos           (2U)                                         
4574 #define TIM_CR1_URS_Msk           (0x1U << TIM_CR1_URS_Pos)                    /*!< 0x00000004 */
4575 #define TIM_CR1_URS               TIM_CR1_URS_Msk                              /*!<Update request source */
4576 #define TIM_CR1_OPM_Pos           (3U)                                         
4577 #define TIM_CR1_OPM_Msk           (0x1U << TIM_CR1_OPM_Pos)                    /*!< 0x00000008 */
4578 #define TIM_CR1_OPM               TIM_CR1_OPM_Msk                              /*!<One pulse mode */
4579 #define TIM_CR1_DIR_Pos           (4U)                                         
4580 #define TIM_CR1_DIR_Msk           (0x1U << TIM_CR1_DIR_Pos)                    /*!< 0x00000010 */
4581 #define TIM_CR1_DIR               TIM_CR1_DIR_Msk                              /*!<Direction */
4582
4583 #define TIM_CR1_CMS_Pos           (5U)                                         
4584 #define TIM_CR1_CMS_Msk           (0x3U << TIM_CR1_CMS_Pos)                    /*!< 0x00000060 */
4585 #define TIM_CR1_CMS               TIM_CR1_CMS_Msk                              /*!<CMS[1:0] bits (Center-aligned mode selection) */
4586 #define TIM_CR1_CMS_0             (0x1U << TIM_CR1_CMS_Pos)                    /*!< 0x00000020 */
4587 #define TIM_CR1_CMS_1             (0x2U << TIM_CR1_CMS_Pos)                    /*!< 0x00000040 */
4588
4589 #define TIM_CR1_ARPE_Pos          (7U)                                         
4590 #define TIM_CR1_ARPE_Msk          (0x1U << TIM_CR1_ARPE_Pos)                   /*!< 0x00000080 */
4591 #define TIM_CR1_ARPE              TIM_CR1_ARPE_Msk                             /*!<Auto-reload preload enable */
4592
4593 #define TIM_CR1_CKD_Pos           (8U)                                         
4594 #define TIM_CR1_CKD_Msk           (0x3U << TIM_CR1_CKD_Pos)                    /*!< 0x00000300 */
4595 #define TIM_CR1_CKD               TIM_CR1_CKD_Msk                              /*!<CKD[1:0] bits (clock division) */
4596 #define TIM_CR1_CKD_0             (0x1U << TIM_CR1_CKD_Pos)                    /*!< 0x00000100 */
4597 #define TIM_CR1_CKD_1             (0x2U << TIM_CR1_CKD_Pos)                    /*!< 0x00000200 */
4598
4599 /*******************  Bit definition for TIM_CR2 register  *******************/
4600 #define TIM_CR2_CCPC_Pos          (0U)                                         
4601 #define TIM_CR2_CCPC_Msk          (0x1U << TIM_CR2_CCPC_Pos)                   /*!< 0x00000001 */
4602 #define TIM_CR2_CCPC              TIM_CR2_CCPC_Msk                             /*!<Capture/Compare Preloaded Control */
4603 #define TIM_CR2_CCUS_Pos          (2U)                                         
4604 #define TIM_CR2_CCUS_Msk          (0x1U << TIM_CR2_CCUS_Pos)                   /*!< 0x00000004 */
4605 #define TIM_CR2_CCUS              TIM_CR2_CCUS_Msk                             /*!<Capture/Compare Control Update Selection */
4606 #define TIM_CR2_CCDS_Pos          (3U)                                         
4607 #define TIM_CR2_CCDS_Msk          (0x1U << TIM_CR2_CCDS_Pos)                   /*!< 0x00000008 */
4608 #define TIM_CR2_CCDS              TIM_CR2_CCDS_Msk                             /*!<Capture/Compare DMA Selection */
4609
4610 #define TIM_CR2_MMS_Pos           (4U)                                         
4611 #define TIM_CR2_MMS_Msk           (0x7U << TIM_CR2_MMS_Pos)                    /*!< 0x00000070 */
4612 #define TIM_CR2_MMS               TIM_CR2_MMS_Msk                              /*!<MMS[2:0] bits (Master Mode Selection) */
4613 #define TIM_CR2_MMS_0             (0x1U << TIM_CR2_MMS_Pos)                    /*!< 0x00000010 */
4614 #define TIM_CR2_MMS_1             (0x2U << TIM_CR2_MMS_Pos)                    /*!< 0x00000020 */
4615 #define TIM_CR2_MMS_2             (0x4U << TIM_CR2_MMS_Pos)                    /*!< 0x00000040 */
4616
4617 #define TIM_CR2_TI1S_Pos          (7U)                                         
4618 #define TIM_CR2_TI1S_Msk          (0x1U << TIM_CR2_TI1S_Pos)                   /*!< 0x00000080 */
4619 #define TIM_CR2_TI1S              TIM_CR2_TI1S_Msk                             /*!<TI1 Selection */
4620 #define TIM_CR2_OIS1_Pos          (8U)                                         
4621 #define TIM_CR2_OIS1_Msk          (0x1U << TIM_CR2_OIS1_Pos)                   /*!< 0x00000100 */
4622 #define TIM_CR2_OIS1              TIM_CR2_OIS1_Msk                             /*!<Output Idle state 1 (OC1 output) */
4623 #define TIM_CR2_OIS1N_Pos         (9U)                                         
4624 #define TIM_CR2_OIS1N_Msk         (0x1U << TIM_CR2_OIS1N_Pos)                  /*!< 0x00000200 */
4625 #define TIM_CR2_OIS1N             TIM_CR2_OIS1N_Msk                            /*!<Output Idle state 1 (OC1N output) */
4626 #define TIM_CR2_OIS2_Pos          (10U)                                        
4627 #define TIM_CR2_OIS2_Msk          (0x1U << TIM_CR2_OIS2_Pos)                   /*!< 0x00000400 */
4628 #define TIM_CR2_OIS2              TIM_CR2_OIS2_Msk                             /*!<Output Idle state 2 (OC2 output) */
4629 #define TIM_CR2_OIS2N_Pos         (11U)                                        
4630 #define TIM_CR2_OIS2N_Msk         (0x1U << TIM_CR2_OIS2N_Pos)                  /*!< 0x00000800 */
4631 #define TIM_CR2_OIS2N             TIM_CR2_OIS2N_Msk                            /*!<Output Idle state 2 (OC2N output) */
4632 #define TIM_CR2_OIS3_Pos          (12U)                                        
4633 #define TIM_CR2_OIS3_Msk          (0x1U << TIM_CR2_OIS3_Pos)                   /*!< 0x00001000 */
4634 #define TIM_CR2_OIS3              TIM_CR2_OIS3_Msk                             /*!<Output Idle state 3 (OC3 output) */
4635 #define TIM_CR2_OIS3N_Pos         (13U)                                        
4636 #define TIM_CR2_OIS3N_Msk         (0x1U << TIM_CR2_OIS3N_Pos)                  /*!< 0x00002000 */
4637 #define TIM_CR2_OIS3N             TIM_CR2_OIS3N_Msk                            /*!<Output Idle state 3 (OC3N output) */
4638 #define TIM_CR2_OIS4_Pos          (14U)                                        
4639 #define TIM_CR2_OIS4_Msk          (0x1U << TIM_CR2_OIS4_Pos)                   /*!< 0x00004000 */
4640 #define TIM_CR2_OIS4              TIM_CR2_OIS4_Msk                             /*!<Output Idle state 4 (OC4 output) */
4641
4642 /*******************  Bit definition for TIM_SMCR register  ******************/
4643 #define TIM_SMCR_SMS_Pos          (0U)                                         
4644 #define TIM_SMCR_SMS_Msk          (0x7U << TIM_SMCR_SMS_Pos)                   /*!< 0x00000007 */
4645 #define TIM_SMCR_SMS              TIM_SMCR_SMS_Msk                             /*!<SMS[2:0] bits (Slave mode selection) */
4646 #define TIM_SMCR_SMS_0            (0x1U << TIM_SMCR_SMS_Pos)                   /*!< 0x00000001 */
4647 #define TIM_SMCR_SMS_1            (0x2U << TIM_SMCR_SMS_Pos)                   /*!< 0x00000002 */
4648 #define TIM_SMCR_SMS_2            (0x4U << TIM_SMCR_SMS_Pos)                   /*!< 0x00000004 */
4649
4650 #define TIM_SMCR_OCCS_Pos         (3U)                                         
4651 #define TIM_SMCR_OCCS_Msk         (0x1U << TIM_SMCR_OCCS_Pos)                  /*!< 0x00000008 */
4652 #define TIM_SMCR_OCCS             TIM_SMCR_OCCS_Msk                            /*!< OCREF clear selection */
4653
4654 #define TIM_SMCR_TS_Pos           (4U)                                         
4655 #define TIM_SMCR_TS_Msk           (0x7U << TIM_SMCR_TS_Pos)                    /*!< 0x00000070 */
4656 #define TIM_SMCR_TS               TIM_SMCR_TS_Msk                              /*!<TS[2:0] bits (Trigger selection) */
4657 #define TIM_SMCR_TS_0             (0x1U << TIM_SMCR_TS_Pos)                    /*!< 0x00000010 */
4658 #define TIM_SMCR_TS_1             (0x2U << TIM_SMCR_TS_Pos)                    /*!< 0x00000020 */
4659 #define TIM_SMCR_TS_2             (0x4U << TIM_SMCR_TS_Pos)                    /*!< 0x00000040 */
4660
4661 #define TIM_SMCR_MSM_Pos          (7U)                                         
4662 #define TIM_SMCR_MSM_Msk          (0x1U << TIM_SMCR_MSM_Pos)                   /*!< 0x00000080 */
4663 #define TIM_SMCR_MSM              TIM_SMCR_MSM_Msk                             /*!<Master/slave mode */
4664
4665 #define TIM_SMCR_ETF_Pos          (8U)                                         
4666 #define TIM_SMCR_ETF_Msk          (0xFU << TIM_SMCR_ETF_Pos)                   /*!< 0x00000F00 */
4667 #define TIM_SMCR_ETF              TIM_SMCR_ETF_Msk                             /*!<ETF[3:0] bits (External trigger filter) */
4668 #define TIM_SMCR_ETF_0            (0x1U << TIM_SMCR_ETF_Pos)                   /*!< 0x00000100 */
4669 #define TIM_SMCR_ETF_1            (0x2U << TIM_SMCR_ETF_Pos)                   /*!< 0x00000200 */
4670 #define TIM_SMCR_ETF_2            (0x4U << TIM_SMCR_ETF_Pos)                   /*!< 0x00000400 */
4671 #define TIM_SMCR_ETF_3            (0x8U << TIM_SMCR_ETF_Pos)                   /*!< 0x00000800 */
4672
4673 #define TIM_SMCR_ETPS_Pos         (12U)                                        
4674 #define TIM_SMCR_ETPS_Msk         (0x3U << TIM_SMCR_ETPS_Pos)                  /*!< 0x00003000 */
4675 #define TIM_SMCR_ETPS             TIM_SMCR_ETPS_Msk                            /*!<ETPS[1:0] bits (External trigger prescaler) */
4676 #define TIM_SMCR_ETPS_0           (0x1U << TIM_SMCR_ETPS_Pos)                  /*!< 0x00001000 */
4677 #define TIM_SMCR_ETPS_1           (0x2U << TIM_SMCR_ETPS_Pos)                  /*!< 0x00002000 */
4678
4679 #define TIM_SMCR_ECE_Pos          (14U)                                        
4680 #define TIM_SMCR_ECE_Msk          (0x1U << TIM_SMCR_ECE_Pos)                   /*!< 0x00004000 */
4681 #define TIM_SMCR_ECE              TIM_SMCR_ECE_Msk                             /*!<External clock enable */
4682 #define TIM_SMCR_ETP_Pos          (15U)                                        
4683 #define TIM_SMCR_ETP_Msk          (0x1U << TIM_SMCR_ETP_Pos)                   /*!< 0x00008000 */
4684 #define TIM_SMCR_ETP              TIM_SMCR_ETP_Msk                             /*!<External trigger polarity */
4685
4686 /*******************  Bit definition for TIM_DIER register  ******************/
4687 #define TIM_DIER_UIE_Pos          (0U)                                         
4688 #define TIM_DIER_UIE_Msk          (0x1U << TIM_DIER_UIE_Pos)                   /*!< 0x00000001 */
4689 #define TIM_DIER_UIE              TIM_DIER_UIE_Msk                             /*!<Update interrupt enable */
4690 #define TIM_DIER_CC1IE_Pos        (1U)                                         
4691 #define TIM_DIER_CC1IE_Msk        (0x1U << TIM_DIER_CC1IE_Pos)                 /*!< 0x00000002 */
4692 #define TIM_DIER_CC1IE            TIM_DIER_CC1IE_Msk                           /*!<Capture/Compare 1 interrupt enable */
4693 #define TIM_DIER_CC2IE_Pos        (2U)                                         
4694 #define TIM_DIER_CC2IE_Msk        (0x1U << TIM_DIER_CC2IE_Pos)                 /*!< 0x00000004 */
4695 #define TIM_DIER_CC2IE            TIM_DIER_CC2IE_Msk                           /*!<Capture/Compare 2 interrupt enable */
4696 #define TIM_DIER_CC3IE_Pos        (3U)                                         
4697 #define TIM_DIER_CC3IE_Msk        (0x1U << TIM_DIER_CC3IE_Pos)                 /*!< 0x00000008 */
4698 #define TIM_DIER_CC3IE            TIM_DIER_CC3IE_Msk                           /*!<Capture/Compare 3 interrupt enable */
4699 #define TIM_DIER_CC4IE_Pos        (4U)                                         
4700 #define TIM_DIER_CC4IE_Msk        (0x1U << TIM_DIER_CC4IE_Pos)                 /*!< 0x00000010 */
4701 #define TIM_DIER_CC4IE            TIM_DIER_CC4IE_Msk                           /*!<Capture/Compare 4 interrupt enable */
4702 #define TIM_DIER_COMIE_Pos        (5U)                                         
4703 #define TIM_DIER_COMIE_Msk        (0x1U << TIM_DIER_COMIE_Pos)                 /*!< 0x00000020 */
4704 #define TIM_DIER_COMIE            TIM_DIER_COMIE_Msk                           /*!<COM interrupt enable */
4705 #define TIM_DIER_TIE_Pos          (6U)                                         
4706 #define TIM_DIER_TIE_Msk          (0x1U << TIM_DIER_TIE_Pos)                   /*!< 0x00000040 */
4707 #define TIM_DIER_TIE              TIM_DIER_TIE_Msk                             /*!<Trigger interrupt enable */
4708 #define TIM_DIER_BIE_Pos          (7U)                                         
4709 #define TIM_DIER_BIE_Msk          (0x1U << TIM_DIER_BIE_Pos)                   /*!< 0x00000080 */
4710 #define TIM_DIER_BIE              TIM_DIER_BIE_Msk                             /*!<Break interrupt enable */
4711 #define TIM_DIER_UDE_Pos          (8U)                                         
4712 #define TIM_DIER_UDE_Msk          (0x1U << TIM_DIER_UDE_Pos)                   /*!< 0x00000100 */
4713 #define TIM_DIER_UDE              TIM_DIER_UDE_Msk                             /*!<Update DMA request enable */
4714 #define TIM_DIER_CC1DE_Pos        (9U)                                         
4715 #define TIM_DIER_CC1DE_Msk        (0x1U << TIM_DIER_CC1DE_Pos)                 /*!< 0x00000200 */
4716 #define TIM_DIER_CC1DE            TIM_DIER_CC1DE_Msk                           /*!<Capture/Compare 1 DMA request enable */
4717 #define TIM_DIER_CC2DE_Pos        (10U)                                        
4718 #define TIM_DIER_CC2DE_Msk        (0x1U << TIM_DIER_CC2DE_Pos)                 /*!< 0x00000400 */
4719 #define TIM_DIER_CC2DE            TIM_DIER_CC2DE_Msk                           /*!<Capture/Compare 2 DMA request enable */
4720 #define TIM_DIER_CC3DE_Pos        (11U)                                        
4721 #define TIM_DIER_CC3DE_Msk        (0x1U << TIM_DIER_CC3DE_Pos)                 /*!< 0x00000800 */
4722 #define TIM_DIER_CC3DE            TIM_DIER_CC3DE_Msk                           /*!<Capture/Compare 3 DMA request enable */
4723 #define TIM_DIER_CC4DE_Pos        (12U)                                        
4724 #define TIM_DIER_CC4DE_Msk        (0x1U << TIM_DIER_CC4DE_Pos)                 /*!< 0x00001000 */
4725 #define TIM_DIER_CC4DE            TIM_DIER_CC4DE_Msk                           /*!<Capture/Compare 4 DMA request enable */
4726 #define TIM_DIER_COMDE_Pos        (13U)                                        
4727 #define TIM_DIER_COMDE_Msk        (0x1U << TIM_DIER_COMDE_Pos)                 /*!< 0x00002000 */
4728 #define TIM_DIER_COMDE            TIM_DIER_COMDE_Msk                           /*!<COM DMA request enable */
4729 #define TIM_DIER_TDE_Pos          (14U)                                        
4730 #define TIM_DIER_TDE_Msk          (0x1U << TIM_DIER_TDE_Pos)                   /*!< 0x00004000 */
4731 #define TIM_DIER_TDE              TIM_DIER_TDE_Msk                             /*!<Trigger DMA request enable */
4732
4733 /********************  Bit definition for TIM_SR register  *******************/
4734 #define TIM_SR_UIF_Pos            (0U)                                         
4735 #define TIM_SR_UIF_Msk            (0x1U << TIM_SR_UIF_Pos)                     /*!< 0x00000001 */
4736 #define TIM_SR_UIF                TIM_SR_UIF_Msk                               /*!<Update interrupt Flag */
4737 #define TIM_SR_CC1IF_Pos          (1U)                                         
4738 #define TIM_SR_CC1IF_Msk          (0x1U << TIM_SR_CC1IF_Pos)                   /*!< 0x00000002 */
4739 #define TIM_SR_CC1IF              TIM_SR_CC1IF_Msk                             /*!<Capture/Compare 1 interrupt Flag */
4740 #define TIM_SR_CC2IF_Pos          (2U)                                         
4741 #define TIM_SR_CC2IF_Msk          (0x1U << TIM_SR_CC2IF_Pos)                   /*!< 0x00000004 */
4742 #define TIM_SR_CC2IF              TIM_SR_CC2IF_Msk                             /*!<Capture/Compare 2 interrupt Flag */
4743 #define TIM_SR_CC3IF_Pos          (3U)                                         
4744 #define TIM_SR_CC3IF_Msk          (0x1U << TIM_SR_CC3IF_Pos)                   /*!< 0x00000008 */
4745 #define TIM_SR_CC3IF              TIM_SR_CC3IF_Msk                             /*!<Capture/Compare 3 interrupt Flag */
4746 #define TIM_SR_CC4IF_Pos          (4U)                                         
4747 #define TIM_SR_CC4IF_Msk          (0x1U << TIM_SR_CC4IF_Pos)                   /*!< 0x00000010 */
4748 #define TIM_SR_CC4IF              TIM_SR_CC4IF_Msk                             /*!<Capture/Compare 4 interrupt Flag */
4749 #define TIM_SR_COMIF_Pos          (5U)                                         
4750 #define TIM_SR_COMIF_Msk          (0x1U << TIM_SR_COMIF_Pos)                   /*!< 0x00000020 */
4751 #define TIM_SR_COMIF              TIM_SR_COMIF_Msk                             /*!<COM interrupt Flag */
4752 #define TIM_SR_TIF_Pos            (6U)                                         
4753 #define TIM_SR_TIF_Msk            (0x1U << TIM_SR_TIF_Pos)                     /*!< 0x00000040 */
4754 #define TIM_SR_TIF                TIM_SR_TIF_Msk                               /*!<Trigger interrupt Flag */
4755 #define TIM_SR_BIF_Pos            (7U)                                         
4756 #define TIM_SR_BIF_Msk            (0x1U << TIM_SR_BIF_Pos)                     /*!< 0x00000080 */
4757 #define TIM_SR_BIF                TIM_SR_BIF_Msk                               /*!<Break interrupt Flag */
4758 #define TIM_SR_CC1OF_Pos          (9U)                                         
4759 #define TIM_SR_CC1OF_Msk          (0x1U << TIM_SR_CC1OF_Pos)                   /*!< 0x00000200 */
4760 #define TIM_SR_CC1OF              TIM_SR_CC1OF_Msk                             /*!<Capture/Compare 1 Overcapture Flag */
4761 #define TIM_SR_CC2OF_Pos          (10U)                                        
4762 #define TIM_SR_CC2OF_Msk          (0x1U << TIM_SR_CC2OF_Pos)                   /*!< 0x00000400 */
4763 #define TIM_SR_CC2OF              TIM_SR_CC2OF_Msk                             /*!<Capture/Compare 2 Overcapture Flag */
4764 #define TIM_SR_CC3OF_Pos          (11U)                                        
4765 #define TIM_SR_CC3OF_Msk          (0x1U << TIM_SR_CC3OF_Pos)                   /*!< 0x00000800 */
4766 #define TIM_SR_CC3OF              TIM_SR_CC3OF_Msk                             /*!<Capture/Compare 3 Overcapture Flag */
4767 #define TIM_SR_CC4OF_Pos          (12U)                                        
4768 #define TIM_SR_CC4OF_Msk          (0x1U << TIM_SR_CC4OF_Pos)                   /*!< 0x00001000 */
4769 #define TIM_SR_CC4OF              TIM_SR_CC4OF_Msk                             /*!<Capture/Compare 4 Overcapture Flag */
4770
4771 /*******************  Bit definition for TIM_EGR register  *******************/
4772 #define TIM_EGR_UG_Pos            (0U)                                         
4773 #define TIM_EGR_UG_Msk            (0x1U << TIM_EGR_UG_Pos)                     /*!< 0x00000001 */
4774 #define TIM_EGR_UG                TIM_EGR_UG_Msk                               /*!<Update Generation */
4775 #define TIM_EGR_CC1G_Pos          (1U)                                         
4776 #define TIM_EGR_CC1G_Msk          (0x1U << TIM_EGR_CC1G_Pos)                   /*!< 0x00000002 */
4777 #define TIM_EGR_CC1G              TIM_EGR_CC1G_Msk                             /*!<Capture/Compare 1 Generation */
4778 #define TIM_EGR_CC2G_Pos          (2U)                                         
4779 #define TIM_EGR_CC2G_Msk          (0x1U << TIM_EGR_CC2G_Pos)                   /*!< 0x00000004 */
4780 #define TIM_EGR_CC2G              TIM_EGR_CC2G_Msk                             /*!<Capture/Compare 2 Generation */
4781 #define TIM_EGR_CC3G_Pos          (3U)                                         
4782 #define TIM_EGR_CC3G_Msk          (0x1U << TIM_EGR_CC3G_Pos)                   /*!< 0x00000008 */
4783 #define TIM_EGR_CC3G              TIM_EGR_CC3G_Msk                             /*!<Capture/Compare 3 Generation */
4784 #define TIM_EGR_CC4G_Pos          (4U)                                         
4785 #define TIM_EGR_CC4G_Msk          (0x1U << TIM_EGR_CC4G_Pos)                   /*!< 0x00000010 */
4786 #define TIM_EGR_CC4G              TIM_EGR_CC4G_Msk                             /*!<Capture/Compare 4 Generation */
4787 #define TIM_EGR_COMG_Pos          (5U)                                         
4788 #define TIM_EGR_COMG_Msk          (0x1U << TIM_EGR_COMG_Pos)                   /*!< 0x00000020 */
4789 #define TIM_EGR_COMG              TIM_EGR_COMG_Msk                             /*!<Capture/Compare Control Update Generation */
4790 #define TIM_EGR_TG_Pos            (6U)                                         
4791 #define TIM_EGR_TG_Msk            (0x1U << TIM_EGR_TG_Pos)                     /*!< 0x00000040 */
4792 #define TIM_EGR_TG                TIM_EGR_TG_Msk                               /*!<Trigger Generation */
4793 #define TIM_EGR_BG_Pos            (7U)                                         
4794 #define TIM_EGR_BG_Msk            (0x1U << TIM_EGR_BG_Pos)                     /*!< 0x00000080 */
4795 #define TIM_EGR_BG                TIM_EGR_BG_Msk                               /*!<Break Generation */
4796
4797 /******************  Bit definition for TIM_CCMR1 register  ******************/
4798 #define TIM_CCMR1_CC1S_Pos        (0U)                                         
4799 #define TIM_CCMR1_CC1S_Msk        (0x3U << TIM_CCMR1_CC1S_Pos)                 /*!< 0x00000003 */
4800 #define TIM_CCMR1_CC1S            TIM_CCMR1_CC1S_Msk                           /*!<CC1S[1:0] bits (Capture/Compare 1 Selection) */
4801 #define TIM_CCMR1_CC1S_0          (0x1U << TIM_CCMR1_CC1S_Pos)                 /*!< 0x00000001 */
4802 #define TIM_CCMR1_CC1S_1          (0x2U << TIM_CCMR1_CC1S_Pos)                 /*!< 0x00000002 */
4803
4804 #define TIM_CCMR1_OC1FE_Pos       (2U)                                         
4805 #define TIM_CCMR1_OC1FE_Msk       (0x1U << TIM_CCMR1_OC1FE_Pos)                /*!< 0x00000004 */
4806 #define TIM_CCMR1_OC1FE           TIM_CCMR1_OC1FE_Msk                          /*!<Output Compare 1 Fast enable */
4807 #define TIM_CCMR1_OC1PE_Pos       (3U)                                         
4808 #define TIM_CCMR1_OC1PE_Msk       (0x1U << TIM_CCMR1_OC1PE_Pos)                /*!< 0x00000008 */
4809 #define TIM_CCMR1_OC1PE           TIM_CCMR1_OC1PE_Msk                          /*!<Output Compare 1 Preload enable */
4810
4811 #define TIM_CCMR1_OC1M_Pos        (4U)                                         
4812 #define TIM_CCMR1_OC1M_Msk        (0x7U << TIM_CCMR1_OC1M_Pos)                 /*!< 0x00000070 */
4813 #define TIM_CCMR1_OC1M            TIM_CCMR1_OC1M_Msk                           /*!<OC1M[2:0] bits (Output Compare 1 Mode) */
4814 #define TIM_CCMR1_OC1M_0          (0x1U << TIM_CCMR1_OC1M_Pos)                 /*!< 0x00000010 */
4815 #define TIM_CCMR1_OC1M_1          (0x2U << TIM_CCMR1_OC1M_Pos)                 /*!< 0x00000020 */
4816 #define TIM_CCMR1_OC1M_2          (0x4U << TIM_CCMR1_OC1M_Pos)                 /*!< 0x00000040 */
4817
4818 #define TIM_CCMR1_OC1CE_Pos       (7U)                                         
4819 #define TIM_CCMR1_OC1CE_Msk       (0x1U << TIM_CCMR1_OC1CE_Pos)                /*!< 0x00000080 */
4820 #define TIM_CCMR1_OC1CE           TIM_CCMR1_OC1CE_Msk                          /*!<Output Compare 1Clear Enable */
4821
4822 #define TIM_CCMR1_CC2S_Pos        (8U)                                         
4823 #define TIM_CCMR1_CC2S_Msk        (0x3U << TIM_CCMR1_CC2S_Pos)                 /*!< 0x00000300 */
4824 #define TIM_CCMR1_CC2S            TIM_CCMR1_CC2S_Msk                           /*!<CC2S[1:0] bits (Capture/Compare 2 Selection) */
4825 #define TIM_CCMR1_CC2S_0          (0x1U << TIM_CCMR1_CC2S_Pos)                 /*!< 0x00000100 */
4826 #define TIM_CCMR1_CC2S_1          (0x2U << TIM_CCMR1_CC2S_Pos)                 /*!< 0x00000200 */
4827
4828 #define TIM_CCMR1_OC2FE_Pos       (10U)                                        
4829 #define TIM_CCMR1_OC2FE_Msk       (0x1U << TIM_CCMR1_OC2FE_Pos)                /*!< 0x00000400 */
4830 #define TIM_CCMR1_OC2FE           TIM_CCMR1_OC2FE_Msk                          /*!<Output Compare 2 Fast enable */
4831 #define TIM_CCMR1_OC2PE_Pos       (11U)                                        
4832 #define TIM_CCMR1_OC2PE_Msk       (0x1U << TIM_CCMR1_OC2PE_Pos)                /*!< 0x00000800 */
4833 #define TIM_CCMR1_OC2PE           TIM_CCMR1_OC2PE_Msk                          /*!<Output Compare 2 Preload enable */
4834
4835 #define TIM_CCMR1_OC2M_Pos        (12U)                                        
4836 #define TIM_CCMR1_OC2M_Msk        (0x7U << TIM_CCMR1_OC2M_Pos)                 /*!< 0x00007000 */
4837 #define TIM_CCMR1_OC2M            TIM_CCMR1_OC2M_Msk                           /*!<OC2M[2:0] bits (Output Compare 2 Mode) */
4838 #define TIM_CCMR1_OC2M_0          (0x1U << TIM_CCMR1_OC2M_Pos)                 /*!< 0x00001000 */
4839 #define TIM_CCMR1_OC2M_1          (0x2U << TIM_CCMR1_OC2M_Pos)                 /*!< 0x00002000 */
4840 #define TIM_CCMR1_OC2M_2          (0x4U << TIM_CCMR1_OC2M_Pos)                 /*!< 0x00004000 */
4841
4842 #define TIM_CCMR1_OC2CE_Pos       (15U)                                        
4843 #define TIM_CCMR1_OC2CE_Msk       (0x1U << TIM_CCMR1_OC2CE_Pos)                /*!< 0x00008000 */
4844 #define TIM_CCMR1_OC2CE           TIM_CCMR1_OC2CE_Msk                          /*!<Output Compare 2 Clear Enable */
4845
4846 /*---------------------------------------------------------------------------*/
4847
4848 #define TIM_CCMR1_IC1PSC_Pos      (2U)                                         
4849 #define TIM_CCMR1_IC1PSC_Msk      (0x3U << TIM_CCMR1_IC1PSC_Pos)               /*!< 0x0000000C */
4850 #define TIM_CCMR1_IC1PSC          TIM_CCMR1_IC1PSC_Msk                         /*!<IC1PSC[1:0] bits (Input Capture 1 Prescaler) */
4851 #define TIM_CCMR1_IC1PSC_0        (0x1U << TIM_CCMR1_IC1PSC_Pos)               /*!< 0x00000004 */
4852 #define TIM_CCMR1_IC1PSC_1        (0x2U << TIM_CCMR1_IC1PSC_Pos)               /*!< 0x00000008 */
4853
4854 #define TIM_CCMR1_IC1F_Pos        (4U)                                         
4855 #define TIM_CCMR1_IC1F_Msk        (0xFU << TIM_CCMR1_IC1F_Pos)                 /*!< 0x000000F0 */
4856 #define TIM_CCMR1_IC1F            TIM_CCMR1_IC1F_Msk                           /*!<IC1F[3:0] bits (Input Capture 1 Filter) */
4857 #define TIM_CCMR1_IC1F_0          (0x1U << TIM_CCMR1_IC1F_Pos)                 /*!< 0x00000010 */
4858 #define TIM_CCMR1_IC1F_1          (0x2U << TIM_CCMR1_IC1F_Pos)                 /*!< 0x00000020 */
4859 #define TIM_CCMR1_IC1F_2          (0x4U << TIM_CCMR1_IC1F_Pos)                 /*!< 0x00000040 */
4860 #define TIM_CCMR1_IC1F_3          (0x8U << TIM_CCMR1_IC1F_Pos)                 /*!< 0x00000080 */
4861
4862 #define TIM_CCMR1_IC2PSC_Pos      (10U)                                        
4863 #define TIM_CCMR1_IC2PSC_Msk      (0x3U << TIM_CCMR1_IC2PSC_Pos)               /*!< 0x00000C00 */
4864 #define TIM_CCMR1_IC2PSC          TIM_CCMR1_IC2PSC_Msk                         /*!<IC2PSC[1:0] bits (Input Capture 2 Prescaler) */
4865 #define TIM_CCMR1_IC2PSC_0        (0x1U << TIM_CCMR1_IC2PSC_Pos)               /*!< 0x00000400 */
4866 #define TIM_CCMR1_IC2PSC_1        (0x2U << TIM_CCMR1_IC2PSC_Pos)               /*!< 0x00000800 */
4867
4868 #define TIM_CCMR1_IC2F_Pos        (12U)                                        
4869 #define TIM_CCMR1_IC2F_Msk        (0xFU << TIM_CCMR1_IC2F_Pos)                 /*!< 0x0000F000 */
4870 #define TIM_CCMR1_IC2F            TIM_CCMR1_IC2F_Msk                           /*!<IC2F[3:0] bits (Input Capture 2 Filter) */
4871 #define TIM_CCMR1_IC2F_0          (0x1U << TIM_CCMR1_IC2F_Pos)                 /*!< 0x00001000 */
4872 #define TIM_CCMR1_IC2F_1          (0x2U << TIM_CCMR1_IC2F_Pos)                 /*!< 0x00002000 */
4873 #define TIM_CCMR1_IC2F_2          (0x4U << TIM_CCMR1_IC2F_Pos)                 /*!< 0x00004000 */
4874 #define TIM_CCMR1_IC2F_3          (0x8U << TIM_CCMR1_IC2F_Pos)                 /*!< 0x00008000 */
4875
4876 /******************  Bit definition for TIM_CCMR2 register  ******************/
4877 #define TIM_CCMR2_CC3S_Pos        (0U)                                         
4878 #define TIM_CCMR2_CC3S_Msk        (0x3U << TIM_CCMR2_CC3S_Pos)                 /*!< 0x00000003 */
4879 #define TIM_CCMR2_CC3S            TIM_CCMR2_CC3S_Msk                           /*!<CC3S[1:0] bits (Capture/Compare 3 Selection) */
4880 #define TIM_CCMR2_CC3S_0          (0x1U << TIM_CCMR2_CC3S_Pos)                 /*!< 0x00000001 */
4881 #define TIM_CCMR2_CC3S_1          (0x2U << TIM_CCMR2_CC3S_Pos)                 /*!< 0x00000002 */
4882
4883 #define TIM_CCMR2_OC3FE_Pos       (2U)                                         
4884 #define TIM_CCMR2_OC3FE_Msk       (0x1U << TIM_CCMR2_OC3FE_Pos)                /*!< 0x00000004 */
4885 #define TIM_CCMR2_OC3FE           TIM_CCMR2_OC3FE_Msk                          /*!<Output Compare 3 Fast enable */
4886 #define TIM_CCMR2_OC3PE_Pos       (3U)                                         
4887 #define TIM_CCMR2_OC3PE_Msk       (0x1U << TIM_CCMR2_OC3PE_Pos)                /*!< 0x00000008 */
4888 #define TIM_CCMR2_OC3PE           TIM_CCMR2_OC3PE_Msk                          /*!<Output Compare 3 Preload enable */
4889
4890 #define TIM_CCMR2_OC3M_Pos        (4U)                                         
4891 #define TIM_CCMR2_OC3M_Msk        (0x7U << TIM_CCMR2_OC3M_Pos)                 /*!< 0x00000070 */
4892 #define TIM_CCMR2_OC3M            TIM_CCMR2_OC3M_Msk                           /*!<OC3M[2:0] bits (Output Compare 3 Mode) */
4893 #define TIM_CCMR2_OC3M_0          (0x1U << TIM_CCMR2_OC3M_Pos)                 /*!< 0x00000010 */
4894 #define TIM_CCMR2_OC3M_1          (0x2U << TIM_CCMR2_OC3M_Pos)                 /*!< 0x00000020 */
4895 #define TIM_CCMR2_OC3M_2          (0x4U << TIM_CCMR2_OC3M_Pos)                 /*!< 0x00000040 */
4896
4897 #define TIM_CCMR2_OC3CE_Pos       (7U)                                         
4898 #define TIM_CCMR2_OC3CE_Msk       (0x1U << TIM_CCMR2_OC3CE_Pos)                /*!< 0x00000080 */
4899 #define TIM_CCMR2_OC3CE           TIM_CCMR2_OC3CE_Msk                          /*!<Output Compare 3 Clear Enable */
4900
4901 #define TIM_CCMR2_CC4S_Pos        (8U)                                         
4902 #define TIM_CCMR2_CC4S_Msk        (0x3U << TIM_CCMR2_CC4S_Pos)                 /*!< 0x00000300 */
4903 #define TIM_CCMR2_CC4S            TIM_CCMR2_CC4S_Msk                           /*!<CC4S[1:0] bits (Capture/Compare 4 Selection) */
4904 #define TIM_CCMR2_CC4S_0          (0x1U << TIM_CCMR2_CC4S_Pos)                 /*!< 0x00000100 */
4905 #define TIM_CCMR2_CC4S_1          (0x2U << TIM_CCMR2_CC4S_Pos)                 /*!< 0x00000200 */
4906
4907 #define TIM_CCMR2_OC4FE_Pos       (10U)                                        
4908 #define TIM_CCMR2_OC4FE_Msk       (0x1U << TIM_CCMR2_OC4FE_Pos)                /*!< 0x00000400 */
4909 #define TIM_CCMR2_OC4FE           TIM_CCMR2_OC4FE_Msk                          /*!<Output Compare 4 Fast enable */
4910 #define TIM_CCMR2_OC4PE_Pos       (11U)                                        
4911 #define TIM_CCMR2_OC4PE_Msk       (0x1U << TIM_CCMR2_OC4PE_Pos)                /*!< 0x00000800 */
4912 #define TIM_CCMR2_OC4PE           TIM_CCMR2_OC4PE_Msk                          /*!<Output Compare 4 Preload enable */
4913
4914 #define TIM_CCMR2_OC4M_Pos        (12U)                                        
4915 #define TIM_CCMR2_OC4M_Msk        (0x7U << TIM_CCMR2_OC4M_Pos)                 /*!< 0x00007000 */
4916 #define TIM_CCMR2_OC4M            TIM_CCMR2_OC4M_Msk                           /*!<OC4M[2:0] bits (Output Compare 4 Mode) */
4917 #define TIM_CCMR2_OC4M_0          (0x1U << TIM_CCMR2_OC4M_Pos)                 /*!< 0x00001000 */
4918 #define TIM_CCMR2_OC4M_1          (0x2U << TIM_CCMR2_OC4M_Pos)                 /*!< 0x00002000 */
4919 #define TIM_CCMR2_OC4M_2          (0x4U << TIM_CCMR2_OC4M_Pos)                 /*!< 0x00004000 */
4920
4921 #define TIM_CCMR2_OC4CE_Pos       (15U)                                        
4922 #define TIM_CCMR2_OC4CE_Msk       (0x1U << TIM_CCMR2_OC4CE_Pos)                /*!< 0x00008000 */
4923 #define TIM_CCMR2_OC4CE           TIM_CCMR2_OC4CE_Msk                          /*!<Output Compare 4 Clear Enable */
4924
4925 /*---------------------------------------------------------------------------*/
4926
4927 #define TIM_CCMR2_IC3PSC_Pos      (2U)                                         
4928 #define TIM_CCMR2_IC3PSC_Msk      (0x3U << TIM_CCMR2_IC3PSC_Pos)               /*!< 0x0000000C */
4929 #define TIM_CCMR2_IC3PSC          TIM_CCMR2_IC3PSC_Msk                         /*!<IC3PSC[1:0] bits (Input Capture 3 Prescaler) */
4930 #define TIM_CCMR2_IC3PSC_0        (0x1U << TIM_CCMR2_IC3PSC_Pos)               /*!< 0x00000004 */
4931 #define TIM_CCMR2_IC3PSC_1        (0x2U << TIM_CCMR2_IC3PSC_Pos)               /*!< 0x00000008 */
4932
4933 #define TIM_CCMR2_IC3F_Pos        (4U)                                         
4934 #define TIM_CCMR2_IC3F_Msk        (0xFU << TIM_CCMR2_IC3F_Pos)                 /*!< 0x000000F0 */
4935 #define TIM_CCMR2_IC3F            TIM_CCMR2_IC3F_Msk                           /*!<IC3F[3:0] bits (Input Capture 3 Filter) */
4936 #define TIM_CCMR2_IC3F_0          (0x1U << TIM_CCMR2_IC3F_Pos)                 /*!< 0x00000010 */
4937 #define TIM_CCMR2_IC3F_1          (0x2U << TIM_CCMR2_IC3F_Pos)                 /*!< 0x00000020 */
4938 #define TIM_CCMR2_IC3F_2          (0x4U << TIM_CCMR2_IC3F_Pos)                 /*!< 0x00000040 */
4939 #define TIM_CCMR2_IC3F_3          (0x8U << TIM_CCMR2_IC3F_Pos)                 /*!< 0x00000080 */
4940
4941 #define TIM_CCMR2_IC4PSC_Pos      (10U)                                        
4942 #define TIM_CCMR2_IC4PSC_Msk      (0x3U << TIM_CCMR2_IC4PSC_Pos)               /*!< 0x00000C00 */
4943 #define TIM_CCMR2_IC4PSC          TIM_CCMR2_IC4PSC_Msk                         /*!<IC4PSC[1:0] bits (Input Capture 4 Prescaler) */
4944 #define TIM_CCMR2_IC4PSC_0        (0x1U << TIM_CCMR2_IC4PSC_Pos)               /*!< 0x00000400 */
4945 #define TIM_CCMR2_IC4PSC_1        (0x2U << TIM_CCMR2_IC4PSC_Pos)               /*!< 0x00000800 */
4946
4947 #define TIM_CCMR2_IC4F_Pos        (12U)                                        
4948 #define TIM_CCMR2_IC4F_Msk        (0xFU << TIM_CCMR2_IC4F_Pos)                 /*!< 0x0000F000 */
4949 #define TIM_CCMR2_IC4F            TIM_CCMR2_IC4F_Msk                           /*!<IC4F[3:0] bits (Input Capture 4 Filter) */
4950 #define TIM_CCMR2_IC4F_0          (0x1U << TIM_CCMR2_IC4F_Pos)                 /*!< 0x00001000 */
4951 #define TIM_CCMR2_IC4F_1          (0x2U << TIM_CCMR2_IC4F_Pos)                 /*!< 0x00002000 */
4952 #define TIM_CCMR2_IC4F_2          (0x4U << TIM_CCMR2_IC4F_Pos)                 /*!< 0x00004000 */
4953 #define TIM_CCMR2_IC4F_3          (0x8U << TIM_CCMR2_IC4F_Pos)                 /*!< 0x00008000 */
4954
4955 /*******************  Bit definition for TIM_CCER register  ******************/
4956 #define TIM_CCER_CC1E_Pos         (0U)                                         
4957 #define TIM_CCER_CC1E_Msk         (0x1U << TIM_CCER_CC1E_Pos)                  /*!< 0x00000001 */
4958 #define TIM_CCER_CC1E             TIM_CCER_CC1E_Msk                            /*!<Capture/Compare 1 output enable */
4959 #define TIM_CCER_CC1P_Pos         (1U)                                         
4960 #define TIM_CCER_CC1P_Msk         (0x1U << TIM_CCER_CC1P_Pos)                  /*!< 0x00000002 */
4961 #define TIM_CCER_CC1P             TIM_CCER_CC1P_Msk                            /*!<Capture/Compare 1 output Polarity */
4962 #define TIM_CCER_CC1NE_Pos        (2U)                                         
4963 #define TIM_CCER_CC1NE_Msk        (0x1U << TIM_CCER_CC1NE_Pos)                 /*!< 0x00000004 */
4964 #define TIM_CCER_CC1NE            TIM_CCER_CC1NE_Msk                           /*!<Capture/Compare 1 Complementary output enable */
4965 #define TIM_CCER_CC1NP_Pos        (3U)                                         
4966 #define TIM_CCER_CC1NP_Msk        (0x1U << TIM_CCER_CC1NP_Pos)                 /*!< 0x00000008 */
4967 #define TIM_CCER_CC1NP            TIM_CCER_CC1NP_Msk                           /*!<Capture/Compare 1 Complementary output Polarity */
4968 #define TIM_CCER_CC2E_Pos         (4U)                                         
4969 #define TIM_CCER_CC2E_Msk         (0x1U << TIM_CCER_CC2E_Pos)                  /*!< 0x00000010 */
4970 #define TIM_CCER_CC2E             TIM_CCER_CC2E_Msk                            /*!<Capture/Compare 2 output enable */
4971 #define TIM_CCER_CC2P_Pos         (5U)                                         
4972 #define TIM_CCER_CC2P_Msk         (0x1U << TIM_CCER_CC2P_Pos)                  /*!< 0x00000020 */
4973 #define TIM_CCER_CC2P             TIM_CCER_CC2P_Msk                            /*!<Capture/Compare 2 output Polarity */
4974 #define TIM_CCER_CC2NE_Pos        (6U)                                         
4975 #define TIM_CCER_CC2NE_Msk        (0x1U << TIM_CCER_CC2NE_Pos)                 /*!< 0x00000040 */
4976 #define TIM_CCER_CC2NE            TIM_CCER_CC2NE_Msk                           /*!<Capture/Compare 2 Complementary output enable */
4977 #define TIM_CCER_CC2NP_Pos        (7U)                                         
4978 #define TIM_CCER_CC2NP_Msk        (0x1U << TIM_CCER_CC2NP_Pos)                 /*!< 0x00000080 */
4979 #define TIM_CCER_CC2NP            TIM_CCER_CC2NP_Msk                           /*!<Capture/Compare 2 Complementary output Polarity */
4980 #define TIM_CCER_CC3E_Pos         (8U)                                         
4981 #define TIM_CCER_CC3E_Msk         (0x1U << TIM_CCER_CC3E_Pos)                  /*!< 0x00000100 */
4982 #define TIM_CCER_CC3E             TIM_CCER_CC3E_Msk                            /*!<Capture/Compare 3 output enable */
4983 #define TIM_CCER_CC3P_Pos         (9U)                                         
4984 #define TIM_CCER_CC3P_Msk         (0x1U << TIM_CCER_CC3P_Pos)                  /*!< 0x00000200 */
4985 #define TIM_CCER_CC3P             TIM_CCER_CC3P_Msk                            /*!<Capture/Compare 3 output Polarity */
4986 #define TIM_CCER_CC3NE_Pos        (10U)                                        
4987 #define TIM_CCER_CC3NE_Msk        (0x1U << TIM_CCER_CC3NE_Pos)                 /*!< 0x00000400 */
4988 #define TIM_CCER_CC3NE            TIM_CCER_CC3NE_Msk                           /*!<Capture/Compare 3 Complementary output enable */
4989 #define TIM_CCER_CC3NP_Pos        (11U)                                        
4990 #define TIM_CCER_CC3NP_Msk        (0x1U << TIM_CCER_CC3NP_Pos)                 /*!< 0x00000800 */
4991 #define TIM_CCER_CC3NP            TIM_CCER_CC3NP_Msk                           /*!<Capture/Compare 3 Complementary output Polarity */
4992 #define TIM_CCER_CC4E_Pos         (12U)                                        
4993 #define TIM_CCER_CC4E_Msk         (0x1U << TIM_CCER_CC4E_Pos)                  /*!< 0x00001000 */
4994 #define TIM_CCER_CC4E             TIM_CCER_CC4E_Msk                            /*!<Capture/Compare 4 output enable */
4995 #define TIM_CCER_CC4P_Pos         (13U)                                        
4996 #define TIM_CCER_CC4P_Msk         (0x1U << TIM_CCER_CC4P_Pos)                  /*!< 0x00002000 */
4997 #define TIM_CCER_CC4P             TIM_CCER_CC4P_Msk                            /*!<Capture/Compare 4 output Polarity */
4998 #define TIM_CCER_CC4NP_Pos        (15U)                                        
4999 #define TIM_CCER_CC4NP_Msk        (0x1U << TIM_CCER_CC4NP_Pos)                 /*!< 0x00008000 */
5000 #define TIM_CCER_CC4NP            TIM_CCER_CC4NP_Msk                           /*!<Capture/Compare 4 Complementary output Polarity */
5001
5002 /*******************  Bit definition for TIM_CNT register  *******************/
5003 #define TIM_CNT_CNT_Pos           (0U)                                         
5004 #define TIM_CNT_CNT_Msk           (0xFFFFFFFFU << TIM_CNT_CNT_Pos)             /*!< 0xFFFFFFFF */
5005 #define TIM_CNT_CNT               TIM_CNT_CNT_Msk                              /*!<Counter Value */
5006
5007 /*******************  Bit definition for TIM_PSC register  *******************/
5008 #define TIM_PSC_PSC_Pos           (0U)                                         
5009 #define TIM_PSC_PSC_Msk           (0xFFFFU << TIM_PSC_PSC_Pos)                 /*!< 0x0000FFFF */
5010 #define TIM_PSC_PSC               TIM_PSC_PSC_Msk                              /*!<Prescaler Value */
5011
5012 /*******************  Bit definition for TIM_ARR register  *******************/
5013 #define TIM_ARR_ARR_Pos           (0U)                                         
5014 #define TIM_ARR_ARR_Msk           (0xFFFFFFFFU << TIM_ARR_ARR_Pos)             /*!< 0xFFFFFFFF */
5015 #define TIM_ARR_ARR               TIM_ARR_ARR_Msk                              /*!<actual auto-reload Value */
5016
5017 /*******************  Bit definition for TIM_RCR register  *******************/
5018 #define TIM_RCR_REP_Pos           (0U)                                         
5019 #define TIM_RCR_REP_Msk           (0xFFU << TIM_RCR_REP_Pos)                   /*!< 0x000000FF */
5020 #define TIM_RCR_REP               TIM_RCR_REP_Msk                              /*!<Repetition Counter Value */
5021
5022 /*******************  Bit definition for TIM_CCR1 register  ******************/
5023 #define TIM_CCR1_CCR1_Pos         (0U)                                         
5024 #define TIM_CCR1_CCR1_Msk         (0xFFFFU << TIM_CCR1_CCR1_Pos)               /*!< 0x0000FFFF */
5025 #define TIM_CCR1_CCR1             TIM_CCR1_CCR1_Msk                            /*!<Capture/Compare 1 Value */
5026
5027 /*******************  Bit definition for TIM_CCR2 register  ******************/
5028 #define TIM_CCR2_CCR2_Pos         (0U)                                         
5029 #define TIM_CCR2_CCR2_Msk         (0xFFFFU << TIM_CCR2_CCR2_Pos)               /*!< 0x0000FFFF */
5030 #define TIM_CCR2_CCR2             TIM_CCR2_CCR2_Msk                            /*!<Capture/Compare 2 Value */
5031
5032 /*******************  Bit definition for TIM_CCR3 register  ******************/
5033 #define TIM_CCR3_CCR3_Pos         (0U)                                         
5034 #define TIM_CCR3_CCR3_Msk         (0xFFFFU << TIM_CCR3_CCR3_Pos)               /*!< 0x0000FFFF */
5035 #define TIM_CCR3_CCR3             TIM_CCR3_CCR3_Msk                            /*!<Capture/Compare 3 Value */
5036
5037 /*******************  Bit definition for TIM_CCR4 register  ******************/
5038 #define TIM_CCR4_CCR4_Pos         (0U)                                         
5039 #define TIM_CCR4_CCR4_Msk         (0xFFFFU << TIM_CCR4_CCR4_Pos)               /*!< 0x0000FFFF */
5040 #define TIM_CCR4_CCR4             TIM_CCR4_CCR4_Msk                            /*!<Capture/Compare 4 Value */
5041
5042 /*******************  Bit definition for TIM_BDTR register  ******************/
5043 #define TIM_BDTR_DTG_Pos          (0U)                                         
5044 #define TIM_BDTR_DTG_Msk          (0xFFU << TIM_BDTR_DTG_Pos)                  /*!< 0x000000FF */
5045 #define TIM_BDTR_DTG              TIM_BDTR_DTG_Msk                             /*!<DTG[0:7] bits (Dead-Time Generator set-up) */
5046 #define TIM_BDTR_DTG_0            (0x01U << TIM_BDTR_DTG_Pos)                  /*!< 0x00000001 */
5047 #define TIM_BDTR_DTG_1            (0x02U << TIM_BDTR_DTG_Pos)                  /*!< 0x00000002 */
5048 #define TIM_BDTR_DTG_2            (0x04U << TIM_BDTR_DTG_Pos)                  /*!< 0x00000004 */
5049 #define TIM_BDTR_DTG_3            (0x08U << TIM_BDTR_DTG_Pos)                  /*!< 0x00000008 */
5050 #define TIM_BDTR_DTG_4            (0x10U << TIM_BDTR_DTG_Pos)                  /*!< 0x00000010 */
5051 #define TIM_BDTR_DTG_5            (0x20U << TIM_BDTR_DTG_Pos)                  /*!< 0x00000020 */
5052 #define TIM_BDTR_DTG_6            (0x40U << TIM_BDTR_DTG_Pos)                  /*!< 0x00000040 */
5053 #define TIM_BDTR_DTG_7            (0x80U << TIM_BDTR_DTG_Pos)                  /*!< 0x00000080 */
5054
5055 #define TIM_BDTR_LOCK_Pos         (8U)                                         
5056 #define TIM_BDTR_LOCK_Msk         (0x3U << TIM_BDTR_LOCK_Pos)                  /*!< 0x00000300 */
5057 #define TIM_BDTR_LOCK             TIM_BDTR_LOCK_Msk                            /*!<LOCK[1:0] bits (Lock Configuration) */
5058 #define TIM_BDTR_LOCK_0           (0x1U << TIM_BDTR_LOCK_Pos)                  /*!< 0x00000100 */
5059 #define TIM_BDTR_LOCK_1           (0x2U << TIM_BDTR_LOCK_Pos)                  /*!< 0x00000200 */
5060
5061 #define TIM_BDTR_OSSI_Pos         (10U)                                        
5062 #define TIM_BDTR_OSSI_Msk         (0x1U << TIM_BDTR_OSSI_Pos)                  /*!< 0x00000400 */
5063 #define TIM_BDTR_OSSI             TIM_BDTR_OSSI_Msk                            /*!<Off-State Selection for Idle mode */
5064 #define TIM_BDTR_OSSR_Pos         (11U)                                        
5065 #define TIM_BDTR_OSSR_Msk         (0x1U << TIM_BDTR_OSSR_Pos)                  /*!< 0x00000800 */
5066 #define TIM_BDTR_OSSR             TIM_BDTR_OSSR_Msk                            /*!<Off-State Selection for Run mode */
5067 #define TIM_BDTR_BKE_Pos          (12U)                                        
5068 #define TIM_BDTR_BKE_Msk          (0x1U << TIM_BDTR_BKE_Pos)                   /*!< 0x00001000 */
5069 #define TIM_BDTR_BKE              TIM_BDTR_BKE_Msk                             /*!<Break enable */
5070 #define TIM_BDTR_BKP_Pos          (13U)                                        
5071 #define TIM_BDTR_BKP_Msk          (0x1U << TIM_BDTR_BKP_Pos)                   /*!< 0x00002000 */
5072 #define TIM_BDTR_BKP              TIM_BDTR_BKP_Msk                             /*!<Break Polarity */
5073 #define TIM_BDTR_AOE_Pos          (14U)                                        
5074 #define TIM_BDTR_AOE_Msk          (0x1U << TIM_BDTR_AOE_Pos)                   /*!< 0x00004000 */
5075 #define TIM_BDTR_AOE              TIM_BDTR_AOE_Msk                             /*!<Automatic Output enable */
5076 #define TIM_BDTR_MOE_Pos          (15U)                                        
5077 #define TIM_BDTR_MOE_Msk          (0x1U << TIM_BDTR_MOE_Pos)                   /*!< 0x00008000 */
5078 #define TIM_BDTR_MOE              TIM_BDTR_MOE_Msk                             /*!<Main Output enable */
5079
5080 /*******************  Bit definition for TIM_DCR register  *******************/
5081 #define TIM_DCR_DBA_Pos           (0U)                                         
5082 #define TIM_DCR_DBA_Msk           (0x1FU << TIM_DCR_DBA_Pos)                   /*!< 0x0000001F */
5083 #define TIM_DCR_DBA               TIM_DCR_DBA_Msk                              /*!<DBA[4:0] bits (DMA Base Address) */
5084 #define TIM_DCR_DBA_0             (0x01U << TIM_DCR_DBA_Pos)                   /*!< 0x00000001 */
5085 #define TIM_DCR_DBA_1             (0x02U << TIM_DCR_DBA_Pos)                   /*!< 0x00000002 */
5086 #define TIM_DCR_DBA_2             (0x04U << TIM_DCR_DBA_Pos)                   /*!< 0x00000004 */
5087 #define TIM_DCR_DBA_3             (0x08U << TIM_DCR_DBA_Pos)                   /*!< 0x00000008 */
5088 #define TIM_DCR_DBA_4             (0x10U << TIM_DCR_DBA_Pos)                   /*!< 0x00000010 */
5089
5090 #define TIM_DCR_DBL_Pos           (8U)                                         
5091 #define TIM_DCR_DBL_Msk           (0x1FU << TIM_DCR_DBL_Pos)                   /*!< 0x00001F00 */
5092 #define TIM_DCR_DBL               TIM_DCR_DBL_Msk                              /*!<DBL[4:0] bits (DMA Burst Length) */
5093 #define TIM_DCR_DBL_0             (0x01U << TIM_DCR_DBL_Pos)                   /*!< 0x00000100 */
5094 #define TIM_DCR_DBL_1             (0x02U << TIM_DCR_DBL_Pos)                   /*!< 0x00000200 */
5095 #define TIM_DCR_DBL_2             (0x04U << TIM_DCR_DBL_Pos)                   /*!< 0x00000400 */
5096 #define TIM_DCR_DBL_3             (0x08U << TIM_DCR_DBL_Pos)                   /*!< 0x00000800 */
5097 #define TIM_DCR_DBL_4             (0x10U << TIM_DCR_DBL_Pos)                   /*!< 0x00001000 */
5098
5099 /*******************  Bit definition for TIM_DMAR register  ******************/
5100 #define TIM_DMAR_DMAB_Pos         (0U)                                         
5101 #define TIM_DMAR_DMAB_Msk         (0xFFFFU << TIM_DMAR_DMAB_Pos)               /*!< 0x0000FFFF */
5102 #define TIM_DMAR_DMAB             TIM_DMAR_DMAB_Msk                            /*!<DMA register for burst accesses */
5103
5104 /*******************  Bit definition for TIM14_OR register  ********************/
5105 #define TIM14_OR_TI1_RMP_Pos      (0U)                                         
5106 #define TIM14_OR_TI1_RMP_Msk      (0x3U << TIM14_OR_TI1_RMP_Pos)               /*!< 0x00000003 */
5107 #define TIM14_OR_TI1_RMP          TIM14_OR_TI1_RMP_Msk                         /*!<TI1_RMP[1:0] bits (TIM14 Input 4 remap) */
5108 #define TIM14_OR_TI1_RMP_0        (0x1U << TIM14_OR_TI1_RMP_Pos)               /*!< 0x00000001 */
5109 #define TIM14_OR_TI1_RMP_1        (0x2U << TIM14_OR_TI1_RMP_Pos)               /*!< 0x00000002 */
5110
5111 /******************************************************************************/
5112 /*                                                                            */
5113 /*      Universal Synchronous Asynchronous Receiver Transmitter (USART)       */
5114 /*                                                                            */
5115 /******************************************************************************/
5116
5117 /*
5118 * @brief Specific device feature definitions (not present on all devices in the STM32F0 serie)
5119 */
5120
5121 /* Support of 7 bits data length feature */
5122 #define USART_7BITS_SUPPORT
5123
5124 /* Support of Full Auto Baud rate feature (4 modes) activation */
5125 #define USART_FABR_SUPPORT
5126
5127 /******************  Bit definition for USART_CR1 register  *******************/
5128 #define USART_CR1_UE_Pos              (0U)                                     
5129 #define USART_CR1_UE_Msk              (0x1U << USART_CR1_UE_Pos)               /*!< 0x00000001 */
5130 #define USART_CR1_UE                  USART_CR1_UE_Msk                         /*!< USART Enable */
5131 #define USART_CR1_RE_Pos              (2U)                                     
5132 #define USART_CR1_RE_Msk              (0x1U << USART_CR1_RE_Pos)               /*!< 0x00000004 */
5133 #define USART_CR1_RE                  USART_CR1_RE_Msk                         /*!< Receiver Enable */
5134 #define USART_CR1_TE_Pos              (3U)                                     
5135 #define USART_CR1_TE_Msk              (0x1U << USART_CR1_TE_Pos)               /*!< 0x00000008 */
5136 #define USART_CR1_TE                  USART_CR1_TE_Msk                         /*!< Transmitter Enable */
5137 #define USART_CR1_IDLEIE_Pos          (4U)                                     
5138 #define USART_CR1_IDLEIE_Msk          (0x1U << USART_CR1_IDLEIE_Pos)           /*!< 0x00000010 */
5139 #define USART_CR1_IDLEIE              USART_CR1_IDLEIE_Msk                     /*!< IDLE Interrupt Enable */
5140 #define USART_CR1_RXNEIE_Pos          (5U)                                     
5141 #define USART_CR1_RXNEIE_Msk          (0x1U << USART_CR1_RXNEIE_Pos)           /*!< 0x00000020 */
5142 #define USART_CR1_RXNEIE              USART_CR1_RXNEIE_Msk                     /*!< RXNE Interrupt Enable */
5143 #define USART_CR1_TCIE_Pos            (6U)                                     
5144 #define USART_CR1_TCIE_Msk            (0x1U << USART_CR1_TCIE_Pos)             /*!< 0x00000040 */
5145 #define USART_CR1_TCIE                USART_CR1_TCIE_Msk                       /*!< Transmission Complete Interrupt Enable */
5146 #define USART_CR1_TXEIE_Pos           (7U)                                     
5147 #define USART_CR1_TXEIE_Msk           (0x1U << USART_CR1_TXEIE_Pos)            /*!< 0x00000080 */
5148 #define USART_CR1_TXEIE               USART_CR1_TXEIE_Msk                      /*!< TXE Interrupt Enable */
5149 #define USART_CR1_PEIE_Pos            (8U)                                     
5150 #define USART_CR1_PEIE_Msk            (0x1U << USART_CR1_PEIE_Pos)             /*!< 0x00000100 */
5151 #define USART_CR1_PEIE                USART_CR1_PEIE_Msk                       /*!< PE Interrupt Enable */
5152 #define USART_CR1_PS_Pos              (9U)                                     
5153 #define USART_CR1_PS_Msk              (0x1U << USART_CR1_PS_Pos)               /*!< 0x00000200 */
5154 #define USART_CR1_PS                  USART_CR1_PS_Msk                         /*!< Parity Selection */
5155 #define USART_CR1_PCE_Pos             (10U)                                    
5156 #define USART_CR1_PCE_Msk             (0x1U << USART_CR1_PCE_Pos)              /*!< 0x00000400 */
5157 #define USART_CR1_PCE                 USART_CR1_PCE_Msk                        /*!< Parity Control Enable */
5158 #define USART_CR1_WAKE_Pos            (11U)                                    
5159 #define USART_CR1_WAKE_Msk            (0x1U << USART_CR1_WAKE_Pos)             /*!< 0x00000800 */
5160 #define USART_CR1_WAKE                USART_CR1_WAKE_Msk                       /*!< Receiver Wakeup method */
5161 #define USART_CR1_M0_Pos              (12U)                                    
5162 #define USART_CR1_M0_Msk              (0x1U << USART_CR1_M0_Pos)               /*!< 0x00001000 */
5163 #define USART_CR1_M0                  USART_CR1_M0_Msk                         /*!< Word length bit 0 */
5164 #define USART_CR1_MME_Pos             (13U)                                    
5165 #define USART_CR1_MME_Msk             (0x1U << USART_CR1_MME_Pos)              /*!< 0x00002000 */
5166 #define USART_CR1_MME                 USART_CR1_MME_Msk                        /*!< Mute Mode Enable */
5167 #define USART_CR1_CMIE_Pos            (14U)                                    
5168 #define USART_CR1_CMIE_Msk            (0x1U << USART_CR1_CMIE_Pos)             /*!< 0x00004000 */
5169 #define USART_CR1_CMIE                USART_CR1_CMIE_Msk                       /*!< Character match interrupt enable */
5170 #define USART_CR1_OVER8_Pos           (15U)                                    
5171 #define USART_CR1_OVER8_Msk           (0x1U << USART_CR1_OVER8_Pos)            /*!< 0x00008000 */
5172 #define USART_CR1_OVER8               USART_CR1_OVER8_Msk                      /*!< Oversampling by 8-bit or 16-bit mode */
5173 #define USART_CR1_DEDT_Pos            (16U)                                    
5174 #define USART_CR1_DEDT_Msk            (0x1FU << USART_CR1_DEDT_Pos)            /*!< 0x001F0000 */
5175 #define USART_CR1_DEDT                USART_CR1_DEDT_Msk                       /*!< DEDT[4:0] bits (Driver Enable Deassertion Time) */
5176 #define USART_CR1_DEDT_0              (0x01U << USART_CR1_DEDT_Pos)            /*!< 0x00010000 */
5177 #define USART_CR1_DEDT_1              (0x02U << USART_CR1_DEDT_Pos)            /*!< 0x00020000 */
5178 #define USART_CR1_DEDT_2              (0x04U << USART_CR1_DEDT_Pos)            /*!< 0x00040000 */
5179 #define USART_CR1_DEDT_3              (0x08U << USART_CR1_DEDT_Pos)            /*!< 0x00080000 */
5180 #define USART_CR1_DEDT_4              (0x10U << USART_CR1_DEDT_Pos)            /*!< 0x00100000 */
5181 #define USART_CR1_DEAT_Pos            (21U)                                    
5182 #define USART_CR1_DEAT_Msk            (0x1FU << USART_CR1_DEAT_Pos)            /*!< 0x03E00000 */
5183 #define USART_CR1_DEAT                USART_CR1_DEAT_Msk                       /*!< DEAT[4:0] bits (Driver Enable Assertion Time) */
5184 #define USART_CR1_DEAT_0              (0x01U << USART_CR1_DEAT_Pos)            /*!< 0x00200000 */
5185 #define USART_CR1_DEAT_1              (0x02U << USART_CR1_DEAT_Pos)            /*!< 0x00400000 */
5186 #define USART_CR1_DEAT_2              (0x04U << USART_CR1_DEAT_Pos)            /*!< 0x00800000 */
5187 #define USART_CR1_DEAT_3              (0x08U << USART_CR1_DEAT_Pos)            /*!< 0x01000000 */
5188 #define USART_CR1_DEAT_4              (0x10U << USART_CR1_DEAT_Pos)            /*!< 0x02000000 */
5189 #define USART_CR1_RTOIE_Pos           (26U)                                    
5190 #define USART_CR1_RTOIE_Msk           (0x1U << USART_CR1_RTOIE_Pos)            /*!< 0x04000000 */
5191 #define USART_CR1_RTOIE               USART_CR1_RTOIE_Msk                      /*!< Receive Time Out interrupt enable */
5192 #define USART_CR1_EOBIE_Pos           (27U)                                    
5193 #define USART_CR1_EOBIE_Msk           (0x1U << USART_CR1_EOBIE_Pos)            /*!< 0x08000000 */
5194 #define USART_CR1_EOBIE               USART_CR1_EOBIE_Msk                      /*!< End of Block interrupt enable */
5195 #define USART_CR1_M1_Pos              (28U)                                    
5196 #define USART_CR1_M1_Msk              (0x1U << USART_CR1_M1_Pos)               /*!< 0x10000000 */
5197 #define USART_CR1_M1                  USART_CR1_M1_Msk                         /*!< Word length bit 1 */
5198 #define USART_CR1_M_Pos               (12U)                                    
5199 #define USART_CR1_M_Msk               (0x10001U << USART_CR1_M_Pos)            /*!< 0x10001000 */
5200 #define USART_CR1_M                   USART_CR1_M_Msk                          /*!< [M1:M0] Word length */
5201
5202 /******************  Bit definition for USART_CR2 register  *******************/
5203 #define USART_CR2_ADDM7_Pos           (4U)                                     
5204 #define USART_CR2_ADDM7_Msk           (0x1U << USART_CR2_ADDM7_Pos)            /*!< 0x00000010 */
5205 #define USART_CR2_ADDM7               USART_CR2_ADDM7_Msk                      /*!< 7-bit or 4-bit Address Detection */
5206 #define USART_CR2_LBCL_Pos            (8U)                                     
5207 #define USART_CR2_LBCL_Msk            (0x1U << USART_CR2_LBCL_Pos)             /*!< 0x00000100 */
5208 #define USART_CR2_LBCL                USART_CR2_LBCL_Msk                       /*!< Last Bit Clock pulse */
5209 #define USART_CR2_CPHA_Pos            (9U)                                     
5210 #define USART_CR2_CPHA_Msk            (0x1U << USART_CR2_CPHA_Pos)             /*!< 0x00000200 */
5211 #define USART_CR2_CPHA                USART_CR2_CPHA_Msk                       /*!< Clock Phase */
5212 #define USART_CR2_CPOL_Pos            (10U)                                    
5213 #define USART_CR2_CPOL_Msk            (0x1U << USART_CR2_CPOL_Pos)             /*!< 0x00000400 */
5214 #define USART_CR2_CPOL                USART_CR2_CPOL_Msk                       /*!< Clock Polarity */
5215 #define USART_CR2_CLKEN_Pos           (11U)                                    
5216 #define USART_CR2_CLKEN_Msk           (0x1U << USART_CR2_CLKEN_Pos)            /*!< 0x00000800 */
5217 #define USART_CR2_CLKEN               USART_CR2_CLKEN_Msk                      /*!< Clock Enable */
5218 #define USART_CR2_STOP_Pos            (12U)                                    
5219 #define USART_CR2_STOP_Msk            (0x3U << USART_CR2_STOP_Pos)             /*!< 0x00003000 */
5220 #define USART_CR2_STOP                USART_CR2_STOP_Msk                       /*!< STOP[1:0] bits (STOP bits) */
5221 #define USART_CR2_STOP_0              (0x1U << USART_CR2_STOP_Pos)             /*!< 0x00001000 */
5222 #define USART_CR2_STOP_1              (0x2U << USART_CR2_STOP_Pos)             /*!< 0x00002000 */
5223 #define USART_CR2_SWAP_Pos            (15U)                                    
5224 #define USART_CR2_SWAP_Msk            (0x1U << USART_CR2_SWAP_Pos)             /*!< 0x00008000 */
5225 #define USART_CR2_SWAP                USART_CR2_SWAP_Msk                       /*!< SWAP TX/RX pins */
5226 #define USART_CR2_RXINV_Pos           (16U)                                    
5227 #define USART_CR2_RXINV_Msk           (0x1U << USART_CR2_RXINV_Pos)            /*!< 0x00010000 */
5228 #define USART_CR2_RXINV               USART_CR2_RXINV_Msk                      /*!< RX pin active level inversion */
5229 #define USART_CR2_TXINV_Pos           (17U)                                    
5230 #define USART_CR2_TXINV_Msk           (0x1U << USART_CR2_TXINV_Pos)            /*!< 0x00020000 */
5231 #define USART_CR2_TXINV               USART_CR2_TXINV_Msk                      /*!< TX pin active level inversion */
5232 #define USART_CR2_DATAINV_Pos         (18U)                                    
5233 #define USART_CR2_DATAINV_Msk         (0x1U << USART_CR2_DATAINV_Pos)          /*!< 0x00040000 */
5234 #define USART_CR2_DATAINV             USART_CR2_DATAINV_Msk                    /*!< Binary data inversion */
5235 #define USART_CR2_MSBFIRST_Pos        (19U)                                    
5236 #define USART_CR2_MSBFIRST_Msk        (0x1U << USART_CR2_MSBFIRST_Pos)         /*!< 0x00080000 */
5237 #define USART_CR2_MSBFIRST            USART_CR2_MSBFIRST_Msk                   /*!< Most Significant Bit First */
5238 #define USART_CR2_ABREN_Pos           (20U)                                    
5239 #define USART_CR2_ABREN_Msk           (0x1U << USART_CR2_ABREN_Pos)            /*!< 0x00100000 */
5240 #define USART_CR2_ABREN               USART_CR2_ABREN_Msk                      /*!< Auto Baud-Rate Enable*/
5241 #define USART_CR2_ABRMODE_Pos         (21U)                                    
5242 #define USART_CR2_ABRMODE_Msk         (0x3U << USART_CR2_ABRMODE_Pos)          /*!< 0x00600000 */
5243 #define USART_CR2_ABRMODE             USART_CR2_ABRMODE_Msk                    /*!< ABRMOD[1:0] bits (Auto Baud-Rate Mode) */
5244 #define USART_CR2_ABRMODE_0           (0x1U << USART_CR2_ABRMODE_Pos)          /*!< 0x00200000 */
5245 #define USART_CR2_ABRMODE_1           (0x2U << USART_CR2_ABRMODE_Pos)          /*!< 0x00400000 */
5246 #define USART_CR2_RTOEN_Pos           (23U)                                    
5247 #define USART_CR2_RTOEN_Msk           (0x1U << USART_CR2_RTOEN_Pos)            /*!< 0x00800000 */
5248 #define USART_CR2_RTOEN               USART_CR2_RTOEN_Msk                      /*!< Receiver Time-Out enable */
5249 #define USART_CR2_ADD_Pos             (24U)                                    
5250 #define USART_CR2_ADD_Msk             (0xFFU << USART_CR2_ADD_Pos)             /*!< 0xFF000000 */
5251 #define USART_CR2_ADD                 USART_CR2_ADD_Msk                        /*!< Address of the USART node */
5252
5253 /******************  Bit definition for USART_CR3 register  *******************/
5254 #define USART_CR3_EIE_Pos             (0U)                                     
5255 #define USART_CR3_EIE_Msk             (0x1U << USART_CR3_EIE_Pos)              /*!< 0x00000001 */
5256 #define USART_CR3_EIE                 USART_CR3_EIE_Msk                        /*!< Error Interrupt Enable */
5257 #define USART_CR3_HDSEL_Pos           (3U)                                     
5258 #define USART_CR3_HDSEL_Msk           (0x1U << USART_CR3_HDSEL_Pos)            /*!< 0x00000008 */
5259 #define USART_CR3_HDSEL               USART_CR3_HDSEL_Msk                      /*!< Half-Duplex Selection */
5260 #define USART_CR3_DMAR_Pos            (6U)                                     
5261 #define USART_CR3_DMAR_Msk            (0x1U << USART_CR3_DMAR_Pos)             /*!< 0x00000040 */
5262 #define USART_CR3_DMAR                USART_CR3_DMAR_Msk                       /*!< DMA Enable Receiver */
5263 #define USART_CR3_DMAT_Pos            (7U)                                     
5264 #define USART_CR3_DMAT_Msk            (0x1U << USART_CR3_DMAT_Pos)             /*!< 0x00000080 */
5265 #define USART_CR3_DMAT                USART_CR3_DMAT_Msk                       /*!< DMA Enable Transmitter */
5266 #define USART_CR3_RTSE_Pos            (8U)                                     
5267 #define USART_CR3_RTSE_Msk            (0x1U << USART_CR3_RTSE_Pos)             /*!< 0x00000100 */
5268 #define USART_CR3_RTSE                USART_CR3_RTSE_Msk                       /*!< RTS Enable */
5269 #define USART_CR3_CTSE_Pos            (9U)                                     
5270 #define USART_CR3_CTSE_Msk            (0x1U << USART_CR3_CTSE_Pos)             /*!< 0x00000200 */
5271 #define USART_CR3_CTSE                USART_CR3_CTSE_Msk                       /*!< CTS Enable */
5272 #define USART_CR3_CTSIE_Pos           (10U)                                    
5273 #define USART_CR3_CTSIE_Msk           (0x1U << USART_CR3_CTSIE_Pos)            /*!< 0x00000400 */
5274 #define USART_CR3_CTSIE               USART_CR3_CTSIE_Msk                      /*!< CTS Interrupt Enable */
5275 #define USART_CR3_ONEBIT_Pos          (11U)                                    
5276 #define USART_CR3_ONEBIT_Msk          (0x1U << USART_CR3_ONEBIT_Pos)           /*!< 0x00000800 */
5277 #define USART_CR3_ONEBIT              USART_CR3_ONEBIT_Msk                     /*!< One sample bit method enable */
5278 #define USART_CR3_OVRDIS_Pos          (12U)                                    
5279 #define USART_CR3_OVRDIS_Msk          (0x1U << USART_CR3_OVRDIS_Pos)           /*!< 0x00001000 */
5280 #define USART_CR3_OVRDIS              USART_CR3_OVRDIS_Msk                     /*!< Overrun Disable */
5281 #define USART_CR3_DDRE_Pos            (13U)                                    
5282 #define USART_CR3_DDRE_Msk            (0x1U << USART_CR3_DDRE_Pos)             /*!< 0x00002000 */
5283 #define USART_CR3_DDRE                USART_CR3_DDRE_Msk                       /*!< DMA Disable on Reception Error */
5284 #define USART_CR3_DEM_Pos             (14U)                                    
5285 #define USART_CR3_DEM_Msk             (0x1U << USART_CR3_DEM_Pos)              /*!< 0x00004000 */
5286 #define USART_CR3_DEM                 USART_CR3_DEM_Msk                        /*!< Driver Enable Mode */
5287 #define USART_CR3_DEP_Pos             (15U)                                    
5288 #define USART_CR3_DEP_Msk             (0x1U << USART_CR3_DEP_Pos)              /*!< 0x00008000 */
5289 #define USART_CR3_DEP                 USART_CR3_DEP_Msk                        /*!< Driver Enable Polarity Selection */
5290
5291 /******************  Bit definition for USART_BRR register  *******************/
5292 #define USART_BRR_DIV_FRACTION_Pos    (0U)                                     
5293 #define USART_BRR_DIV_FRACTION_Msk    (0xFU << USART_BRR_DIV_FRACTION_Pos)     /*!< 0x0000000F */
5294 #define USART_BRR_DIV_FRACTION        USART_BRR_DIV_FRACTION_Msk               /*!< Fraction of USARTDIV */
5295 #define USART_BRR_DIV_MANTISSA_Pos    (4U)                                     
5296 #define USART_BRR_DIV_MANTISSA_Msk    (0xFFFU << USART_BRR_DIV_MANTISSA_Pos)   /*!< 0x0000FFF0 */
5297 #define USART_BRR_DIV_MANTISSA        USART_BRR_DIV_MANTISSA_Msk               /*!< Mantissa of USARTDIV */
5298
5299 /******************  Bit definition for USART_GTPR register  ******************/
5300 #define USART_GTPR_PSC_Pos            (0U)                                     
5301 #define USART_GTPR_PSC_Msk            (0xFFU << USART_GTPR_PSC_Pos)            /*!< 0x000000FF */
5302 #define USART_GTPR_PSC                USART_GTPR_PSC_Msk                       /*!< PSC[7:0] bits (Prescaler value) */
5303 #define USART_GTPR_GT_Pos             (8U)                                     
5304 #define USART_GTPR_GT_Msk             (0xFFU << USART_GTPR_GT_Pos)             /*!< 0x0000FF00 */
5305 #define USART_GTPR_GT                 USART_GTPR_GT_Msk                        /*!< GT[7:0] bits (Guard time value) */
5306
5307
5308 /*******************  Bit definition for USART_RTOR register  *****************/
5309 #define USART_RTOR_RTO_Pos            (0U)                                     
5310 #define USART_RTOR_RTO_Msk            (0xFFFFFFU << USART_RTOR_RTO_Pos)        /*!< 0x00FFFFFF */
5311 #define USART_RTOR_RTO                USART_RTOR_RTO_Msk                       /*!< Receiver Time Out Value */
5312 #define USART_RTOR_BLEN_Pos           (24U)                                    
5313 #define USART_RTOR_BLEN_Msk           (0xFFU << USART_RTOR_BLEN_Pos)           /*!< 0xFF000000 */
5314 #define USART_RTOR_BLEN               USART_RTOR_BLEN_Msk                      /*!< Block Length */
5315
5316 /*******************  Bit definition for USART_RQR register  ******************/
5317 #define USART_RQR_ABRRQ_Pos           (0U)                                     
5318 #define USART_RQR_ABRRQ_Msk           (0x1U << USART_RQR_ABRRQ_Pos)            /*!< 0x00000001 */
5319 #define USART_RQR_ABRRQ               USART_RQR_ABRRQ_Msk                      /*!< Auto-Baud Rate Request */
5320 #define USART_RQR_SBKRQ_Pos           (1U)                                     
5321 #define USART_RQR_SBKRQ_Msk           (0x1U << USART_RQR_SBKRQ_Pos)            /*!< 0x00000002 */
5322 #define USART_RQR_SBKRQ               USART_RQR_SBKRQ_Msk                      /*!< Send Break Request */
5323 #define USART_RQR_MMRQ_Pos            (2U)                                     
5324 #define USART_RQR_MMRQ_Msk            (0x1U << USART_RQR_MMRQ_Pos)             /*!< 0x00000004 */
5325 #define USART_RQR_MMRQ                USART_RQR_MMRQ_Msk                       /*!< Mute Mode Request */
5326 #define USART_RQR_RXFRQ_Pos           (3U)                                     
5327 #define USART_RQR_RXFRQ_Msk           (0x1U << USART_RQR_RXFRQ_Pos)            /*!< 0x00000008 */
5328 #define USART_RQR_RXFRQ               USART_RQR_RXFRQ_Msk                      /*!< Receive Data flush Request */
5329
5330 /*******************  Bit definition for USART_ISR register  ******************/
5331 #define USART_ISR_PE_Pos              (0U)                                     
5332 #define USART_ISR_PE_Msk              (0x1U << USART_ISR_PE_Pos)               /*!< 0x00000001 */
5333 #define USART_ISR_PE                  USART_ISR_PE_Msk                         /*!< Parity Error */
5334 #define USART_ISR_FE_Pos              (1U)                                     
5335 #define USART_ISR_FE_Msk              (0x1U << USART_ISR_FE_Pos)               /*!< 0x00000002 */
5336 #define USART_ISR_FE                  USART_ISR_FE_Msk                         /*!< Framing Error */
5337 #define USART_ISR_NE_Pos              (2U)                                     
5338 #define USART_ISR_NE_Msk              (0x1U << USART_ISR_NE_Pos)               /*!< 0x00000004 */
5339 #define USART_ISR_NE                  USART_ISR_NE_Msk                         /*!< Noise detected Flag */
5340 #define USART_ISR_ORE_Pos             (3U)                                     
5341 #define USART_ISR_ORE_Msk             (0x1U << USART_ISR_ORE_Pos)              /*!< 0x00000008 */
5342 #define USART_ISR_ORE                 USART_ISR_ORE_Msk                        /*!< OverRun Error */
5343 #define USART_ISR_IDLE_Pos            (4U)                                     
5344 #define USART_ISR_IDLE_Msk            (0x1U << USART_ISR_IDLE_Pos)             /*!< 0x00000010 */
5345 #define USART_ISR_IDLE                USART_ISR_IDLE_Msk                       /*!< IDLE line detected */
5346 #define USART_ISR_RXNE_Pos            (5U)                                     
5347 #define USART_ISR_RXNE_Msk            (0x1U << USART_ISR_RXNE_Pos)             /*!< 0x00000020 */
5348 #define USART_ISR_RXNE                USART_ISR_RXNE_Msk                       /*!< Read Data Register Not Empty */
5349 #define USART_ISR_TC_Pos              (6U)                                     
5350 #define USART_ISR_TC_Msk              (0x1U << USART_ISR_TC_Pos)               /*!< 0x00000040 */
5351 #define USART_ISR_TC                  USART_ISR_TC_Msk                         /*!< Transmission Complete */
5352 #define USART_ISR_TXE_Pos             (7U)                                     
5353 #define USART_ISR_TXE_Msk             (0x1U << USART_ISR_TXE_Pos)              /*!< 0x00000080 */
5354 #define USART_ISR_TXE                 USART_ISR_TXE_Msk                        /*!< Transmit Data Register Empty */
5355 #define USART_ISR_CTSIF_Pos           (9U)                                     
5356 #define USART_ISR_CTSIF_Msk           (0x1U << USART_ISR_CTSIF_Pos)            /*!< 0x00000200 */
5357 #define USART_ISR_CTSIF               USART_ISR_CTSIF_Msk                      /*!< CTS interrupt flag */
5358 #define USART_ISR_CTS_Pos             (10U)                                    
5359 #define USART_ISR_CTS_Msk             (0x1U << USART_ISR_CTS_Pos)              /*!< 0x00000400 */
5360 #define USART_ISR_CTS                 USART_ISR_CTS_Msk                        /*!< CTS flag */
5361 #define USART_ISR_RTOF_Pos            (11U)                                    
5362 #define USART_ISR_RTOF_Msk            (0x1U << USART_ISR_RTOF_Pos)             /*!< 0x00000800 */
5363 #define USART_ISR_RTOF                USART_ISR_RTOF_Msk                       /*!< Receiver Time Out */
5364 #define USART_ISR_ABRE_Pos            (14U)                                    
5365 #define USART_ISR_ABRE_Msk            (0x1U << USART_ISR_ABRE_Pos)             /*!< 0x00004000 */
5366 #define USART_ISR_ABRE                USART_ISR_ABRE_Msk                       /*!< Auto-Baud Rate Error */
5367 #define USART_ISR_ABRF_Pos            (15U)                                    
5368 #define USART_ISR_ABRF_Msk            (0x1U << USART_ISR_ABRF_Pos)             /*!< 0x00008000 */
5369 #define USART_ISR_ABRF                USART_ISR_ABRF_Msk                       /*!< Auto-Baud Rate Flag */
5370 #define USART_ISR_BUSY_Pos            (16U)                                    
5371 #define USART_ISR_BUSY_Msk            (0x1U << USART_ISR_BUSY_Pos)             /*!< 0x00010000 */
5372 #define USART_ISR_BUSY                USART_ISR_BUSY_Msk                       /*!< Busy Flag */
5373 #define USART_ISR_CMF_Pos             (17U)                                    
5374 #define USART_ISR_CMF_Msk             (0x1U << USART_ISR_CMF_Pos)              /*!< 0x00020000 */
5375 #define USART_ISR_CMF                 USART_ISR_CMF_Msk                        /*!< Character Match Flag */
5376 #define USART_ISR_SBKF_Pos            (18U)                                    
5377 #define USART_ISR_SBKF_Msk            (0x1U << USART_ISR_SBKF_Pos)             /*!< 0x00040000 */
5378 #define USART_ISR_SBKF                USART_ISR_SBKF_Msk                       /*!< Send Break Flag */
5379 #define USART_ISR_RWU_Pos             (19U)                                    
5380 #define USART_ISR_RWU_Msk             (0x1U << USART_ISR_RWU_Pos)              /*!< 0x00080000 */
5381 #define USART_ISR_RWU                 USART_ISR_RWU_Msk                        /*!< Receive Wake Up from mute mode Flag */
5382 #define USART_ISR_TEACK_Pos           (21U)                                    
5383 #define USART_ISR_TEACK_Msk           (0x1U << USART_ISR_TEACK_Pos)            /*!< 0x00200000 */
5384 #define USART_ISR_TEACK               USART_ISR_TEACK_Msk                      /*!< Transmit Enable Acknowledge Flag */
5385 #define USART_ISR_REACK_Pos           (22U)                                    
5386 #define USART_ISR_REACK_Msk           (0x1U << USART_ISR_REACK_Pos)            /*!< 0x00400000 */
5387 #define USART_ISR_REACK               USART_ISR_REACK_Msk                      /*!< Receive Enable Acknowledge Flag */
5388
5389 /*******************  Bit definition for USART_ICR register  ******************/
5390 #define USART_ICR_PECF_Pos            (0U)                                     
5391 #define USART_ICR_PECF_Msk            (0x1U << USART_ICR_PECF_Pos)             /*!< 0x00000001 */
5392 #define USART_ICR_PECF                USART_ICR_PECF_Msk                       /*!< Parity Error Clear Flag */
5393 #define USART_ICR_FECF_Pos            (1U)                                     
5394 #define USART_ICR_FECF_Msk            (0x1U << USART_ICR_FECF_Pos)             /*!< 0x00000002 */
5395 #define USART_ICR_FECF                USART_ICR_FECF_Msk                       /*!< Framing Error Clear Flag */
5396 #define USART_ICR_NCF_Pos             (2U)                                     
5397 #define USART_ICR_NCF_Msk             (0x1U << USART_ICR_NCF_Pos)              /*!< 0x00000004 */
5398 #define USART_ICR_NCF                 USART_ICR_NCF_Msk                        /*!< Noise detected Clear Flag */
5399 #define USART_ICR_ORECF_Pos           (3U)                                     
5400 #define USART_ICR_ORECF_Msk           (0x1U << USART_ICR_ORECF_Pos)            /*!< 0x00000008 */
5401 #define USART_ICR_ORECF               USART_ICR_ORECF_Msk                      /*!< OverRun Error Clear Flag */
5402 #define USART_ICR_IDLECF_Pos          (4U)                                     
5403 #define USART_ICR_IDLECF_Msk          (0x1U << USART_ICR_IDLECF_Pos)           /*!< 0x00000010 */
5404 #define USART_ICR_IDLECF              USART_ICR_IDLECF_Msk                     /*!< IDLE line detected Clear Flag */
5405 #define USART_ICR_TCCF_Pos            (6U)                                     
5406 #define USART_ICR_TCCF_Msk            (0x1U << USART_ICR_TCCF_Pos)             /*!< 0x00000040 */
5407 #define USART_ICR_TCCF                USART_ICR_TCCF_Msk                       /*!< Transmission Complete Clear Flag */
5408 #define USART_ICR_CTSCF_Pos           (9U)                                     
5409 #define USART_ICR_CTSCF_Msk           (0x1U << USART_ICR_CTSCF_Pos)            /*!< 0x00000200 */
5410 #define USART_ICR_CTSCF               USART_ICR_CTSCF_Msk                      /*!< CTS Interrupt Clear Flag */
5411 #define USART_ICR_RTOCF_Pos           (11U)                                    
5412 #define USART_ICR_RTOCF_Msk           (0x1U << USART_ICR_RTOCF_Pos)            /*!< 0x00000800 */
5413 #define USART_ICR_RTOCF               USART_ICR_RTOCF_Msk                      /*!< Receiver Time Out Clear Flag */
5414 #define USART_ICR_CMCF_Pos            (17U)                                    
5415 #define USART_ICR_CMCF_Msk            (0x1U << USART_ICR_CMCF_Pos)             /*!< 0x00020000 */
5416 #define USART_ICR_CMCF                USART_ICR_CMCF_Msk                       /*!< Character Match Clear Flag */
5417
5418 /*******************  Bit definition for USART_RDR register  ******************/
5419 #define USART_RDR_RDR                 ((uint16_t)0x01FFU)                      /*!< RDR[8:0] bits (Receive Data value) */
5420
5421 /*******************  Bit definition for USART_TDR register  ******************/
5422 #define USART_TDR_TDR                 ((uint16_t)0x01FFU)                      /*!< TDR[8:0] bits (Transmit Data value) */
5423
5424 /******************************************************************************/
5425 /*                                                                            */
5426 /*                         Window WATCHDOG (WWDG)                             */
5427 /*                                                                            */
5428 /******************************************************************************/
5429
5430 /*******************  Bit definition for WWDG_CR register  ********************/
5431 #define WWDG_CR_T_Pos           (0U)                                           
5432 #define WWDG_CR_T_Msk           (0x7FU << WWDG_CR_T_Pos)                       /*!< 0x0000007F */
5433 #define WWDG_CR_T               WWDG_CR_T_Msk                                  /*!< T[6:0] bits (7-Bit counter (MSB to LSB)) */
5434 #define WWDG_CR_T_0             (0x01U << WWDG_CR_T_Pos)                       /*!< 0x00000001 */
5435 #define WWDG_CR_T_1             (0x02U << WWDG_CR_T_Pos)                       /*!< 0x00000002 */
5436 #define WWDG_CR_T_2             (0x04U << WWDG_CR_T_Pos)                       /*!< 0x00000004 */
5437 #define WWDG_CR_T_3             (0x08U << WWDG_CR_T_Pos)                       /*!< 0x00000008 */
5438 #define WWDG_CR_T_4             (0x10U << WWDG_CR_T_Pos)                       /*!< 0x00000010 */
5439 #define WWDG_CR_T_5             (0x20U << WWDG_CR_T_Pos)                       /*!< 0x00000020 */
5440 #define WWDG_CR_T_6             (0x40U << WWDG_CR_T_Pos)                       /*!< 0x00000040 */
5441
5442 /* Legacy defines */
5443 #define  WWDG_CR_T0 WWDG_CR_T_0
5444 #define  WWDG_CR_T1 WWDG_CR_T_1
5445 #define  WWDG_CR_T2 WWDG_CR_T_2
5446 #define  WWDG_CR_T3 WWDG_CR_T_3
5447 #define  WWDG_CR_T4 WWDG_CR_T_4
5448 #define  WWDG_CR_T5 WWDG_CR_T_5
5449 #define  WWDG_CR_T6 WWDG_CR_T_6
5450
5451 #define WWDG_CR_WDGA_Pos        (7U)                                           
5452 #define WWDG_CR_WDGA_Msk        (0x1U << WWDG_CR_WDGA_Pos)                     /*!< 0x00000080 */
5453 #define WWDG_CR_WDGA            WWDG_CR_WDGA_Msk                               /*!< Activation bit */
5454
5455 /*******************  Bit definition for WWDG_CFR register  *******************/
5456 #define WWDG_CFR_W_Pos          (0U)                                           
5457 #define WWDG_CFR_W_Msk          (0x7FU << WWDG_CFR_W_Pos)                      /*!< 0x0000007F */
5458 #define WWDG_CFR_W              WWDG_CFR_W_Msk                                 /*!< W[6:0] bits (7-bit window value) */
5459 #define WWDG_CFR_W_0            (0x01U << WWDG_CFR_W_Pos)                      /*!< 0x00000001 */
5460 #define WWDG_CFR_W_1            (0x02U << WWDG_CFR_W_Pos)                      /*!< 0x00000002 */
5461 #define WWDG_CFR_W_2            (0x04U << WWDG_CFR_W_Pos)                      /*!< 0x00000004 */
5462 #define WWDG_CFR_W_3            (0x08U << WWDG_CFR_W_Pos)                      /*!< 0x00000008 */
5463 #define WWDG_CFR_W_4            (0x10U << WWDG_CFR_W_Pos)                      /*!< 0x00000010 */
5464 #define WWDG_CFR_W_5            (0x20U << WWDG_CFR_W_Pos)                      /*!< 0x00000020 */
5465 #define WWDG_CFR_W_6            (0x40U << WWDG_CFR_W_Pos)                      /*!< 0x00000040 */
5466
5467 /* Legacy defines */
5468 #define  WWDG_CFR_W0 WWDG_CFR_W_0
5469 #define  WWDG_CFR_W1 WWDG_CFR_W_1
5470 #define  WWDG_CFR_W2 WWDG_CFR_W_2
5471 #define  WWDG_CFR_W3 WWDG_CFR_W_3
5472 #define  WWDG_CFR_W4 WWDG_CFR_W_4
5473 #define  WWDG_CFR_W5 WWDG_CFR_W_5
5474 #define  WWDG_CFR_W6 WWDG_CFR_W_6
5475
5476 #define WWDG_CFR_WDGTB_Pos      (7U)                                           
5477 #define WWDG_CFR_WDGTB_Msk      (0x3U << WWDG_CFR_WDGTB_Pos)                   /*!< 0x00000180 */
5478 #define WWDG_CFR_WDGTB          WWDG_CFR_WDGTB_Msk                             /*!< WDGTB[1:0] bits (Timer Base) */
5479 #define WWDG_CFR_WDGTB_0        (0x1U << WWDG_CFR_WDGTB_Pos)                   /*!< 0x00000080 */
5480 #define WWDG_CFR_WDGTB_1        (0x2U << WWDG_CFR_WDGTB_Pos)                   /*!< 0x00000100 */
5481
5482 /* Legacy defines */
5483 #define  WWDG_CFR_WDGTB0 WWDG_CFR_WDGTB_0
5484 #define  WWDG_CFR_WDGTB1 WWDG_CFR_WDGTB_1
5485
5486 #define WWDG_CFR_EWI_Pos        (9U)                                           
5487 #define WWDG_CFR_EWI_Msk        (0x1U << WWDG_CFR_EWI_Pos)                     /*!< 0x00000200 */
5488 #define WWDG_CFR_EWI            WWDG_CFR_EWI_Msk                               /*!< Early Wakeup Interrupt */
5489
5490 /*******************  Bit definition for WWDG_SR register  ********************/
5491 #define WWDG_SR_EWIF_Pos        (0U)                                           
5492 #define WWDG_SR_EWIF_Msk        (0x1U << WWDG_SR_EWIF_Pos)                     /*!< 0x00000001 */
5493 #define WWDG_SR_EWIF            WWDG_SR_EWIF_Msk                               /*!< Early Wakeup Interrupt Flag */
5494
5495 /**
5496   * @}
5497   */
5498
5499  /**
5500   * @}
5501   */
5502
5503
5504 /** @addtogroup Exported_macro
5505   * @{
5506   */
5507
5508 /****************************** ADC Instances *********************************/
5509 #define IS_ADC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == ADC1)
5510
5511 #define IS_ADC_COMMON_INSTANCE(INSTANCE) ((INSTANCE) == ADC)
5512
5513 /****************************** CRC Instances *********************************/
5514 #define IS_CRC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == CRC)
5515                                       
5516 /******************************* DMA Instances ********************************/
5517 #define IS_DMA_ALL_INSTANCE(INSTANCE) (((INSTANCE) == DMA1_Channel1) || \
5518                                        ((INSTANCE) == DMA1_Channel2) || \
5519                                        ((INSTANCE) == DMA1_Channel3) || \
5520                                        ((INSTANCE) == DMA1_Channel4) || \
5521                                        ((INSTANCE) == DMA1_Channel5))
5522
5523 /****************************** GPIO Instances ********************************/
5524 #define IS_GPIO_ALL_INSTANCE(INSTANCE)  (((INSTANCE) == GPIOA) || \
5525                                          ((INSTANCE) == GPIOB) || \
5526                                          ((INSTANCE) == GPIOC) || \
5527                                          ((INSTANCE) == GPIOD) || \
5528                                          ((INSTANCE) == GPIOF))
5529                                          
5530 /**************************** GPIO Alternate Function Instances ***************/
5531 #define IS_GPIO_AF_INSTANCE(INSTANCE)   (((INSTANCE) == GPIOA) || \
5532                                          ((INSTANCE) == GPIOB))
5533
5534 /****************************** GPIO Lock Instances ***************************/
5535 #define IS_GPIO_LOCK_INSTANCE(INSTANCE) (((INSTANCE) == GPIOA) || \
5536                                          ((INSTANCE) == GPIOB))
5537
5538 /****************************** I2C Instances *********************************/
5539 #define IS_I2C_ALL_INSTANCE(INSTANCE) (((INSTANCE) == I2C1) || \
5540                                        ((INSTANCE) == I2C2))
5541
5542
5543 /****************************** IWDG Instances ********************************/
5544 #define IS_IWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == IWDG)
5545
5546 /****************************** RTC Instances *********************************/
5547 #define IS_RTC_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == RTC)
5548
5549 /****************************** SMBUS Instances *********************************/
5550 #define IS_SMBUS_ALL_INSTANCE(INSTANCE) ((INSTANCE) == I2C1)
5551
5552 /****************************** SPI Instances *********************************/
5553 #define IS_SPI_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI1) || \
5554                                        ((INSTANCE) == SPI2))
5555
5556 /****************************** TIM Instances *********************************/
5557 #define IS_TIM_INSTANCE(INSTANCE)\
5558   (((INSTANCE) == TIM1)    || \
5559    ((INSTANCE) == TIM3)    || \
5560    ((INSTANCE) == TIM6)    || \
5561    ((INSTANCE) == TIM7)    || \
5562    ((INSTANCE) == TIM14)   || \
5563    ((INSTANCE) == TIM15)   || \
5564    ((INSTANCE) == TIM16)   || \
5565    ((INSTANCE) == TIM17))
5566
5567 #define IS_TIM_CC1_INSTANCE(INSTANCE)\
5568   (((INSTANCE) == TIM1)    || \
5569    ((INSTANCE) == TIM3)    || \
5570    ((INSTANCE) == TIM14)   || \
5571    ((INSTANCE) == TIM15)   || \
5572    ((INSTANCE) == TIM16)   || \
5573    ((INSTANCE) == TIM17))
5574
5575 #define IS_TIM_CC2_INSTANCE(INSTANCE)\
5576   (((INSTANCE) == TIM1)    || \
5577    ((INSTANCE) == TIM3)    || \
5578    ((INSTANCE) == TIM15))
5579
5580 #define IS_TIM_CC3_INSTANCE(INSTANCE)\
5581   (((INSTANCE) == TIM1)    || \
5582    ((INSTANCE) == TIM3))
5583
5584 #define IS_TIM_CC4_INSTANCE(INSTANCE)\
5585   (((INSTANCE) == TIM1)    || \
5586    ((INSTANCE) == TIM3))
5587
5588 #define IS_TIM_CLOCKSOURCE_ETRMODE1_INSTANCE(INSTANCE)\
5589   (((INSTANCE) == TIM1)    || \
5590    ((INSTANCE) == TIM3))
5591
5592 #define IS_TIM_CLOCKSOURCE_ETRMODE2_INSTANCE(INSTANCE)\
5593   (((INSTANCE) == TIM1)    || \
5594    ((INSTANCE) == TIM3))
5595
5596 #define IS_TIM_CLOCKSOURCE_TIX_INSTANCE(INSTANCE)\
5597   (((INSTANCE) == TIM1)    || \
5598    ((INSTANCE) == TIM3)    || \
5599    ((INSTANCE) == TIM15))
5600
5601 #define IS_TIM_CLOCKSOURCE_ITRX_INSTANCE(INSTANCE)\
5602   (((INSTANCE) == TIM1)    || \
5603    ((INSTANCE) == TIM3)    || \
5604    ((INSTANCE) == TIM15))
5605
5606 #define IS_TIM_OCXREF_CLEAR_INSTANCE(INSTANCE)\
5607   (((INSTANCE) == TIM1)    || \
5608    ((INSTANCE) == TIM3))
5609
5610 #define IS_TIM_ENCODER_INTERFACE_INSTANCE(INSTANCE)\
5611   (((INSTANCE) == TIM1)    || \
5612    ((INSTANCE) == TIM3))
5613
5614 #define IS_TIM_HALL_INTERFACE_INSTANCE(INSTANCE)\
5615   (((INSTANCE) == TIM1))
5616   
5617 #define IS_TIM_HALL_SENSOR_INTERFACE_INSTANCE(INSTANCE)\
5618   (((INSTANCE) == TIM1))
5619
5620 #define IS_TIM_XOR_INSTANCE(INSTANCE)\
5621   (((INSTANCE) == TIM1)    || \
5622    ((INSTANCE) == TIM3))
5623
5624 #define IS_TIM_MASTER_INSTANCE(INSTANCE)\
5625   (((INSTANCE) == TIM1)    || \
5626    ((INSTANCE) == TIM3)    || \
5627    ((INSTANCE) == TIM6)    || \
5628    ((INSTANCE) == TIM7)    || \
5629    ((INSTANCE) == TIM15))
5630
5631 #define IS_TIM_SLAVE_INSTANCE(INSTANCE)\
5632   (((INSTANCE) == TIM1)    || \
5633    ((INSTANCE) == TIM3)    || \
5634    ((INSTANCE) == TIM15))
5635
5636 #define IS_TIM_32B_COUNTER_INSTANCE(INSTANCE)(0)
5637
5638 #define IS_TIM_DMABURST_INSTANCE(INSTANCE)\
5639     (((INSTANCE) == TIM1)    || \
5640      ((INSTANCE) == TIM3)    || \
5641      ((INSTANCE) == TIM15)   || \
5642      ((INSTANCE) == TIM16)   || \
5643      ((INSTANCE) == TIM17))
5644
5645 #define IS_TIM_BREAK_INSTANCE(INSTANCE)\
5646       (((INSTANCE) == TIM1)    || \
5647        ((INSTANCE) == TIM15)   || \
5648        ((INSTANCE) == TIM16)   || \
5649        ((INSTANCE) == TIM17))
5650
5651 #define IS_TIM_CCX_INSTANCE(INSTANCE, CHANNEL) \
5652     ((((INSTANCE) == TIM1) &&                   \
5653      (((CHANNEL) == TIM_CHANNEL_1) ||          \
5654       ((CHANNEL) == TIM_CHANNEL_2) ||          \
5655       ((CHANNEL) == TIM_CHANNEL_3) ||          \
5656       ((CHANNEL) == TIM_CHANNEL_4)))           \
5657     ||                                         \
5658     (((INSTANCE) == TIM3) &&                   \
5659      (((CHANNEL) == TIM_CHANNEL_1) ||          \
5660       ((CHANNEL) == TIM_CHANNEL_2) ||          \
5661       ((CHANNEL) == TIM_CHANNEL_3) ||          \
5662       ((CHANNEL) == TIM_CHANNEL_4)))           \
5663     ||                                         \
5664     (((INSTANCE) == TIM14) &&                  \
5665      (((CHANNEL) == TIM_CHANNEL_1)))           \
5666     ||                                         \
5667     (((INSTANCE) == TIM15) &&                  \
5668      (((CHANNEL) == TIM_CHANNEL_1) ||          \
5669       ((CHANNEL) == TIM_CHANNEL_2)))           \
5670     ||                                         \
5671     (((INSTANCE) == TIM16) &&                  \
5672      (((CHANNEL) == TIM_CHANNEL_1)))           \
5673     ||                                         \
5674     (((INSTANCE) == TIM17) &&                  \
5675      (((CHANNEL) == TIM_CHANNEL_1))))
5676
5677 #define IS_TIM_CCXN_INSTANCE(INSTANCE, CHANNEL) \
5678    ((((INSTANCE) == TIM1) &&                    \
5679      (((CHANNEL) == TIM_CHANNEL_1) ||           \
5680       ((CHANNEL) == TIM_CHANNEL_2) ||           \
5681       ((CHANNEL) == TIM_CHANNEL_3)))            \
5682     ||                                          \
5683     (((INSTANCE) == TIM15) &&                   \
5684       ((CHANNEL) == TIM_CHANNEL_1))             \
5685     ||                                          \
5686     (((INSTANCE) == TIM16) &&                   \
5687      ((CHANNEL) == TIM_CHANNEL_1))              \
5688     ||                                          \
5689     (((INSTANCE) == TIM17) &&                   \
5690      ((CHANNEL) == TIM_CHANNEL_1)))
5691
5692 #define IS_TIM_COUNTER_MODE_SELECT_INSTANCE(INSTANCE)\
5693   (((INSTANCE) == TIM1)    || \
5694    ((INSTANCE) == TIM3))
5695
5696 #define IS_TIM_REPETITION_COUNTER_INSTANCE(INSTANCE)\
5697   (((INSTANCE) == TIM1)    || \
5698    ((INSTANCE) == TIM15)   || \
5699    ((INSTANCE) == TIM16)   || \
5700    ((INSTANCE) == TIM17))
5701
5702 #define IS_TIM_CLOCK_DIVISION_INSTANCE(INSTANCE)\
5703   (((INSTANCE) == TIM1)    || \
5704    ((INSTANCE) == TIM3)    || \
5705    ((INSTANCE) == TIM14)   || \
5706    ((INSTANCE) == TIM15)   || \
5707    ((INSTANCE) == TIM16)   || \
5708    ((INSTANCE) == TIM17))
5709
5710 #define IS_TIM_DMA_INSTANCE(INSTANCE)\
5711   (((INSTANCE) == TIM1)    || \
5712    ((INSTANCE) == TIM3)    || \
5713    ((INSTANCE) == TIM6)    || \
5714    ((INSTANCE) == TIM7)    || \
5715    ((INSTANCE) == TIM15)   || \
5716    ((INSTANCE) == TIM16)   || \
5717    ((INSTANCE) == TIM17))
5718     
5719 #define IS_TIM_DMA_CC_INSTANCE(INSTANCE)\
5720   (((INSTANCE) == TIM1)    || \
5721    ((INSTANCE) == TIM3)    || \
5722    ((INSTANCE) == TIM15)   || \
5723    ((INSTANCE) == TIM16)   || \
5724    ((INSTANCE) == TIM17))
5725     
5726 #define IS_TIM_COMMUTATION_EVENT_INSTANCE(INSTANCE)\
5727   (((INSTANCE) == TIM1)    || \
5728    ((INSTANCE) == TIM15)   || \
5729    ((INSTANCE) == TIM16)   || \
5730    ((INSTANCE) == TIM17))
5731
5732 #define IS_TIM_REMAP_INSTANCE(INSTANCE)\
5733   ((INSTANCE) == TIM14)
5734
5735 #define IS_TIM_ADVANCED_INSTANCE(INSTANCE)\
5736   ((INSTANCE) == TIM1)
5737
5738 /******************** USART Instances : Synchronous mode **********************/
5739 #define IS_USART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
5740                                      ((INSTANCE) == USART2) || \
5741                                      ((INSTANCE) == USART3) || \
5742                                      ((INSTANCE) == USART4) || \
5743                                      ((INSTANCE) == USART5))
5744                                      
5745 /******************** USART Instances : auto Baud rate detection **************/                                     
5746 #define IS_USART_AUTOBAUDRATE_DETECTION_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
5747                                                             ((INSTANCE) == USART2) || \
5748                                                             ((INSTANCE) == USART3))
5749                                                                                               
5750 /******************** UART Instances : Asynchronous mode **********************/
5751 #define IS_UART_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \
5752                                       ((INSTANCE) == USART2) || \
5753                                       ((INSTANCE) == USART3) || \
5754                                       ((INSTANCE) == USART4) || \
5755                                       ((INSTANCE) == USART5) || \
5756                                       ((INSTANCE) == USART6))
5757                                       
5758 /******************** UART Instances : Half-Duplex mode **********************/
5759 #define IS_UART_HALFDUPLEX_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \
5760                                                  ((INSTANCE) == USART2) || \
5761                                                  ((INSTANCE) == USART3) || \
5762                                                  ((INSTANCE) == USART4) || \
5763                                                  ((INSTANCE) == USART5) || \
5764                                                  ((INSTANCE) == USART6))
5765
5766 /****************** UART Instances : Hardware Flow control ********************/
5767 #define IS_UART_HWFLOW_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
5768                                            ((INSTANCE) == USART2) || \
5769                                            ((INSTANCE) == USART3) || \
5770                                            ((INSTANCE) == USART4))
5771
5772 /****************** UART Instances : Driver enable detection ********************/
5773 #define IS_UART_DRIVER_ENABLE_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
5774                                                   ((INSTANCE) == USART2) || \
5775                                                   ((INSTANCE) == USART3) || \
5776                                                   ((INSTANCE) == USART4) || \
5777                                                   ((INSTANCE) == USART5) || \
5778                                                   ((INSTANCE) == USART6))
5779
5780 /****************************** WWDG Instances ********************************/
5781 #define IS_WWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == WWDG)
5782
5783 /**
5784   * @}
5785   */
5786
5787
5788 /******************************************************************************/
5789 /*  For a painless codes migration between the STM32F0xx device product       */
5790 /*  lines, the aliases defined below are put in place to overcome the         */
5791 /*  differences in the interrupt handlers and IRQn definitions.               */
5792 /*  No need to update developed interrupt code when moving across             */
5793 /*  product lines within the same STM32F0 Family                              */
5794 /******************************************************************************/
5795
5796 /* Aliases for __IRQn */
5797 #define ADC1_COMP_IRQn             ADC1_IRQn
5798 #define DMA1_Ch1_IRQn              DMA1_Channel1_IRQn
5799 #define DMA1_Ch2_3_DMA2_Ch1_2_IRQn DMA1_Channel2_3_IRQn
5800 #define DMA1_Channel4_5_6_7_IRQn   DMA1_Channel4_5_IRQn
5801 #define DMA1_Ch4_7_DMA2_Ch3_5_IRQn DMA1_Channel4_5_IRQn
5802 #define RCC_CRS_IRQn               RCC_IRQn
5803 #define TIM6_DAC_IRQn              TIM6_IRQn
5804 #define USART3_4_IRQn              USART3_6_IRQn
5805 #define USART3_8_IRQn              USART3_6_IRQn
5806
5807
5808 /* Aliases for __IRQHandler */
5809 #define ADC1_COMP_IRQHandler             ADC1_IRQHandler
5810 #define DMA1_Ch1_IRQHandler              DMA1_Channel1_IRQHandler
5811 #define DMA1_Ch2_3_DMA2_Ch1_2_IRQHandler DMA1_Channel2_3_IRQHandler
5812 #define DMA1_Channel4_5_6_7_IRQHandler   DMA1_Channel4_5_IRQHandler
5813 #define DMA1_Ch4_7_DMA2_Ch3_5_IRQHandler DMA1_Channel4_5_IRQHandler
5814 #define RCC_CRS_IRQHandler               RCC_IRQHandler
5815 #define TIM6_DAC_IRQHandler              TIM6_IRQHandler
5816 #define USART3_4_IRQHandler              USART3_6_IRQHandler
5817 #define USART3_8_IRQHandler              USART3_6_IRQHandler
5818
5819
5820 #ifdef __cplusplus
5821 }
5822 #endif /* __cplusplus */
5823
5824 #endif /* __STM32F030xC_H */
5825
5826 /**
5827   * @}
5828   */
5829
5830   /**
5831   * @}
5832   */
5833
5834 /************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/